91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

500億晶體管!ACAP技術(shù)細(xì)節(jié)

YCqV_FPGA_EETre ? 來(lái)源:未知 ? 作者:李倩 ? 2018-03-27 11:04 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1984 年,在硅谷工作的Bernie Vonderschmitt、Ross Freeman 和 Jim Barnett 共同構(gòu)建了一個(gè)設(shè)想,他們夢(mèng)想創(chuàng)立一家不同于一般的公司。他們希望創(chuàng)建一家在整個(gè)新領(lǐng)域內(nèi)開(kāi)發(fā)和推出先進(jìn)技術(shù)的公司。并且,他們還希望以這種方式領(lǐng)導(dǎo)它:在這里工作的人們熱愛(ài)他們的工作、享受工作的樂(lè)趣,并對(duì)他們所從事的工作著迷。他們創(chuàng)造性地推出了“無(wú)晶圓半導(dǎo)體”公司的概念。

圖2-1 Ross Freeman(左)是FPGA的發(fā)明人,Bernie Vonderschmitt(右)是賽靈思公司的創(chuàng)始人

RossFreeman,這位密西根大學(xué)的畢業(yè)生,1984年提出了在那個(gè)晶體管堪比黃金的時(shí)代最為激進(jìn)的想法——讓芯片就像一個(gè)空白的磁帶,可以隨由工程師在上面編程增添功能,就好像畫師在白布上任意涂鴉。而這念頭,又如一石激起千層浪,誕生了一個(gè)價(jià)值數(shù)十億美元的全新行業(yè)——可編程邏輯器件(PLD)???,牛人是這樣看IC layout的,這是Ross Freeman在檢查全球第一款FPGA--XC2064

時(shí)光荏苒,光陰如箭,30多年過(guò)去,RossFreeman最初構(gòu)建的可編程器件帝國(guó)已經(jīng)發(fā)生了翻天覆地的變化,恰如人間的滄海桑田,賽靈思還是賽靈思 ,但是FPGA已經(jīng)不是原來(lái)的FPGA了!從最初的膠合邏輯到嵌入式邏輯處理再到云計(jì)算人工智能加速處理單元再到賽靈思第四任CEO Vitor Peng帶來(lái)的ACAP平臺(tái),與時(shí)俱進(jìn)的賽靈思書寫了一個(gè)沒(méi)有競(jìng)爭(zhēng)對(duì)手時(shí)不斷超越自己的勵(lì)志故事。

3月16日,剛上任不到兩個(gè)月的Vitor Peng來(lái)到中國(guó),帶著他迷人的微笑,在長(zhǎng)達(dá)近四個(gè)小時(shí)的時(shí)間里為中國(guó)媒體分享了他治下賽靈思的戰(zhàn)略并揭曉了一個(gè)有500億晶體管耗資10億美元打造的新品---ACAP平臺(tái)。

ACAP是什么?自適應(yīng)計(jì)算加速平臺(tái)ACAP(Adaptive Compute Acceleration Platform),這是一款超越FPGA功能的突破性產(chǎn)品,簡(jiǎn)稱ACAP(讀A-開(kāi)普),“它是一個(gè)高度集成的多核異構(gòu)計(jì)算平臺(tái),能根據(jù)各種應(yīng)用與工作負(fù)載的需求從硬件層對(duì)其進(jìn)行靈活修改。ACAP 可在工作過(guò)程中進(jìn)行動(dòng)態(tài)調(diào)節(jié)的自適應(yīng)能力,實(shí)現(xiàn)了 CPUGPU 所無(wú)法企及的性能與性能功耗比。”Victor指出,“在大數(shù)據(jù)與人工智能迅速興起的時(shí)代,ACAP 理想適用于加速?gòu)V泛的應(yīng)用,其中包括視頻轉(zhuǎn)碼、數(shù)據(jù)庫(kù)、數(shù)據(jù)壓縮、搜索、AI推斷、基因組學(xué)、機(jī)器視覺(jué)、計(jì)算存儲(chǔ)及網(wǎng)絡(luò)加速等。軟硬件開(kāi)發(fā)人員將能夠針對(duì)端點(diǎn)、邊緣及云應(yīng)用設(shè)計(jì)基于 ACAP 的產(chǎn)品。首款 ACAP 產(chǎn)品系列,將是采用臺(tái)積電 7 nm工藝技術(shù)開(kāi)發(fā)的代號(hào)為“Everest(珠穆朗瑪峰)”的產(chǎn)品系列,該產(chǎn)品將于今年年底實(shí)現(xiàn)流片。 ”

這是賽靈思耗資10億美元,1500名員工四年打造的心血,最高級(jí)別有500億的晶體管!

“ACAP未來(lái)將成為一種新的主流產(chǎn)品類型,我們公司是首先推出ACAP這類產(chǎn)品的公司,我們認(rèn)為未來(lái)需要這種更加靈活的能對(duì)工作負(fù)載適應(yīng)性的平臺(tái),它會(huì)變成一個(gè)主流平臺(tái),和CPU、GPU一樣會(huì)成為非常基礎(chǔ)性的未來(lái)世界構(gòu)建平臺(tái)?!彼麍?jiān)定地表示?!癆CAP的推出,不僅是對(duì)業(yè)界一項(xiàng)重大的技術(shù)顛覆,更是我們自發(fā)明 FPGA 以來(lái)最卓著的工程成就。這款革命性的全新架構(gòu)是賽靈思更廣泛市場(chǎng)戰(zhàn)略的一部分,將幫助公司朝著 FPGA 以外的領(lǐng)域發(fā)展,并突破‘僅支持硬件開(kāi)發(fā)者’的局限。ACAP 產(chǎn)品在數(shù)據(jù)中心以及我們廣泛市場(chǎng)領(lǐng)域的應(yīng)用,將加速自適應(yīng)算技術(shù)的廣泛普及,從而讓智能、互連、自適應(yīng)的世界更早成為現(xiàn)實(shí)?!?/p>

500億晶體管!ACAP 技術(shù)細(xì)節(jié)

ACAP 的核心是新一代的 FPGA 架構(gòu),結(jié)合了分布式存儲(chǔ)器與硬件可編程的 DSP 模塊、一個(gè)多核 SoC 以及一個(gè)或多個(gè)軟件可編程且同時(shí)又具備硬件自適應(yīng)的計(jì)算引擎,并全部通過(guò)片上網(wǎng)絡(luò)(NoC)實(shí)現(xiàn)互連。ACAP還擁有高度集成的可編程I/O功能,根據(jù)不同的器件型號(hào)這些功能從集成式硬件可編程存儲(chǔ)器控制器,到先進(jìn)的SerDes收發(fā)器技術(shù),前沿的RF-ADC/DAC和集成式高帶寬存儲(chǔ)器(HBM)。

Victor表示軟件開(kāi)發(fā)人員將能夠利用 C/C++、OpenCL 和 Python 等軟件工具應(yīng)用ACAP系統(tǒng)。同時(shí),ACAP也仍然能利用 FPGA 工具從RTL 級(jí)進(jìn)行編程。

據(jù)透露,ACAP歷經(jīng)四年的研發(fā),累積研發(fā)投資逾 10 億美元,每顆芯片有500億晶體管!賽靈思目前有超過(guò) 1500 名軟硬件工程師參與“ACAP 和Everest”的設(shè)計(jì)。目前,軟件工具已交付給主要客戶。首款“Everest”產(chǎn)品將于 2018 年實(shí)現(xiàn)流片,于 2019 年交付給客戶。

與當(dāng)今最新的 16 納米Virtex? VU9P FPGA 相比,“Everest”有望將深度神經(jīng)網(wǎng)絡(luò)的性能提升20 倍!基于“Everest”的 5G 遠(yuǎn)程無(wú)線電頭端和目前最新的 16 納米無(wú)線電相比可將帶寬提升 4 倍。屆時(shí),跨多個(gè)市場(chǎng)領(lǐng)域的各種應(yīng)用都能實(shí)現(xiàn)性能和功耗效率的顯著提升,這些市場(chǎng)包括汽車、工業(yè)、科學(xué)與醫(yī)療、航空航天、測(cè)試、測(cè)量與仿真、音視頻與廣播以及消費(fèi)類電子產(chǎn)品市場(chǎng)等。他表示賽靈思未來(lái)幾個(gè)月會(huì)陸續(xù)發(fā)布更多ACAP平臺(tái)詳細(xì)信息,如需了解更多信息,請(qǐng)?jiān)L問(wèn)china.xilinx.com。

賽靈思三大愿景

Victor Peng 于 2008 年加入賽靈思,加入賽靈思之前,Peng 曾擔(dān)任 AMD 公司圖形產(chǎn)品部(GPG)芯片工程企業(yè)副總裁,是 AMD 核心芯片工程團(tuán)隊(duì)的主要領(lǐng)導(dǎo)人,負(fù)責(zé)為圖形、游戲主機(jī)產(chǎn)品、CPU 芯片和消費(fèi)者業(yè)務(wù)部門提供支持。擁有CPU、GPU和FPGA經(jīng)歷的他,更能深刻理解處理器技術(shù)未來(lái)的發(fā)展。

他表示他的治理愿景是旨在為賽靈思帶來(lái)新發(fā)展、新技術(shù)和新方向,打造“自適應(yīng)的智能世界”。在該世界中,賽靈思將超越 FPGA 的局限,推出高度靈活且自適應(yīng)的全新處理器及平臺(tái)產(chǎn)品系列,為用戶從端點(diǎn)到邊緣再到云端多種不同技術(shù)的快速創(chuàng)新提供支持。"以前我們?cè)贔PGA領(lǐng)域,已經(jīng)沒(méi)有競(jìng)爭(zhēng)對(duì)手,現(xiàn)在我們進(jìn)入了更高級(jí)的處理器領(lǐng)域,競(jìng)爭(zhēng)對(duì)手可能是來(lái)自CPU的也可能是來(lái)自GPU的,這是一個(gè)更高級(jí)別的競(jìng)爭(zhēng)。"他表示。這意味著英特爾、Nvidia等公司將成為賽靈思未來(lái)的競(jìng)爭(zhēng)對(duì)手。

要適應(yīng)這樣的競(jìng)爭(zhēng),他提出未來(lái)賽靈思三大戰(zhàn)略:

一、“數(shù)據(jù)中心加速領(lǐng)先”提為發(fā)展新重點(diǎn)

他指出賽靈思正在加強(qiáng)與關(guān)鍵數(shù)據(jù)中心客戶、生態(tài)系統(tǒng)合作伙伴及軟件應(yīng)用開(kāi)發(fā)商的合作力度,以進(jìn)一步推動(dòng)計(jì)算加速、計(jì)算存儲(chǔ)及網(wǎng)絡(luò)加速領(lǐng)域的創(chuàng)新與部署。數(shù)據(jù)中心是一個(gè)快速普及技術(shù)的領(lǐng)域,以此為重點(diǎn),可以讓客戶迅速受益于賽靈思技術(shù)為各種應(yīng)用所帶來(lái)的數(shù)量級(jí)提升的性能和單位功耗性能優(yōu)勢(shì),其中包括人工智能(AI)推斷、視頻與圖像處理、基因組學(xué)等應(yīng)用。

二、加速主流市場(chǎng)的發(fā)展

在這些主流市場(chǎng)中,賽靈思一直是關(guān)鍵技術(shù)的領(lǐng)先者而且擁有深厚的市場(chǎng)根基。這些市場(chǎng)包括八大市場(chǎng)領(lǐng)域:汽車、無(wú)線基礎(chǔ)設(shè)施、有線通信、音頻、視頻與廣播、航空航天、工業(yè)、科學(xué)與醫(yī)療、測(cè)試、測(cè)量與仿真以及消費(fèi)類電子技術(shù)。這些主流市場(chǎng)與客戶仍然是賽靈思的核心,公司將繼續(xù)積極推進(jìn)上述領(lǐng)域的創(chuàng)新。

三、驅(qū)動(dòng)自適應(yīng)計(jì)算,推出ACAP 平臺(tái)

Victor 指出未來(lái)的處理器平臺(tái)靈活處理負(fù)載需求,適應(yīng)各種計(jì)算需求,ACAP 其實(shí)是高度集成的多核異構(gòu)計(jì)算平臺(tái),能針對(duì)各種應(yīng)用與工作負(fù)載的需求,從硬件層進(jìn)行更改變化。ACAP 的自適應(yīng)能力可支持在工作過(guò)程中以毫秒級(jí)動(dòng)態(tài)調(diào)節(jié),實(shí)現(xiàn)了 CPU 與 GPU 所無(wú)法企及的性能水平與單位功耗性能。

Peng指出:“雖然 FPGA 與 Zynq? SoC 技術(shù)仍然是我們業(yè)務(wù)的核心,但賽靈思今后將不再僅僅是一家 FPGA 企業(yè)。FPGA技術(shù)是我們的傳統(tǒng),我們?cè)诖嘶A(chǔ)上已發(fā)展了多年,包括在可編程芯片上全面集成了 SoC,開(kāi)發(fā)出了 3D IC,構(gòu)建了軟件開(kāi)發(fā)框架,并創(chuàng)建了合作伙伴生態(tài)系統(tǒng),為行業(yè)提供了獨(dú)一無(wú)二的產(chǎn)品。ACAP 的發(fā)明,意味著我們將上述創(chuàng)新提升到了一個(gè)新的高度,在當(dāng)前以及未來(lái)我們將為數(shù)據(jù)中心與我們的主流市場(chǎng)創(chuàng)造更多的價(jià)值?!?/p>

自從2015年英特爾167億美元收購(gòu)FPGA領(lǐng)域老二Altera后,賽靈思一直在不斷超越自己,從工藝從架構(gòu)方面顛覆傳統(tǒng)的FPGA ,現(xiàn)在人工智能技術(shù)普及、智能化趨勢(shì)日益明顯,新一代自適應(yīng)計(jì)算加速平臺(tái)ACAP也應(yīng)運(yùn)而生了希望ACAP帶來(lái)更多顛覆性產(chǎn)品。畢竟它的軟硬件可編程自適應(yīng)計(jì)算引擎、下一代可編程邏輯單元都是很新的技術(shù),可以適應(yīng)靈活多變的處理需求。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1661

    文章

    22442

    瀏覽量

    637494
  • 晶體管
    +關(guān)注

    關(guān)注

    78

    文章

    10410

    瀏覽量

    148078

原文標(biāo)題:賽靈思還是賽靈思,但是FPGA已經(jīng)不是原來(lái)的FPGA了!

文章出處:【微信號(hào):FPGA-EETrend,微信公眾號(hào):FPGA開(kāi)發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    揭秘芯片測(cè)試:如何驗(yàn)證數(shù)十億個(gè)晶體管

    微觀世界的“體檢”難題在一枚比指甲蓋還小的芯片中,集成了數(shù)十億甚至上百億個(gè)晶體管,例如NVIDIA的H100GPU包含800個(gè)晶體管。要如何確定每一個(gè)晶體管都在正常工作?這是一個(gè)超乎
    的頭像 發(fā)表于 03-06 10:03 ?168次閱讀
    揭秘芯片測(cè)試:如何驗(yàn)證數(shù)十億個(gè)<b class='flag-5'>晶體管</b>

    MUN5136數(shù)字晶體管技術(shù)解析與應(yīng)用指南

    onsemi MUN5136數(shù)字晶體管旨在取代單個(gè)器件及其外部電阻偏置網(wǎng)絡(luò)。這些數(shù)字晶體管包含一個(gè)晶體管和一個(gè)單片偏置網(wǎng)絡(luò),單片偏置網(wǎng)絡(luò)由兩個(gè)電阻器組成,一個(gè)是串聯(lián)基極電阻器,另一個(gè)是基極-發(fā)射極
    的頭像 發(fā)表于 11-24 16:27 ?832次閱讀
    MUN5136數(shù)字<b class='flag-5'>晶體管</b><b class='flag-5'>技術(shù)</b>解析與應(yīng)用指南

    電壓選擇晶體管應(yīng)用電路第二期

    電壓選擇晶體管應(yīng)用電路第二期 以前發(fā)表過(guò)關(guān)于電壓選擇晶體管的結(jié)構(gòu)和原理的文章,這一期我將介紹一下電壓選擇晶體管的用法。如圖所示: 當(dāng)輸入電壓Vin等于電壓選擇晶體管QS的柵極控制電壓時(shí)
    發(fā)表于 11-17 07:42

    0.45-6.0 GHz 低噪聲晶體管 skyworksinc

    電子發(fā)燒友網(wǎng)為你提供()0.45-6.0 GHz 低噪聲晶體管相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊(cè),更有0.45-6.0 GHz 低噪聲晶體管的引腳圖、接線圖、封裝手冊(cè)、中文資料、英文資料,0.45-6.0
    發(fā)表于 09-18 18:33
    0.45-6.0 GHz 低噪聲<b class='flag-5'>晶體管</b> skyworksinc

    多值電場(chǎng)型電壓選擇晶體管結(jié)構(gòu)

    多值電場(chǎng)型電壓選擇晶體管結(jié)構(gòu) 為滿足多進(jìn)制邏輯運(yùn)算的需要,設(shè)計(jì)了一款多值電場(chǎng)型電壓選擇晶體管。控制二進(jìn)制電路通斷需要二進(jìn)制邏輯門電路,實(shí)際上是對(duì)電壓的一種選擇,而傳統(tǒng)二進(jìn)制邏輯門電路通常比較復(fù)雜
    發(fā)表于 09-15 15:31

    PCIe 7.0技術(shù)細(xì)節(jié)曝光

    6 月 11 日 PCI SIG官宣 PCI Express 7.0(PCIe 7.0)規(guī)范最終版已制定完畢,但幾乎沒(méi)有公開(kāi)任何技術(shù)細(xì)節(jié)。不過(guò),在 7 月 16 日,PCI-SIG 通過(guò) BrightTalk 公開(kāi)了一些更詳細(xì)的技術(shù)信息,下面就為大家介紹這些內(nèi)容。
    的頭像 發(fā)表于 09-08 10:43 ?2896次閱讀
    PCIe 7.0<b class='flag-5'>技術(shù)細(xì)節(jié)</b>曝光

    揭秘徐工新能源重卡的技術(shù)細(xì)節(jié)

    對(duì)于一臺(tái)新能源重卡而言,無(wú)論在安全方面多做多少努力都不為過(guò)。徐工汽車將新能源重卡的“安全”筑入整車的結(jié)構(gòu)設(shè)計(jì)中,融進(jìn)控制系統(tǒng)每一個(gè)響應(yīng)邏輯里,更深藏技術(shù)細(xì)節(jié)的每一行代碼之后。
    的頭像 發(fā)表于 08-11 11:45 ?1281次閱讀

    晶體管光耦的工作原理

    晶體管光耦(PhotoTransistorCoupler)是一種將發(fā)光器件和光敏器件組合在一起的半導(dǎo)體器件,用于實(shí)現(xiàn)電路之間的電氣隔離,同時(shí)傳遞信號(hào)或功率。晶體管光耦的工作原理基于光電效應(yīng)和半導(dǎo)體
    的頭像 發(fā)表于 06-20 15:15 ?985次閱讀
    <b class='flag-5'>晶體管</b>光耦的工作原理

    下一代高速芯片晶體管解制造問(wèn)題解決了!

    晶體管通?;诩{米片堆疊技術(shù),納米片作為晶體管的溝道部分,其厚度和寬度可以精確控制,以實(shí)現(xiàn)更好的靜電控制和更高的驅(qū)動(dòng)電流。叉片晶體管可以實(shí)現(xiàn)垂直堆疊,即多個(gè)
    發(fā)表于 06-20 10:40

    薄膜晶體管技術(shù)架構(gòu)與主流工藝路線

    導(dǎo)語(yǔ)薄膜晶體管(TFT)作為平板顯示技術(shù)的核心驅(qū)動(dòng)元件,通過(guò)材料創(chuàng)新與工藝優(yōu)化,實(shí)現(xiàn)了從傳統(tǒng)非晶硅向氧化物半導(dǎo)體、柔性電子的技術(shù)跨越。本文將聚焦于薄膜晶體管制造
    的頭像 發(fā)表于 05-27 09:51 ?3029次閱讀
    薄膜<b class='flag-5'>晶體管</b><b class='flag-5'>技術(shù)</b>架構(gòu)與主流工藝路線

    無(wú)結(jié)場(chǎng)效應(yīng)晶體管詳解

    當(dāng)代所有的集成電路芯片都是由PN結(jié)或肖特基勢(shì)壘結(jié)所構(gòu)成:雙極結(jié)型晶體管(BJT)包含兩個(gè)背靠背的PN 結(jié),MOSFET也是如此。結(jié)型場(chǎng)效應(yīng)晶體管(JFET) 垂直于溝道方向有一個(gè) PN結(jié),隧道穿透
    的頭像 發(fā)表于 05-16 17:32 ?1489次閱讀
    無(wú)結(jié)場(chǎng)效應(yīng)<b class='flag-5'>晶體管</b>詳解

    什么是晶體管?你了解多少?知道怎樣工作的嗎?

    晶體管(Transistor)是一種?半導(dǎo)體器件?,用于?放大電信號(hào)?、?控制電流?或作為?電子開(kāi)關(guān)?。它是現(xiàn)代電子技術(shù)的核心元件,幾乎所有電子設(shè)備(從手機(jī)到超級(jí)計(jì)算機(jī))都依賴晶體管實(shí)現(xiàn)功能。以下
    的頭像 發(fā)表于 05-16 10:02 ?4855次閱讀

    多值電場(chǎng)型電壓選擇晶體管結(jié)構(gòu)

    多值電場(chǎng)型電壓選擇晶體管結(jié)構(gòu) 為滿足多進(jìn)制邏輯運(yùn)算的需要,設(shè)計(jì)了一款多值電場(chǎng)型電壓選擇晶體管??刂贫M(jìn)制電路通斷需要二進(jìn)制邏輯門電路,實(shí)際上是對(duì)電壓的一種選擇,而傳統(tǒng)二進(jìn)制邏輯門電路通常比較復(fù)雜
    發(fā)表于 04-15 10:24

    晶體管電路設(shè)計(jì)(下)

    晶體管,F(xiàn)ET和IC,F(xiàn)ET放大電路的工作原理,源極接地放大電路的設(shè)計(jì),源極跟隨器電路設(shè)計(jì),F(xiàn)ET低頻功率放大器的設(shè)計(jì)與制作,柵極接地放大電路的設(shè)計(jì),電流反饋型OP放大器的設(shè)計(jì)與制作,進(jìn)晶體管
    發(fā)表于 04-14 17:24