91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高性能 RDMA 傳輸系統(tǒng):通用性及高性能架構(gòu)考慮

高速傳輸與存儲(chǔ) ? 來源:高速傳輸與存儲(chǔ) ? 作者:高速傳輸與存儲(chǔ) ? 2025-04-14 16:05 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1.RDMA 傳輸系統(tǒng)架構(gòu)設(shè)計(jì)目的
隨著數(shù)據(jù)中心對(duì)于網(wǎng)絡(luò)帶寬和延遲的要求日益增長(zhǎng),傳統(tǒng)的 TCP/IP 網(wǎng)絡(luò)已無法滿足性能要求, RDMA 網(wǎng)絡(luò)則憑借其高帶寬、低延時(shí)的特性脫穎而出錯(cuò)誤!未找到引用源。相較于傳統(tǒng) TCP/IP 協(xié)議, RDMA 具有零拷貝、不需要 CPU 接入、消息基于事務(wù)等特點(diǎn)。
該系統(tǒng)架構(gòu)主要解決適合于FPGA端的RDMA傳輸。它支持FPGA之間,F(xiàn)PGA與PC之間高速通信。只需一根光纖(當(dāng)然,PC端需要轉(zhuǎn)接卡,將光纖轉(zhuǎn)入PC端,例如100G的CX455A-ECAT 100Gbe網(wǎng)卡 就可以)。它注重通用性強(qiáng),性能優(yōu)越,非私有化協(xié)議設(shè)計(jì),以便用戶后續(xù)升級(jí)或更換IP。

2. RDMA 協(xié)議與傳統(tǒng) TCP/IP 協(xié)議在通信過程中的區(qū)別
如圖 1 所示,左側(cè)部分為傳統(tǒng) TCP/IP 協(xié)議的通信過程,首先使操作系統(tǒng)進(jìn)入內(nèi)核態(tài),而后傳輸?shù)臄?shù)據(jù)通過 BUFFER 拷貝進(jìn) TCP/IP 協(xié)議棧進(jìn)行組包處理,而后通過網(wǎng)卡(NIC)驅(qū)動(dòng)下發(fā)到網(wǎng)卡內(nèi)的 BUFFER。右側(cè)部分則為 RDMA 協(xié)議的通信過程,其將 RDMA 協(xié)議部署在融合以太網(wǎng)卡(RNIC)上,在對(duì)數(shù)據(jù)包的組裝和拆解過程中,不需要 CPU 及操作系統(tǒng)介入干預(yù),也不需要進(jìn)行內(nèi)存拷貝操作。當(dāng)發(fā)送數(shù)據(jù)包時(shí),直接由應(yīng)用程序通知網(wǎng)卡要發(fā)送的數(shù)據(jù)在內(nèi)存中的起始地址及數(shù)據(jù)長(zhǎng)度,而后 RNIC 則讀取其已經(jīng)在內(nèi)存中注冊(cè)好的區(qū)域數(shù)據(jù)并依照協(xié)議規(guī)范進(jìn)行數(shù)據(jù)包的組裝及傳輸。

wKgZO2f8wKmAYQeEAADYUyy9Q9A372.png


3.系統(tǒng)架構(gòu)如圖2:

wKgaomZ29p6ANJJiAAKpWGC-Fdw295.png

圖2 系統(tǒng)架構(gòu)圖

對(duì)IP的簡(jiǎn)單控制由Microblaze完成,DDR負(fù)責(zé)讀寫等數(shù)據(jù)緩存。該架構(gòu)也可以換成zynq的arm控制,便于后續(xù)NVMe oF開發(fā)。
視頻可以搜B站 用戶名: 專注與守望

4測(cè)試

在xilinx開發(fā)平臺(tái)測(cè)試,網(wǎng)卡支持100G,選用的是CX455A-ECAT 100Gbe。該IP支持 RoCE V2。實(shí)測(cè)數(shù)據(jù):
SEND71Gbps
READ91 Gbps(PC端給FPGA發(fā)包,受PC性能限制多一點(diǎn))
WRITE 96 Gbps

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22411

    瀏覽量

    636266
  • 內(nèi)存
    +關(guān)注

    關(guān)注

    9

    文章

    3209

    瀏覽量

    76359
  • 傳輸系統(tǒng)
    +關(guān)注

    關(guān)注

    0

    文章

    164

    瀏覽量

    38116
  • RDMA
    +關(guān)注

    關(guān)注

    0

    文章

    99

    瀏覽量

    9615
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    GT-BGA-2003高性能BGA插座

    GT-BGA-2003高性能BGA插座GT-BGA-2003 BGA插座是Ironwood Electronics公司GT Elastomer系列中的一款高性能產(chǎn)品,專為高頻高速信號(hào)測(cè)試設(shè)計(jì),支持
    發(fā)表于 02-10 08:41

    國(guó)產(chǎn)高性能ONFI IP解決方案全解析

    )時(shí)代,數(shù)據(jù)存儲(chǔ)的吞吐量瓶頸日益凸顯,高性能的ONFI IP能夠確保大規(guī)模數(shù)據(jù)的高效存取,是SSD及先進(jìn)存儲(chǔ)系統(tǒng)的核心技術(shù)基石。2. 奎芯科技 ONFI IP 的核心技術(shù)規(guī)格奎芯科技提供的 ONFI
    發(fā)表于 01-13 16:15

    2025年高性能音頻傳輸模塊選購(gòu)指南與應(yīng)用方案推薦

    隨著無線音頻技術(shù)的快速發(fā)展,高性能音頻傳輸模塊在消費(fèi)電子、智能家居、汽車電子、專業(yè)音響等領(lǐng)域的應(yīng)用需求持續(xù)攀升。尤其是在無線耳機(jī)、智能音箱、會(huì)議系統(tǒng)、車載音頻等場(chǎng)景中,高性能音頻
    的頭像 發(fā)表于 12-31 14:34 ?367次閱讀

    高性能網(wǎng)絡(luò)存儲(chǔ)設(shè)計(jì):NVMe-oF IP的實(shí)現(xiàn)探討

    延伸到網(wǎng)絡(luò)中。 該IP系統(tǒng)架構(gòu)如下: 它具有如下特點(diǎn): ① 動(dòng)態(tài)隊(duì)列綁定(DynamicQueue Binding)機(jī)制 系統(tǒng)針對(duì) NVMe SSD 的多隊(duì)列并行特性,設(shè)計(jì)了 負(fù)載感知的動(dòng)態(tài)隊(duì)列綁定策略
    發(fā)表于 12-19 18:45

    GT-BGA-2002高性能BGA測(cè)試插座

    GT-BGA-2002高性能BGA測(cè)試插座GT-BGA-2002是Ironwood Electronics 的GT Elastomer系列的高性能BGA測(cè)試插座,專為高頻高速信號(hào)測(cè)試設(shè)計(jì),兼容多數(shù)
    發(fā)表于 12-18 10:00

    AMD UltraScale架構(gòu)高性能FPGA與SoC的技術(shù)剖析

    ? FPGA.pdf 架構(gòu)概述 UltraScale架構(gòu)涵蓋了高性能FPGA、MPSoC和RFSoC等多個(gè)產(chǎn)品系列,旨在通過創(chuàng)新技術(shù)滿足廣泛的系統(tǒng)需求,同時(shí)降低總功耗。不同系列的產(chǎn)
    的頭像 發(fā)表于 12-15 14:35 ?555次閱讀

    Xilinx高性能低延時(shí)8通道PCIe-DMA控制器IP,SGDMA,QDMA,CDMA,RDMA, V4L2驅(qū)動(dòng),高速視頻采集, 高速AD采集

    RDMA Subsystem實(shí)現(xiàn)了使用DMA Ring緩沖的獨(dú)立多通道、高性能/超低延時(shí)/超低抖動(dòng)Continous Ring DMA,提供FIFO/AXI4-Stream用戶接口,F(xiàn)IFO用戶接口
    發(fā)表于 12-11 11:07

    基于DSP與FPGA異構(gòu)架構(gòu)高性能伺服控制系統(tǒng)設(shè)計(jì)

    DSP+FPGA架構(gòu)在伺服控制模塊中的應(yīng)用,成功解決了高性能伺服系統(tǒng)對(duì)實(shí)時(shí)、精度和復(fù)雜度的多重需求。通過合理的功能劃分,DSP專注于復(fù)雜算法和上層控制,F(xiàn)PGA處理高速硬件任務(wù),兩者
    的頭像 發(fā)表于 12-04 15:38 ?573次閱讀
    基于DSP與FPGA異構(gòu)<b class='flag-5'>架構(gòu)</b>的<b class='flag-5'>高性能</b>伺服控制<b class='flag-5'>系統(tǒng)</b>設(shè)計(jì)

    RDMA設(shè)計(jì)5:RoCE V2 IP架構(gòu)

    專注高性能存儲(chǔ)與傳輸,在本博客已給出相關(guān)博文已100多篇,希望對(duì)初學(xué)者有用。注意這里只是拋磚引玉,切莫認(rèn)為參考這就可以完成商用IP設(shè)計(jì)。 為便于讀者更好的理解IP設(shè)計(jì),這里以高速數(shù)據(jù)傳輸為背景,根據(jù)
    發(fā)表于 11-25 10:34

    RDMA設(shè)計(jì)3:技術(shù)需求分析1

    設(shè)備繁雜等特點(diǎn),針對(duì)現(xiàn)存研究在大批量連續(xù)數(shù)據(jù)及少量零散數(shù)據(jù)同時(shí)存在的復(fù)雜數(shù)據(jù)環(huán)境,以及單對(duì)多傳輸、多對(duì)多傳輸的復(fù)雜傳輸要求下難以保證性能的問題,本IP設(shè)計(jì)時(shí)對(duì)技術(shù) 需求分析如下: (1
    發(fā)表于 11-21 09:02

    RDMA設(shè)計(jì)2:開發(fā)必要性能簡(jiǎn)介

    專注高性能存儲(chǔ)與傳輸,這里分享RDMA設(shè)計(jì),之前已介紹RDMA相關(guān)知識(shí),在本博客已給出相關(guān)博文已100多篇,希望對(duì)初學(xué)者有用。注意這里只是拋磚引玉,切莫認(rèn)為參考這就可以完成商用IP設(shè)計(jì)
    發(fā)表于 11-20 10:57

    RDMA設(shè)計(jì)1:開發(fā)必要1之設(shè)計(jì)考慮

    場(chǎng)景下發(fā)揮出最優(yōu)性能。 二. RDMA over RoCE V2 IP 特點(diǎn) 1) 通用性 ? 采用純邏輯電路實(shí)現(xiàn), 適合不同 FPGA 型號(hào); ? 可脫離 CPU 控制下獨(dú)立運(yùn)行和控制
    發(fā)表于 11-19 14:30

    RDMA over RoCE V2設(shè)計(jì)1:通用,穩(wěn)定及高性能!

    討論設(shè)計(jì)需要著重考慮地方:1)通用性一般項(xiàng)目中的數(shù)據(jù)采集前端基于 FPGA 進(jìn)行開發(fā)。第一,各數(shù)據(jù)采集前端使用的 FPGA型號(hào)各不相同,需要實(shí)現(xiàn)的設(shè)計(jì)能夠工作在多種不同型號(hào) FPGA 上;第二,為了降低
    發(fā)表于 08-05 17:53

    RDMA over RoCE V2設(shè)計(jì)1:通用,穩(wěn)定及高性能

    討論設(shè)計(jì)需要著重考慮地方: 1)通用性 一般項(xiàng)目中的數(shù)據(jù)采集前端基于 FPGA 進(jìn)行開發(fā)。 第一,各數(shù)據(jù)采集前端使用的 FPGA型號(hào)各不相同,需要實(shí)現(xiàn)的設(shè)計(jì)能夠工作在多種不同型號(hào) FPGA 上; 第二
    發(fā)表于 07-15 10:54

    RDMA簡(jiǎn)介1之RDMA開發(fā)必要

    為了滿足大批量數(shù)據(jù)的采集、存儲(chǔ)與傳輸需求,越來越多的數(shù)據(jù)密集型應(yīng)用如機(jī)器學(xué)習(xí)、雷達(dá)、金融風(fēng)控、航空航天等選擇使用現(xiàn)場(chǎng)可編程邏輯門陣列作為數(shù)據(jù)采集前端硬件來實(shí)現(xiàn)高性能的數(shù)據(jù)采集系統(tǒng)。FPGA憑借其高
    發(fā)表于 06-03 14:38