FPGA中RAM的使用探索。以4bitX4為例,數(shù)據(jù)位寬為4,深度為4。
第一種方式,直接調(diào)用4bitX4的RAM。編寫控制邏輯對(duì)齊進(jìn)行讀寫。

quartus ii 下的編譯,資源消耗情況。

85C模型下的時(shí)鐘頻率。

0C模型下的時(shí)鐘頻率。

第二種方式,調(diào)用1bitX4的RAM,例化4次。編寫控制邏輯對(duì)齊進(jìn)行讀寫。

quartus ii 下的編譯,資源消耗情況。

85C模型下的時(shí)鐘頻率。

0C模型下的時(shí)鐘頻率。

從上述兩種情況來看,兩種RAM的使用方式,最終使用資源比較接近,方案二稍多,而從時(shí)序模型綜合結(jié)果看,方案二的時(shí)鐘頻率明顯比方案一高。在高速情況下,建議使用方案二。同樣在位寬較寬情況下,可使用生成塊語句進(jìn)行例化,減少頂層對(duì)同一模塊的例化數(shù),是比較方便的。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。
舉報(bào)投訴
-
FPGA
+關(guān)注
關(guān)注
1660文章
22406瀏覽量
636099 -
RAM
+關(guān)注
關(guān)注
8文章
1399瀏覽量
120523
原文標(biāo)題:FPGA中RAM使用探索
文章出處:【微信號(hào):ALIFPGA,微信公眾號(hào):FPGA極客空間】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
熱點(diǎn)推薦
FPGA中塊RAM的分布和特性
在選擇FPGA時(shí),關(guān)注LUT(Look-Up Table)和BRAM(Block RAM)是非常重要的,因?yàn)樗鼈兪?b class='flag-5'>FPGA架構(gòu)中的兩個(gè)核心資源,對(duì)于設(shè)計(jì)的性能和資源利用至關(guān)重要。
在FPGA中的RAM有與其他產(chǎn)品有什么不同?
實(shí)現(xiàn)了不同的邏輯功能。查找表(Look-Up-Table) 簡(jiǎn)稱為L(zhǎng)UT,LUT 本質(zhì)上就是一個(gè)RAM。目前FPGA 中多使用4 輸入的LUT,所以每一個(gè)LUT 可以看成一個(gè)有4 位地址線的 的
發(fā)表于 08-23 09:14
如何實(shí)現(xiàn)ASIC RAM替換為FPGA RAM?
大家好, 我使用Ultrascale Virtex Devices和Vivado工具, 在ASIC RAM中,ther是一個(gè)單獨(dú)的奇偶校驗(yàn)寫使能位,但在FPGA RAM
發(fā)表于 04-24 09:37
基于FPGA的雙口RAM實(shí)現(xiàn)及應(yīng)用
為了在高速采集時(shí)不丟失數(shù)據(jù),在數(shù)據(jù)采集系統(tǒng)和CPU之間設(shè)置一個(gè)數(shù)據(jù)暫存區(qū)。介紹雙口RAM的存儲(chǔ)原理及其在數(shù)字系統(tǒng)中的應(yīng)用。采用FPGA技術(shù)構(gòu)造雙口
發(fā)表于 02-11 11:20
?69次下載
FPGA內(nèi)嵌的塊RAM在FFT算法中的應(yīng)用
在現(xiàn)代邏輯設(shè)計(jì)中,FPGA占有重要的地位,不僅因?yàn)榫哂袕?qiáng)大的邏輯功能和高速的處理速度,同時(shí)因?yàn)槠鋬?nèi)部嵌有大量的可配置的塊RAM,使其得到了廣泛地應(yīng)用,例如FFT算法的實(shí)現(xiàn)等。
發(fā)表于 09-27 17:07
?54次下載
如何用FPGA的Block RAM性能實(shí)現(xiàn)HDTV視頻增強(qiáng)算法中灰度直方圖統(tǒng)計(jì)
本文介紹了如何在FPGA 中利用Block RAM 的特殊結(jié)構(gòu)實(shí)現(xiàn)HDTV視頻增強(qiáng)算法中灰度直方圖統(tǒng)計(jì)。
Spartan-6 FPGA塊RAM的技術(shù)參考資料免費(fèi)下載
本指南是描述所有Spartan-6 FPGA中可用的Spartan?6 FPGA塊RAM的技術(shù)參考。塊R
發(fā)表于 02-15 16:38
?14次下載
FPGA硬件基礎(chǔ)之FPGA的RAM存儲(chǔ)課件和工程文件
本文檔的主要內(nèi)容詳細(xì)介紹的是FPGA硬件基礎(chǔ)之FPGA的RAM存儲(chǔ)課件和工程文件。
發(fā)表于 12-10 15:27
?31次下載
FPGA中block ram的特殊用法列舉
在FPGA中block ram是很常見的硬核資源,合理的利用這些硬件資源一定程度上可以優(yōu)化整個(gè)設(shè)計(jì),節(jié)約資源利用率,充分開發(fā)FPGA芯片中的潛在價(jià)值,本文結(jié)合安路科技
使用FPGA調(diào)用RAM資源的詳細(xì)說明
RAM),其中BRAM是block ram,是存在FPGA中的大容量的RAM,DRAM是FPGA
發(fā)表于 12-30 16:27
?9次下載
如何使用FPGA內(nèi)部的RAM以及程序?qū)υ?b class='flag-5'>RAM的數(shù)據(jù)讀寫操作
RAM是FPGA中常用的基礎(chǔ)模塊,可廣泛用于緩存數(shù)據(jù)的情況,同樣它也是ROM,F(xiàn)IFO的基礎(chǔ)。本實(shí)驗(yàn)將為大家介紹如何使用FPGA內(nèi)部的RAM以及程序?qū)υ?/div>
如何使用ModelSim在VHDL中實(shí)現(xiàn)RAM
在本教程中,我們將探索如何使用 ModelSim 在 VHDL 中實(shí)現(xiàn) RAM。
發(fā)表于 07-29 16:34
?3482次閱讀
FPGA RAM簡(jiǎn)介和使用案例
在FPGA 邏輯設(shè)計(jì)中經(jīng)常用到的數(shù)據(jù)存儲(chǔ)方式有ROM、RAM和FIFO,根據(jù)不同的應(yīng)用場(chǎng)景選擇不同的存儲(chǔ)方式。Xilinx 平臺(tái)三種存儲(chǔ)方式在使用過程中的區(qū)別如下。
FPGA在一個(gè)時(shí)鐘周期可以讀取多個(gè)RAM數(shù)據(jù)嗎?
FPGA在一個(gè)時(shí)鐘周期可以讀取多個(gè)RAM數(shù)據(jù)嗎?如何理解FPGA中存放程序的RAM? FPGA在
fpga雙口ram的使用
FPGA雙口RAM的使用主要涉及配置和使用雙端口RAM模塊。雙端口RAM的特點(diǎn)是有兩組獨(dú)立的端口,可以對(duì)同一存儲(chǔ)塊進(jìn)行讀寫操作,從而實(shí)現(xiàn)并行訪問。
技術(shù)控:FPGA中RAM使用技巧探索
評(píng)論