91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Virtex UltraScale+ 系列新增 58G PAM4 FPGA 產(chǎn)品

YCqV_FPGA_EETre ? 來源:未知 ? 作者:李倩 ? 2018-04-02 15:50 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

公司演示了FPGA業(yè)界首項計劃在 7nm 產(chǎn)品應(yīng)用的112G PAM4 收發(fā)器技術(shù),并宣布 Virtex UltraScale+ 系列新增 58G PAM4 FPGA 產(chǎn)品

賽靈思公司今天宣布在 2018 年美國光纖通訊展覽會及研討會(OFC 2018)上展示了其在光纖網(wǎng)絡(luò)上的技術(shù)領(lǐng)先優(yōu)勢。公司通過FPGA 行業(yè)突破性的 112G PAM4 光纖網(wǎng)絡(luò)電氣信號傳輸技術(shù)的首次演示,以及 16nm Virtex? UltraScale+? 系列新增帶有 58G PAM4 收發(fā)器器件系列的宣布,讓與會者一睹了未來網(wǎng)絡(luò)技術(shù)的風(fēng)采。

云服務(wù)和5G 的推出驅(qū)動數(shù)據(jù)流量大幅增長,這為滿足網(wǎng)絡(luò)中迅速增長的帶寬需求帶來了挑戰(zhàn)。要想以高性價比滿足帶寬需求,路由器和交換機(jī)的線路卡端口密度、光學(xué)標(biāo)準(zhǔn)的演進(jìn)發(fā)展以及光學(xué)網(wǎng)絡(luò)帶寬升級都是面臨的主要約束。向58G和112G收發(fā)器的過渡,是在相同的現(xiàn)有空間上實現(xiàn)400G和800G+數(shù)據(jù)速率的重要一步。

112G PAM4技術(shù)演示—賽靈思定義新一代產(chǎn)品性能

賽靈思預(yù)見到對速度和吞吐量的需求將進(jìn)一步增長,因而其在單個通道上演示了全雙工 112G PAM4 信號傳輸方案。業(yè)界專家認(rèn)為 112Gb/s的收發(fā)器性能對滿足新一代光纖網(wǎng)絡(luò)和線路卡密度的要求至關(guān)重要??蛻魧⒃谫愳`思即將推出的 7nm產(chǎn)品系列看到采用 112G 收發(fā)器的可編程器件。

Moor Insights & Strategy 的 高性能計算( HPC)和機(jī)器學(xué)習(xí)高級分析師 Karl Freund 表示:“賽靈思在推動標(biāo)準(zhǔn)工作以及串行互連技術(shù)性能突破方面有著悠久的歷史,今天更是通過業(yè)界首個112G PAM4的演示以及58G PAM4解決方案的推出,持續(xù)推動著這項事業(yè)。對于面臨著光纖網(wǎng)絡(luò)帶寬性能提升挑戰(zhàn)的網(wǎng)絡(luò)架構(gòu)師而言,賽靈思今天宣布的消息乃是一次重大的飛躍?!?/p>

賽靈思收發(fā)器技術(shù)里程碑

全新 58G PAM4 FPGA—客戶今日起即可展開設(shè)計工作

全新賽靈思收發(fā)器架構(gòu)構(gòu)建在高端應(yīng)用領(lǐng)域炙手可熱的 Virtex UltraScale+ 系列器件之上,能將編程邏輯的靈活性與 58G PAM4 收發(fā)器完美結(jié)合在一起,從而幫助客戶高效地將現(xiàn)有系統(tǒng)的帶寬水平提高一倍。上述器件能在現(xiàn)有25G背板上工作,不僅能延長當(dāng)前系統(tǒng)的使用壽命和擴(kuò)展帶寬,同時還可為新一代技術(shù)發(fā)展鋪平道路。就技術(shù)移植而言,采用 58G 收發(fā)器的新器件可與現(xiàn)有 Virtex UltraScale+ 量產(chǎn)器件在占位面積上相兼容。

最新收發(fā)器架構(gòu)的目標(biāo)應(yīng)用為云計算、5G 網(wǎng)絡(luò)、核心網(wǎng)絡(luò)(OTN、以太網(wǎng))以及網(wǎng)絡(luò)功能虛擬化(NFV)等,可幫助廠商以簡約緊湊的系統(tǒng)設(shè)計實現(xiàn) 50G、100G 和 400G 端口以及 Tb 級接口的規(guī)模進(jìn)行擴(kuò)展。

賽靈思通信市場副總裁 Farhad Shafai 表示:“網(wǎng)絡(luò)發(fā)展日新月異,需要支持更快速、更靈活和適應(yīng)性更強(qiáng)的系統(tǒng),而業(yè)界也在為預(yù)期中的新型光纖器件與標(biāo)準(zhǔn)的發(fā)展變化積極做好準(zhǔn)備。我們很高興能為我們的客戶交付最靈活和適應(yīng)性最強(qiáng)的解決方案以及經(jīng)生產(chǎn)實踐驗證的芯片,同時延續(xù)一貫保持的高品質(zhì),并與光學(xué)、背板及其它關(guān)鍵技術(shù)所構(gòu)成的生態(tài)系統(tǒng)密切合作?!?/p>

全新 58G PAM4 Virtex UltraScale+器件,整合了新一代互聯(lián)所需的集成型PAM4收發(fā)器、100GE IP模塊以及所有相關(guān)的前向糾錯編碼(FEC)技術(shù)。

賽靈思宣布16nm Virtex? UltraScale+? 系列新增帶有 58G PAM4 收發(fā)器器件系列

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 收發(fā)器
    +關(guān)注

    關(guān)注

    10

    文章

    3820

    瀏覽量

    111219
  • 光纖網(wǎng)絡(luò)
    +關(guān)注

    關(guān)注

    0

    文章

    142

    瀏覽量

    19055
  • 5G
    5G
    +關(guān)注

    關(guān)注

    1367

    文章

    49160

    瀏覽量

    617819

原文標(biāo)題:Xilinx 面向未來光纖網(wǎng)絡(luò)的突破性技術(shù)與產(chǎn)品亮相OFC 2018

文章出處:【微信號:FPGA-EETrend,微信公眾號:FPGA開發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    第二代AMD Kintex UltraScale+ FPGA的亮點

    第二代 AMD Kintex UltraScale+ FPGA 可有效賦能專業(yè)音視頻、廣播、醫(yī)療、機(jī)器視覺、機(jī)器人技術(shù)及測試測量等領(lǐng)域的開發(fā)者,助力其打造兼具卓越性能和可靠性的強(qiáng)大系統(tǒng),即使是面對
    的頭像 發(fā)表于 03-03 11:32 ?578次閱讀
    第二代AMD Kintex <b class='flag-5'>UltraScale+</b> <b class='flag-5'>FPGA</b>的亮點

    AMD 推出第二代 Kintex UltraScale+ 中端FPGA,助力智能高性能系統(tǒng)

    第二代AMD Kintex UltraScale+ FPGA 系列 , 對于依賴中端FPGA 為性能關(guān)鍵型系統(tǒng)提供支持的設(shè)計人員而言,可謂一項重大進(jìn)步。 這一全新
    的頭像 發(fā)表于 02-04 16:11 ?5.6w次閱讀
    AMD 推出第二代 Kintex <b class='flag-5'>UltraScale+</b> 中端<b class='flag-5'>FPGA</b>,助力智能高性能系統(tǒng)

    【ALINX選型】AMD Kintex UltraScale+ 系列 FPGA 開發(fā)板速選

    在中高端 FPGA 應(yīng)用中,AMD Kintex UltraScale+ 系列通常用于對吞吐能力、接口規(guī)模和功耗控制都有高要求的系統(tǒng)。其中, XCKU15P ?是一個被廣泛采用的型號,它在資源規(guī)模
    的頭像 發(fā)表于 01-16 09:47 ?186次閱讀
    【ALINX選型】AMD Kintex <b class='flag-5'>UltraScale+</b> <b class='flag-5'>系列</b> <b class='flag-5'>FPGA</b> 開發(fā)板速選

    使用Aurora 6466b協(xié)議實現(xiàn)AMD UltraScale+ FPGA與AMD Versal自適應(yīng)SoC的對接

    在本博客中,我們將介紹使用 Aurora 6466b 協(xié)議實現(xiàn) AMD UltraScale+ FPGA 與 AMD Versal 自適應(yīng) SoC 的對接。我們還將涵蓋有關(guān) IP 配置、FPGA 之間的連接、時鐘設(shè)置以及復(fù)位拓?fù)?/div>
    的頭像 發(fā)表于 01-13 14:04 ?3447次閱讀
    使用Aurora 6466b協(xié)議實現(xiàn)AMD <b class='flag-5'>UltraScale+</b> <b class='flag-5'>FPGA</b>與AMD Versal自適應(yīng)SoC的對接

    探索DS560MB410:低功耗56Gbps PAM4 4通道線性轉(zhuǎn)接驅(qū)動器的卓越性能

    探索DS560MB410:低功耗56Gbps PAM4 4通道線性轉(zhuǎn)接驅(qū)動器的卓越性能 在高速數(shù)據(jù)傳輸?shù)臅r代,電子工程師們不斷尋求能夠滿足高性能、低功耗需求的解決方案。今天,我們將深入探討德州儀器
    的頭像 發(fā)表于 12-16 11:50 ?591次閱讀

    AMD UltraScale架構(gòu):高性能FPGA與SoC的技術(shù)剖析

    ? FPGA.pdf 架構(gòu)概述 UltraScale架構(gòu)涵蓋了高性能FPGA、MPSoC和RFSoC等多個產(chǎn)品系列,旨在通過創(chuàng)新技術(shù)滿足廣泛的系統(tǒng)需求,同時降低總功耗。不同
    的頭像 發(fā)表于 12-15 14:35 ?572次閱讀

    現(xiàn)已上市:AMD Spartan UltraScale+ FPGA SCU35 評估套件——面向所有開發(fā)人員的經(jīng)濟(jì)實惠平臺

    AMD Spartan UltraScale+ FPGA SCU35 評估套件現(xiàn)已開放訂購。 該平臺由 AMD 構(gòu)建,為客戶提供了一條利用 Spartan UltraScale+ FPGA
    的頭像 發(fā)表于 11-27 10:52 ?460次閱讀

    AMD Spartan UltraScale+ FPGA的優(yōu)勢和亮點

    AMD Spartan UltraScale+ FPGA 集小型封裝、先進(jìn)的 I/O 功能與低功耗等優(yōu)勢于一體。該系列 FPGA 配備高速 16.3 Gb/s 收發(fā)器、內(nèi)置的外部內(nèi)存控
    的頭像 發(fā)表于 10-17 10:16 ?798次閱讀
    AMD Spartan <b class='flag-5'>UltraScale+</b> <b class='flag-5'>FPGA</b>的優(yōu)勢和亮點

    fpga開發(fā)板 璞致 Kintex UltraScale Plus PZ-KU3P 與 PZ-KU5P核心板與開發(fā)板用戶手冊

    Xilinx Kintex UltraScale+系列FPGA器件采用FinFET工藝,具有120萬邏輯單元、UltraRAM、100G以太網(wǎng)MAC等資源,功耗比7
    的頭像 發(fā)表于 09-26 10:46 ?1279次閱讀
    <b class='flag-5'>fpga</b>開發(fā)板 璞致 Kintex <b class='flag-5'>UltraScale</b> Plus PZ-KU3P 與 PZ-KU5P核心板與開發(fā)板用戶手冊

    800G OSFP DR8 光模塊:100G PAM4 技術(shù)驅(qū)動的超高速數(shù)據(jù)中心互聯(lián)核心

    800G OSFP DR8光模塊采用8×100G PAM4調(diào)制,實現(xiàn)800Gbps速率,500米單模光纖傳輸,功耗
    的頭像 發(fā)表于 09-01 12:29 ?1002次閱讀

    AMD Spartan UltraScale+ FPGA 開始量產(chǎn)出貨

    邊緣應(yīng)用而設(shè)計,為業(yè)經(jīng)驗證的 UltraScale+ FPGA 和自適應(yīng) SoC 產(chǎn)品組合帶來了現(xiàn)代化的連接、后量子密碼等功能。 三款最低
    的頭像 發(fā)表于 06-18 10:32 ?2325次閱讀
    AMD Spartan <b class='flag-5'>UltraScale+</b> <b class='flag-5'>FPGA</b> 開始量產(chǎn)出貨

    Xilinx Ultrascale系列FPGA的時鐘資源與架構(gòu)解析

    Ultrascale是賽靈思開發(fā)的支持包含步進(jìn)功能的增強(qiáng)型FPGA架構(gòu),相比7系列的28nm工藝,Ultrascale采用20nm的工藝,主要有2個
    的頭像 發(fā)表于 04-24 11:29 ?2632次閱讀
    Xilinx <b class='flag-5'>Ultrascale</b><b class='flag-5'>系列</b><b class='flag-5'>FPGA</b>的時鐘資源與架構(gòu)解析

    愛普生SG2520VHN差分晶振成為PAM4光模塊的理想選擇

    隨著數(shù)據(jù)中心、5G通信及人工智能對高速數(shù)據(jù)傳輸需求的激增,光通信作為信息傳輸?shù)年P(guān)鍵技術(shù),承載著海量數(shù)據(jù)的高速、高效傳輸重任。PAM4調(diào)制技術(shù)憑借其帶寬倍增的優(yōu)勢,已成為400G/800G
    的頭像 發(fā)表于 04-14 13:37 ?721次閱讀
    愛普生SG2520VHN差分晶振成為<b class='flag-5'>PAM4</b>光模塊的理想選擇

    低抖動差分晶振SG2520VHN 312.5Mhz在PAM4調(diào)制光模塊中的應(yīng)用

    PAM4調(diào)制光模塊的設(shè)計中,時鐘信號的精度和穩(wěn)定性是確保系統(tǒng)性能的關(guān)鍵因素之一。晶振作為時鐘信號的源頭,其性能直接影響到光模塊的信號完整性和傳輸可靠性。愛普生低抖動差分晶振SG2520VHN
    的頭像 發(fā)表于 03-14 16:05 ?1331次閱讀
    低抖動差分晶振SG2520VHN 312.5Mhz在<b class='flag-5'>PAM4</b>調(diào)制光模塊中的應(yīng)用

    PCB仿真相同損耗下,28G NRZ的產(chǎn)品不能直接升級到56G PAM4?

    高速先生成員--黃剛 28G到56G產(chǎn)品現(xiàn)在在行業(yè)內(nèi)已經(jīng)趨于成熟了,高速先生也幫助過非常非常多的朋友實現(xiàn)了這個速率下的產(chǎn)品的量產(chǎn)。而很多客戶在做28
    發(fā)表于 03-11 11:32