91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

臺積電發(fā)布堆疊晶圓技術(shù) 目標(biāo)是在5NM制造工藝上使用

半導(dǎo)體動(dòng)態(tài) ? 來源:網(wǎng)絡(luò)整理 ? 2018-05-05 04:24 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

臺積電目前正在圣克拉拉舉辦第24屆年度技術(shù)研討會(huì),它剛剛發(fā)布了一個(gè)可以為顯卡帶來革命性變革的技術(shù)Wafer-on-Wafer (WoW,堆疊晶圓)技術(shù)。顧名思義,WoW的工作方式是垂直堆疊層,而不是將它們水平放置在電路板上,就像3D NAND閃存在現(xiàn)代固態(tài)驅(qū)動(dòng)器中堆疊的方式一樣。這意味Nvidia和AMD GPU不需要增加其物理尺寸或縮小制造工藝即可獲性能提升。

Wafer-on-Wafer (WoW,堆疊晶圓)技術(shù)通過使用形成硅通孔(TSV)連接的10微米孔彼此接觸。臺積電的合作伙伴Cadence解釋說,Wafer-on-Wafer (WoW,堆疊晶圓)設(shè)計(jì)可以放置在中介層上,將一個(gè)連接路由到另一個(gè)連接,創(chuàng)建一個(gè)雙晶立方體。甚至可以使用WoW方法垂直堆疊兩個(gè)以上的晶圓。

該技術(shù)將允許更多的內(nèi)核被塞入一個(gè)封裝中,并且意味著每個(gè)芯片可以非??焖俨⑶乙宰钚〉难舆t相互通信。尤其令人感興趣的是,制造商可以使用WoW的方式將兩個(gè)GPU放在一張卡上,并將其作為產(chǎn)品更新發(fā)布,從而創(chuàng)建基本上兩個(gè)GPU,而不會(huì)將其顯示為操作系統(tǒng)的多GPU設(shè)置。

WoW現(xiàn)在最大的問題是晶圓產(chǎn)量。當(dāng)它們被粘合在一起時(shí),如果只有一個(gè)晶圓壞了,那么即使兩個(gè)晶圓都沒有問題,它們也必須被丟棄。這意味著該工藝需要在具有高成品率的生產(chǎn)節(jié)點(diǎn)上使用,例如臺積電的16納米工藝,以降低成本。不過,該公司的目標(biāo)是在未來的7nm和5nm制造工藝節(jié)點(diǎn)上使用WoW技術(shù)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 臺積電
    +關(guān)注

    關(guān)注

    44

    文章

    5803

    瀏覽量

    176472
  • 晶圓
    +關(guān)注

    關(guān)注

    53

    文章

    5416

    瀏覽量

    132349
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    1.4nm制程工藝!公布量產(chǎn)時(shí)間表

    電子發(fā)燒友網(wǎng)綜合報(bào)道 近日,全球半導(dǎo)體代工龍頭在先進(jìn)制程領(lǐng)域持續(xù)展現(xiàn)強(qiáng)勁發(fā)展勢頭。據(jù)行業(yè)信源確認(rèn),
    的頭像 發(fā)表于 01-06 08:45 ?6958次閱讀

    2納米制程試產(chǎn)成功,AI、5G、汽車芯片

    2nm 制程試產(chǎn)成功 近日,代工龍頭
    的頭像 發(fā)表于 10-16 15:48 ?1898次閱讀

    【「AI芯片:科技探索與AGI愿景」閱讀體驗(yàn)】+半導(dǎo)體芯片產(chǎn)業(yè)的前沿技術(shù)

    %。至少將GAA納米片提升幾個(gè)工藝節(jié)點(diǎn)。 2、背供電技術(shù) 3、EUV光刻機(jī)與其他競爭技術(shù) 光刻技術(shù)
    發(fā)表于 09-15 14:50

    制造中的退火工藝詳解

    退火工藝制造中的關(guān)鍵步驟,通過控制加熱和冷卻過程,退火能夠緩解應(yīng)力、修復(fù)晶格缺陷、激活摻雜原子,并改善材料的電學(xué)和機(jī)械性質(zhì)。這些改進(jìn)對于確保
    的頭像 發(fā)表于 08-01 09:35 ?2537次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>制造</b>中的退火<b class='flag-5'>工藝</b>詳解

    宣布逐步退出氮化鎵代工業(yè)務(wù),力接手相關(guān)訂單

    近日,全球半導(dǎo)體制造巨頭(TSMC)宣布將逐步退出氮化鎵(GaN)代工業(yè)務(wù),預(yù)計(jì)
    的頭像 發(fā)表于 07-07 10:33 ?3736次閱讀
    <b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>宣布逐步退出氮化鎵<b class='flag-5'>晶</b><b class='flag-5'>圓</b>代工業(yè)務(wù),力<b class='flag-5'>積</b><b class='flag-5'>電</b>接手相關(guān)訂單

    2nm良率超 90%!蘋果等巨頭搶單

    當(dāng)行業(yè)還在熱議3nm工藝量產(chǎn)進(jìn)展時(shí),已經(jīng)悄悄把2nm
    的頭像 發(fā)表于 06-04 15:20 ?1329次閱讀

    wafer厚度(THK)翹曲度(Warp)彎曲度(Bow)等數(shù)據(jù)測量的設(shè)備

    通過退火優(yōu)化和應(yīng)力平衡技術(shù)控制。 3、彎曲度(Bow) 源于材料與工藝的對稱性缺陷,對多層堆疊和封裝尤為敏感,需晶體生長和鍍膜工藝中嚴(yán)格調(diào)
    發(fā)表于 05-28 16:12

    先進(jìn)制程漲價(jià),最高或達(dá)30%!

    據(jù)知情人士透露,2nm工藝的價(jià)格將較此前上
    發(fā)表于 05-22 01:09 ?1264次閱讀

    提供半導(dǎo)體工藝可靠性測試-WLR可靠性測試

    隨著半導(dǎo)體工藝復(fù)雜度提升,可靠性要求與測試成本及時(shí)間之間的矛盾日益凸顯。級可靠性(Wafer Level Reliability, WLR)技術(shù)通過直接在未封裝
    發(fā)表于 05-07 20:34

    最全最詳盡的半導(dǎo)體制造技術(shù)資料,涵蓋工藝到后端封測

    。 第1章 半導(dǎo)體產(chǎn)業(yè)介紹 第2章 半導(dǎo)體材料特性 第3章 器件技術(shù) 第4章 硅和硅片制備 第5章 半導(dǎo)體制造中的化學(xué)品 第6章 硅片制造中的沾污控制 第7章 測量學(xué)和缺陷檢查 第8章
    發(fā)表于 04-15 13:52

    濕法清洗工作工藝流程

    工作工藝流程介紹 一、預(yù)清洗階段 初步?jīng)_洗 將放置工作的支架上,使用去離子水(DI W
    的頭像 發(fā)表于 04-01 11:16 ?1305次閱讀

    【「芯片通識課:一本書讀懂芯片技術(shù)」閱讀體驗(yàn)】了解芯片怎樣制造

    前面對本書進(jìn)行了概覽,分享了本書內(nèi)容,對一些章節(jié)詳讀,做點(diǎn)小筆記分享下。 對芯片制造比較感興趣,對本章詳讀,簡要的記錄寫小筆記分享。 制造工廠:代工廠,芯片
    發(fā)表于 03-27 16:38

    全球芯片產(chǎn)業(yè)進(jìn)入2納米競爭階段:率先實(shí)現(xiàn)量產(chǎn)!

    隨著科技的不斷進(jìn)步,全球芯片產(chǎn)業(yè)正在進(jìn)入一個(gè)全新的競爭階段,2納米制程技術(shù)的研發(fā)和量產(chǎn)成為了各大芯片制造商的主要目標(biāo)。近期,
    的頭像 發(fā)表于 03-25 11:25 ?1437次閱讀
    全球芯片產(chǎn)業(yè)進(jìn)入2納米競爭階段:<b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>率先實(shí)現(xiàn)量產(chǎn)!

    2nm制程良率已超60%

    據(jù)外媒wccftech的報(bào)道,2nm制程取得了突破性進(jìn)展;蘋果的A20芯片或成首發(fā)客戶;據(jù)Wccftech的最新消息顯示,
    的頭像 發(fā)表于 03-24 18:25 ?1444次閱讀