91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

通過FPGA內(nèi)部編程實現(xiàn)輪詢調(diào)度的設計

電子設計 ? 作者:電子設計 ? 2018-11-28 07:54 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1、 引言

4X2.5G線路接口卡是T比特路由器的一種重要接口,屬于高密度線路接口,這種接口是當前路由器設計中的一個重點和難點。所謂高密度,指的是在一塊繞路接口卡上提供多個接口。之所以出現(xiàn)高密度線路接口的需求,是因為互聯(lián)網(wǎng)的規(guī)模不斷的擴大,對路由器的接入能力提出了日益增大的需求,如果還沿用單板單接口的設計方法將導致路由器的物理規(guī)模不斷的擴大,不符合現(xiàn)代設備發(fā)展的趨勢。在4X2.5G線路接口卡的設計中,采用單片多路的SDH處理芯片S19202集中完成物理層的處理,然后根據(jù)整體設計方案在其后端進行數(shù)據(jù)的技術處理。

針對多路報文在送往轉(zhuǎn)發(fā)單元時的公平性和穩(wěn)定性需求,以及SDH芯片S19202的特點,提出了輸入報文合路采用分片輪詢(Cell Round Robin Scheduling;CRR)和改進的欠賬式輪詢調(diào)度(Defect Round Robin Scheduling;DRR)相結合的調(diào)度策略。這種調(diào)度策略保證了4路POS接口之間的公平性和整包處理的穩(wěn)定性,并且在工程上易于實現(xiàn)。本文第2節(jié)詳細闡述了該調(diào)度策略的設計與實現(xiàn)過程,第3節(jié)對全文進行了總結。

2、 輪詢調(diào)度的設計與實現(xiàn)

在4X2.5G線路接口卡的設計中,采用了AMCC公司的SDH處理芯片S19202進行鏈路層數(shù)據(jù)處理,該芯片的特點是4個接口共享同一組接收總線和同一組發(fā)送總線,另外提供通道選擇信號來指示當前工作的線路接口號,其輸入端每個接口的緩存大小最大只有1k字節(jié),根本不足以緩存一個長的整包(最長包可達到1500字節(jié))。

針對這個特點,設計中使用了在S19202后端的FPGA進行分片輪詢和整包接收的處理,保證了4個接口的公平性和穩(wěn)定性;針對4個接口的報文共享一條到轉(zhuǎn)發(fā)的通路時,由于各接口的報文長度差異,可能造成的不公平和不穩(wěn)定,提出了一種改進式欠賬輪詢的調(diào)度策略。通過分片輪詢和改進式欠賬輪詢的結合使用,保證了4個接口合路的公平性和穩(wěn)定性。

通過FPGA內(nèi)部編程實現(xiàn)輪詢調(diào)度的設計

圖1 輸入合路模塊中的輪詢調(diào)度策略

輸入合路模塊中聯(lián)合調(diào)度策略的原理如圖1所示,對SDH芯片S19202送出的4路數(shù)據(jù)進行分片逐個輪詢,并緩存進相應通道的整包接收FIFO,相應通道若沒有數(shù)據(jù)則輪空,轉(zhuǎn)入下一通道;整包輪詢合路調(diào)度則逐個輪詢4個整包FIFO,若該FIFO有整包,則在每一輪詢周期發(fā)送一個整包,否則輪空。

在該聯(lián)合調(diào)度策略中,分片輪詢調(diào)度比較容易實現(xiàn),僅需在FPGA實現(xiàn)的最前端設計一個輪詢機,利用SDH芯片S19202提供的通道指示信號(在FPGA設計用SRX_CHANNEL表示)對每個通道進行固定的輪詢訪問,有數(shù)據(jù)則存入相應的通道整包接收FIFO即可。而整包調(diào)度是使每個通道得到服務的公平性和穩(wěn)定性的關鍵,它直接決定著接收服務的通道所得到的服務帶寬、時延以及時延抖動等性能指標,因此本文把研究重點放在了整包調(diào)度的設計與實現(xiàn)上。

目前,在整包調(diào)度上,主要的調(diào)度算法有先到先服務(FCFS)、逐包調(diào)度(PRR)、公平排隊、虛時鐘、加權循環(huán)服務(WRR)等多種策略。由于多數(shù)調(diào)度方式在包長不定的IP網(wǎng)絡中實現(xiàn)時遇到了困難,為此,M.Sheedhar等提出了適用于IP網(wǎng)絡的欠帳式循環(huán)調(diào)度(DRR),該算法由于其較低的實現(xiàn)復雜度、良好的公平性及穩(wěn)定性而被經(jīng)常采用。

但是,DDR算法直接用于高密度線卡設計中會有一定的問題。首先,DRR算法是針對集成服務網(wǎng)絡中不同業(yè)務需求而提出的,在一般應用中由于隊列數(shù)較多,所以需要減小隊列數(shù),而在我們的設計中只有4個隊列,所以不需要減小隊列數(shù);其次,在線卡設計中合路報文的包長無法直接給出,如果一定要加上包長則需用多加一級緩存,這就增大了設計復雜度也提高了成本;同樣由于經(jīng)典DDR算法嚴格要求儲蓄計數(shù)器值大于隊頭包長才輸出,這種不允許帶寬透支只允許盈余的要求會導致出現(xiàn)有包但是無法輸出的現(xiàn)象。

根據(jù)4X2.5G線路接口的實際情況和DDR算法的思想,我們可以給出如下適合高密度POS接口使用的改進式欠賬式循環(huán)調(diào)度策略:

1) 逐包輪詢;

通過FPGA內(nèi)部編程實現(xiàn)輪詢調(diào)度的設計

采用這種改進的DRR算法下,可以保證在變長包的情況下,各個接口的整包緩存隊列在報文合路時公平的帶寬,確保合路調(diào)度的穩(wěn)定運行。

DRR整包輪詢合路的基本工作過程為:輪詢4個整包緩存隊列,每讀取一個整包都判斷該包是否是協(xié)議包,如果是協(xié)議包,則按照上交CPU報文格式送協(xié)議FIFO,如果是需要轉(zhuǎn)發(fā)的報文,則按照轉(zhuǎn)發(fā)報文格式送數(shù)據(jù)報文FIFO。

調(diào)度機輪詢到某個隊列時,為該隊列的儲蓄計數(shù)器加上40;然后判斷該隊列是否為空,如果為空,則馬上轉(zhuǎn)向下一個隊列;如果非空,則判斷當前該隊列是否有整包,如果當前該隊列無整包,則轉(zhuǎn)到下一個隊列;否則,如果該隊列目前有整包則輸出該隊列的隊頭包到合路隊列,同時該路的儲蓄計數(shù)器的值要減去輸出報文的長度;然后重復上述過程,直到該隊列無整包或者隊列的儲蓄計數(shù)器的值小于40時跳轉(zhuǎn)到下一隊列服務,其詳細工作流程如圖2 所示:

通過FPGA內(nèi)部編程實現(xiàn)輪詢調(diào)度的設計

圖2 改進的DRR合路調(diào)度流程圖

DRR合路調(diào)度單元已在ALTERA公司的quartusII4.1環(huán)境下用VHDL編程實現(xiàn),其仿真波形如圖3所示:

通過FPGA內(nèi)部編程實現(xiàn)輪詢調(diào)度的設計

圖3 DRR合路調(diào)度單元仿真波形圖

仿真結果顯示這種采用分片輪詢和欠賬輪詢的結合的合路調(diào)度策略設計可以達到性能需求,確保變長分組合路調(diào)度的公平性和穩(wěn)定性。

3、 結束語

根據(jù)SDH芯片的S19202的特點和性能要求,通過在FPGA內(nèi)部編程實現(xiàn)分片輪詢和改進式欠賬輪詢結合的調(diào)度策略,保證了4X2.5G線路接口卡輸入端各個接口合路的公平性和穩(wěn)定性。經(jīng)測試該設計性能穩(wěn)定,整個工作流程簡單實用,符合設計要求。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1660

    文章

    22424

    瀏覽量

    636768
  • 芯片
    +關注

    關注

    463

    文章

    54041

    瀏覽量

    466542
  • 計數(shù)器
    +關注

    關注

    32

    文章

    2317

    瀏覽量

    98233
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    IC設計:Verilog是如何實現(xiàn)RR輪詢調(diào)度的?

    在設計中,我們經(jīng)常會用到RR(Round-Robin,RR)輪詢調(diào)度,用于保證在一個時間段內(nèi)的多個請求信號都能得到公平響應。
    的頭像 發(fā)表于 12-13 16:14 ?3182次閱讀

    FPGA實現(xiàn)原理

    FPGA(Field-Programmable Gate Array,現(xiàn)場可編程門陣列)是一種特殊的集成電路,其內(nèi)部結構由大量的可配置邏輯塊和互連線組成。FPGA可以
    發(fā)表于 01-26 10:03

    請問FreeRTOS是如何實現(xiàn)調(diào)度的?

    了stm32的官方例程,原理上的東西大致懂了,可在程序中是如何實現(xiàn)的呢,C語言障礙,沒看懂。首先是調(diào)度函數(shù),函數(shù)函數(shù)是如何執(zhí)行的呢?如下圖,新建任務后執(zhí)行調(diào)度函數(shù),為什么沒用循環(huán),調(diào)度
    發(fā)表于 07-30 07:40

    Microchip單片機固定時間片輪詢調(diào)度匯編代碼 精選資料分享

    這是一個能在PIC16F877A開發(fā)板上運行的固定時間片輪詢調(diào)度編程序代碼。為什么要用時間片輪詢調(diào)度?假如我們要寫一個單片機程序,程序的目
    發(fā)表于 07-13 08:53

    Microchip單片機固定時間片輪詢調(diào)度匯編代碼 精選資料推薦

    這是一個能在PIC16F877A開發(fā)板上運行的固定時間片輪詢調(diào)度編程序代碼。為什么要用時間片輪詢調(diào)度?假如我們要寫一個單片機程序,程序的目
    發(fā)表于 07-13 08:14

    基于PIC16F877A開發(fā)板的固定時間片輪詢調(diào)度編程序干了啥

    為什么要用時間片輪詢調(diào)度?基于PIC16F877A開發(fā)板的固定時間片輪詢調(diào)度編程序干了啥?
    發(fā)表于 08-02 07:36

    通過對stm32內(nèi)部的flash的讀寫可以實現(xiàn)對stm32的編程操作

    一、Flash簡介  通過對stm32內(nèi)部的flash的讀寫可以實現(xiàn)對stm32的編程操作?! tm32的內(nèi)置可編程Flash在許多場合具
    發(fā)表于 08-05 07:56

    什么是FPGAFPGA功能實現(xiàn)

    通過編程來改變內(nèi)部結構的芯片。FPGA 功能實現(xiàn):需要通過
    發(fā)表于 01-25 06:45

    調(diào)度器的原理及其任務調(diào)度代碼實現(xiàn)

    一、介紹調(diào)度器是常用的一種編程框架,也是操作系統(tǒng)的拆分多任務的核心,比如單片機的裸機程序框架,網(wǎng)絡協(xié)議棧的框架如can網(wǎng)關、485網(wǎng)關等等,使用場合比較多,是做穩(wěn)定產(chǎn)品比較常用的編程技術二、原理1
    發(fā)表于 02-17 07:07

    基于FPGA輪詢合路的設計和實現(xiàn)

    針對高密度接口設計中基于字節(jié)處理和整包處理的轉(zhuǎn)換問題,本文提出了分片輪詢調(diào)度和改進式欠賬輪詢調(diào)度相結合的調(diào)度策略,該策略在很大程度上保證了公
    發(fā)表于 08-09 15:30 ?21次下載

    如何使用OpenCL輕松實現(xiàn)FPGA應用編程

    實現(xiàn)這一編程思想的轉(zhuǎn)變,是因為 FPGA 借助 OpenCL 實現(xiàn)編程,程序員只需要通過 C/
    發(fā)表于 07-16 17:58 ?7333次閱讀
    如何使用OpenCL輕松<b class='flag-5'>實現(xiàn)</b><b class='flag-5'>FPGA</b>應用<b class='flag-5'>編程</b>

    PYNQ就是通過Python語言直接對FPGA進行編程

    PYNQ框架的設計初衷是通過高層次的封裝,將底層硬件FPGA實現(xiàn)細節(jié)與上層應用層的使用脫耦,對軟件開發(fā)者來說,PYNQ框架已經(jīng)提供了完整的訪問FPGA資源的library,讓上層應用開
    的頭像 發(fā)表于 02-08 10:59 ?5427次閱讀

    基于完全服務輪詢機制MAC協(xié)議的FPGA設計

    基于完全服務輪詢機制MAC協(xié)議的FPGA設計(通信電源技術雜志訂閱)-該文檔為基于完全服務輪詢機制MAC協(xié)議的FPGA設計講解文檔,是一份還算不錯的參考文檔,感興趣的可以下載看看,,,
    發(fā)表于 09-27 15:15 ?2次下載
    基于完全服務<b class='flag-5'>輪詢</b>機制MAC協(xié)議的<b class='flag-5'>FPGA</b>設計

    STM32 操作系統(tǒng)內(nèi)核調(diào)度原理與實現(xiàn)(1):輪詢系統(tǒng),前后臺系統(tǒng)與多線程系統(tǒng)

    一、輪詢系統(tǒng)輪詢系統(tǒng)是 MCU 中最簡單的入門系統(tǒng),它的程序結構是通常只需要一個 While(1)或For(;;)死循環(huán)來實現(xiàn)://程序清單 1.1......int main(void
    發(fā)表于 12-07 19:36 ?7次下載
    STM32 操作系統(tǒng)內(nèi)核<b class='flag-5'>調(diào)度</b>原理與<b class='flag-5'>實現(xiàn)</b>(1):<b class='flag-5'>輪詢</b>系統(tǒng),前后臺系統(tǒng)與多線程系統(tǒng)

    RR輪詢調(diào)度?Verilog是如何實現(xiàn)RR輪詢調(diào)度的?

    在設計中,我們經(jīng)常會用到RR(Round-Robin,RR)輪詢調(diào)度,用于保證在一個時間段內(nèi)的多個請求信號都能得到公平響應。
    的頭像 發(fā)表于 09-28 09:55 ?5741次閱讀
    RR<b class='flag-5'>輪詢</b><b class='flag-5'>調(diào)度</b>?Verilog是如何<b class='flag-5'>實現(xiàn)</b>RR<b class='flag-5'>輪詢</b><b class='flag-5'>調(diào)度</b>的?