91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

西門子EDA Tessent UltraSight-V助力RISC-V處理器開發(fā)

西門子EDA ? 來源:西門子EDA ? 2026-01-24 10:21 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

隨著多核片上系統(tǒng) (SoC) 的復(fù)雜性不斷增加,SoC 調(diào)試變得越來越具有挑戰(zhàn)性。這些系統(tǒng)的軟件調(diào)試和優(yōu)化工作正在不斷升級(jí),從而增加了開發(fā)時(shí)間、工作量和成本。現(xiàn)在迫切需要更高效、更具可擴(kuò)展性的調(diào)試方法來幫助工程師快速發(fā)現(xiàn)并解決硬件和實(shí)時(shí)軟件問題。

Tessent UltraSight-V 是用于 RISC-V 調(diào)試和跟蹤的完整端到端解決方案,其設(shè)計(jì)符合官方 RISC-V E-Trace 規(guī)范。該嵌入式 IP 和軟件解決方案提供全面、高效的調(diào)試和跟蹤功能,這些功能可與行業(yè)標(biāo)準(zhǔn)工具集成,幫助嵌入式軟件工程師開發(fā)高性能嵌入式軟件。

Tessent UltraSight-V 是 Tessent 嵌入式分析產(chǎn)品系列的一部分,采用了高效的非侵入式技術(shù),例如基于高效跟蹤 (E-Trace) 標(biāo)準(zhǔn)的高度壓縮編碼處理器跟蹤、日志記錄、高速接口(USB 2.0) 和 DMA,以實(shí)現(xiàn)快速代碼上傳。該解決方案極大限度限度地減少了調(diào)試延遲,加快了 SoC 項(xiàng)目的進(jìn)程,從而使您能夠在市場(chǎng)截止日期前完成上市過程。

RISC-V 處理器高度壓縮跟蹤解決方案

復(fù)雜系統(tǒng)容易出現(xiàn)不理想的軟件行為。Tessent UltraSight-V 的增強(qiáng)型跟蹤編碼器 (ETE) 提供了一種實(shí)時(shí)監(jiān)控 CPU 程序執(zhí)行的機(jī)制。它可對(duì)指令執(zhí)行過程(可選地為數(shù)據(jù)內(nèi)存訪問過程)進(jìn)行編碼。它還能夠以高度壓縮的格式輸出跟蹤,從而大幅節(jié)省了帶寬,在大型復(fù)雜系統(tǒng)中尤為如此。設(shè)備執(zhí)行可以完全離線重建。非侵入式 ETE 的工作延遲極小,因此不會(huì)影響性能。

篩選跟蹤可以幫助您進(jìn)一步調(diào)查問題。增強(qiáng)型跟蹤編碼器支持 E-Trace 規(guī)范中的所有強(qiáng)制和選配功能。它還可以提供周期精確的跟蹤,從而為軟件性能優(yōu)化提供見解。

RISC-V 處理器的完整調(diào)試和跟蹤解決方案

Tessent UltraSight-V 包括一組 IP 模塊和主機(jī)軟件,它們對(duì)軟件應(yīng)用程序在系統(tǒng)中的行為方式具有廣泛可見性。處理器分析模塊提供運(yùn)行控制功能。借助直接內(nèi)存訪問 IP 模塊可將代碼上傳到 SoC,其速度為正常 GDB 加載速度的 70-100 倍。借助靜態(tài)儀器 IP 模塊,可通過數(shù)量僅為原來二十分之一的指令完成帶時(shí)間戳的 printf 風(fēng)格調(diào)試。虛擬控制臺(tái)模塊于在目標(biāo)上運(yùn)行的軟件和調(diào)試主機(jī)之間提供了一個(gè)雙向通信通道。它取代了傳統(tǒng)的基于 UART 的通信,無需額外的物理端口??蓴U(kuò)展的專用基礎(chǔ)設(shè)施可確保實(shí)現(xiàn)非侵入式監(jiān)控。該基礎(chǔ)設(shè)施可通過 USB、JTAG 或 PCIe 接口訪問(見圖1)。UltraSight-V 中的主機(jī)軟件與 GDB、OpenOCD 和 VS Code 等常見 IDE 集成(見圖2)。

4d4e9d20-f73f-11f0-92de-92fbcf53809c.png

▲ 圖 1

4daf2370-f73f-11f0-92de-92fbcf53809c.png

▲ 圖 2

總結(jié)

綜上所述,Tessent UltraSight-V 是面向 RISC-V 處理器的全面調(diào)試和跟蹤解決方案,它結(jié)合了嵌入式 IP 和軟件,能夠?qū)崿F(xiàn)高效的調(diào)試和跟蹤,同時(shí)還與行業(yè)標(biāo)準(zhǔn)工具集成,為高性能嵌入式軟件的開發(fā)提供支持。

要點(diǎn)包括:

它是 RISC-V 調(diào)試和跟蹤的完整解決方案。

它的設(shè)計(jì)符合官方 RISC-V 跟蹤規(guī)范。

它是由嵌入式 IP 和軟件組成的端到端解決方案。

它提供了全面、高效的調(diào)試和跟蹤功能。

它與行業(yè)標(biāo)準(zhǔn)工具集成。

它使得嵌入式軟件工程師能夠開發(fā)高性能嵌入式軟件。

Tessent UltraSight-V 的功能體現(xiàn)了西門子在 RISC-V 調(diào)試和跟蹤解決方案方面的深厚專業(yè)知識(shí)和領(lǐng)先地位。

如需了解 Tessent UltraSight-V 和西門子 EDA 的其他嵌入式分析解決方案的詳細(xì)信息,請(qǐng)點(diǎn)擊此處查閱。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 嵌入式
    +關(guān)注

    關(guān)注

    5199

    文章

    20451

    瀏覽量

    334206
  • cpu
    cpu
    +關(guān)注

    關(guān)注

    68

    文章

    11279

    瀏覽量

    225061
  • RISC-V
    +關(guān)注

    關(guān)注

    48

    文章

    2887

    瀏覽量

    53043

原文標(biāo)題:利用 Tessent UltraSight-V 加速 RISC-V 開發(fā)

文章出處:【微信號(hào):Mentor明導(dǎo),微信公眾號(hào):西門子EDA】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    新思科技ARC-V處理器驅(qū)動(dòng)RISC-V市場(chǎng)無限機(jī)遇

    從 2010 年美國加州大學(xué)伯克利分校的教授與他的研究生團(tuán)隊(duì)耗時(shí)三個(gè)月完成 RISC-V 指令集的開發(fā)工作,到 2015 年,RISC-V 在學(xué)術(shù)界聲名鵲起,再到 2025 年成為主流架構(gòu)之一
    的頭像 發(fā)表于 12-24 17:17 ?1242次閱讀
    新思科技ARC-<b class='flag-5'>V</b><b class='flag-5'>處理器</b>驅(qū)動(dòng)<b class='flag-5'>RISC-V</b>市場(chǎng)無限機(jī)遇

    為什么RISC-V是嵌入式應(yīng)用的最佳選擇

    最近RISC-V基金會(huì)在社交媒體上發(fā)文,文章說物聯(lián)網(wǎng)和嵌入式系統(tǒng)正在迅速發(fā)展,需要更高的計(jì)算性能、更低的功耗和人工智能。RISC-V是為未來而建的,包括超高效的MCU到高性能應(yīng)用處理器,RIS
    的頭像 發(fā)表于 11-07 10:09 ?1609次閱讀

    西門子推出Tessent IJTAG Pro

    西門子數(shù)字化工業(yè)軟件宣布推出 Tessent IJTAG Pro,通過將傳統(tǒng)的串行執(zhí)行的操作轉(zhuǎn)變?yōu)椴⑿胁僮?,?shí)現(xiàn)基于 IEEE1687 標(biāo)準(zhǔn)的 IJTAG 輸入 / 輸出方式的革新,同時(shí)提供對(duì)定制化
    的頭像 發(fā)表于 11-03 09:23 ?646次閱讀

    大灣區(qū)RISC-V生態(tài)全景展示:RISC-V生態(tài)發(fā)展論壇、開發(fā)者Workshop和生態(tài)應(yīng)用專區(qū)

    繼7月份上海的RISC-V中國峰會(huì)之后,中國RISC-V生態(tài)和產(chǎn)業(yè)發(fā)展最新動(dòng)態(tài)將在10月份深圳的灣芯展上全景展示。 ? RISC-V,這個(gè)以開放、簡約、模塊化重塑處理器架構(gòu)格局的開源指
    的頭像 發(fā)表于 10-13 09:18 ?540次閱讀
    大灣區(qū)<b class='flag-5'>RISC-V</b>生態(tài)全景展示:<b class='flag-5'>RISC-V</b>生態(tài)發(fā)展論壇、<b class='flag-5'>開發(fā)</b>者Workshop和生態(tài)應(yīng)用專區(qū)

    西門子EDA與北京開源芯片研究院達(dá)成戰(zhàn)略合作

    近日,西門子EDA與北京開源芯片研究院宣布達(dá)成戰(zhàn)略合作:西門子EDATessent Embedded Analytics解決方案現(xiàn)已全面支
    的頭像 發(fā)表于 09-05 17:19 ?4958次閱讀
    <b class='flag-5'>西門子</b><b class='flag-5'>EDA</b>與北京開源芯片研究院達(dá)成戰(zhàn)略合作

    國產(chǎn)!全志T113-i 雙核Cortex-A7@1.2GHz 工業(yè)開發(fā)板—RISC-V案例開發(fā)手冊(cè)(上)

    本文檔主要介紹T113-i處理器RISC-V案例開發(fā),演示RISC-V核心RTOS案例的編譯與加載方法。適用開發(fā)環(huán)境如下。
    的頭像 發(fā)表于 08-13 11:34 ?11.3w次閱讀
    國產(chǎn)!全志T113-i 雙核Cortex-A7@1.2GHz 工業(yè)<b class='flag-5'>開發(fā)</b>板—<b class='flag-5'>RISC-V</b>案例<b class='flag-5'>開發(fā)</b>手冊(cè)(上)

    明晚開播 |開源芯片系列講座第28期:高性能RISC-V處理器芯片

    鷺島論壇開源芯片系列講座第28期「高性能RISC-V處理器芯片」明晚(30日)20:00精彩開播期待與您云相聚,共襄學(xué)術(shù)盛宴!|直播信息報(bào)告題目高性能RISC-V處理器芯片報(bào)告簡介
    的頭像 發(fā)表于 07-29 17:02 ?1330次閱讀
    明晚開播 |開源芯片系列講座第28期:高性能<b class='flag-5'>RISC-V</b>微<b class='flag-5'>處理器</b>芯片

    直播預(yù)約 |開源芯片系列講座第28期:高性能RISC-V處理器芯片

    鷺島論壇開源芯片系列講座第28期「高性能RISC-V處理器芯片」7月30日(周三)20:00精彩開播期待與您云相聚,共襄學(xué)術(shù)盛宴!|直播信息報(bào)告題目高性能RISC-V處理器芯片報(bào)告
    的頭像 發(fā)表于 07-14 17:34 ?1259次閱讀
    直播預(yù)約 |開源芯片系列講座第28期:高性能<b class='flag-5'>RISC-V</b>微<b class='flag-5'>處理器</b>芯片

    西門子EDA即將亮相2025 RISC-V中國峰會(huì)

    現(xiàn)代應(yīng)用需要更高的計(jì)算能力,導(dǎo)致設(shè)計(jì)復(fù)雜性呈指數(shù)級(jí)增長。這些復(fù)雜并基于RISC-V的SoC不能依賴傳統(tǒng)的調(diào)試方式,需要一種高效的調(diào)試和跟蹤方式。
    的頭像 發(fā)表于 07-14 16:45 ?1279次閱讀

    RISC-V和ARM有何區(qū)別?

    在微處理器架構(gòu)領(lǐng)域,ARM與RISC-V是兩個(gè)備受關(guān)注的體系。ZLG致遠(yuǎn)電子在推出ARM核心版后,又推出了基于RISC-V的MR6450核心版,這引發(fā)了人們對(duì)這兩種架構(gòu)差異的深入探討。ARM
    的頭像 發(fā)表于 06-24 11:38 ?2030次閱讀
    <b class='flag-5'>RISC-V</b>和ARM有何區(qū)別?

    使用西門子報(bào)文控制V90伺服驅(qū)動(dòng)

    西門子V90伺服驅(qū)動(dòng)可以通過PROFINET(PN)進(jìn)行通信,并且通常與SINAMICS V90集成使用的控制是SIMATIC S7系
    的頭像 發(fā)表于 06-17 15:58 ?3556次閱讀
    使用<b class='flag-5'>西門子</b>報(bào)文控制<b class='flag-5'>V</b>90伺服驅(qū)動(dòng)<b class='flag-5'>器</b>

    西門子再收購EDA公司 西門子宣布收購Excellicon公司 時(shí)序約束工具開發(fā)

    開發(fā)、驗(yàn)證及管理時(shí)序約束的軟件納入西門子EDA的產(chǎn)品組合。此次收購將幫助西門子提供實(shí)施和驗(yàn)證流程領(lǐng)域的創(chuàng)新方法, 使系統(tǒng)級(jí)芯片 ?(SoC) 設(shè)計(jì)人員能夠優(yōu)化功耗、性能和面積 (PPA
    的頭像 發(fā)表于 05-20 19:04 ?1592次閱讀
    <b class='flag-5'>西門子</b>再收購<b class='flag-5'>EDA</b>公司  <b class='flag-5'>西門子</b>宣布收購Excellicon公司  時(shí)序約束工具<b class='flag-5'>開發(fā)</b>商

    Condor使用Cadence托管云服務(wù)開發(fā)高性能RISC-V處理器

    Condor 是一家美國初創(chuàng)企業(yè),致力于開發(fā)高性能 RISC-V處理器。公司的目標(biāo)是通過創(chuàng)新技術(shù)徹底革新整個(gè)行業(yè),打破高性能計(jì)算的極限。
    的頭像 發(fā)表于 05-08 09:03 ?1119次閱讀

    西門子EDA工具如何助力行業(yè)克服技術(shù)挑戰(zhàn)

    西門子EDA工具以其先進(jìn)的技術(shù)和解決方案,在全球半導(dǎo)體設(shè)計(jì)領(lǐng)域扮演著舉足輕重的角色。本文將從汽車IC、3D IC和EDA AI三個(gè)方向,深入探討西門子
    的頭像 發(fā)表于 03-20 11:36 ?2341次閱讀

    西門子EDA亮相2025玄鐵RISC-V生態(tài)大會(huì)

    日前,“開放·連接” 2025 玄鐵 RISC-V 生態(tài)大會(huì)在北京舉行。西門子 EDA 攜 Veloce CS 系列硬件輔助驗(yàn)證系統(tǒng)精彩亮相,為芯片開發(fā)者帶來了高效、智能的驗(yàn)證方案。
    的頭像 發(fā)表于 03-19 17:35 ?2261次閱讀