LMK61E08:超低抖動可編程振蕩器的卓越之選
在電子設(shè)計領(lǐng)域,振蕩器是眾多系統(tǒng)中至關(guān)重要的基礎(chǔ)元件,其性能直接影響到整個系統(tǒng)的穩(wěn)定性和可靠性。今天,我們就來深入探討一款來自德州儀器(TI)的出色產(chǎn)品——LMK61E08超低抖動可編程振蕩器。
文件下載:lmk61e08.pdf
產(chǎn)品概述
LMK61E08是一款具有內(nèi)部EEPROM的超低抖動可編程振蕩器,采用了分數(shù)N頻率合成器和集成VCO(壓控振蕩器)來生成常用參考時鐘。它能夠在多種輸出格式下工作,為不同的應(yīng)用場景提供了極大的靈活性。
突出特性
高性能指標(biāo)
- 超低抖動:在輸出頻率 (f_{OUT }>100 MHz) 時,典型抖動僅為 90 - fs RMS,確保了時鐘信號的高精度和穩(wěn)定性。如此低的抖動對于對時鐘精度要求極高的應(yīng)用,如高速通信、測試測量等領(lǐng)域至關(guān)重要。
- 強大的電源抑制比:PSRR 達到 - 70 dBc,表現(xiàn)出了對電源噪聲的強大免疫力,能夠有效減少電源波動對時鐘信號的影響,保證了在復(fù)雜電源環(huán)境下的可靠運行。
靈活的輸出格式
- LVPECL:最高可達 1 GHz,適用于對速度要求較高的高速數(shù)字電路。
- LVDS:最高可達 900 MHz,在高速數(shù)據(jù)傳輸和通信領(lǐng)域應(yīng)用廣泛。
- HCSL:最高可達 400 MHz,為特定的應(yīng)用需求提供了合適的選擇。
頻率相關(guān)特性
- 總頻率公差:±25 ppm 的總頻率公差,保證了在不同工作條件下頻率的穩(wěn)定性。
- 無毛刺頻率裕度:能夠?qū)崿F(xiàn)高達 ±1000 ppm 的無毛刺頻率調(diào)整,方便工程師進行系統(tǒng)的調(diào)試和優(yōu)化。
- 內(nèi)部EEPROM:用戶可以通過它來配置啟動設(shè)置,實現(xiàn)個性化的啟動參數(shù),提高了系統(tǒng)的靈活性和可定制性。
其他特性
- 設(shè)備控制:支持快速模式 I2C(最高 1000 kHz),方便與其他設(shè)備進行通信和配置。
- 寬工作電壓和溫度范圍:3.3 - V 工作電壓,并能在工業(yè)溫度范圍(–40oC 至 +85oC)內(nèi)穩(wěn)定工作,適應(yīng)各種惡劣的工作環(huán)境。
- 小巧封裝:采用 7 - mm × 5 - mm 6 - 引腳封裝,節(jié)省了電路板空間,便于進行小型化設(shè)計。
廣泛應(yīng)用
由于其高性能和靈活性,LMK61E08在多個領(lǐng)域都有廣泛的應(yīng)用:
- 通信領(lǐng)域:可作為高速交換機、路由器、網(wǎng)絡(luò)線卡、基帶單元(BBU)等設(shè)備的時鐘源,為數(shù)據(jù)的高速傳輸和處理提供穩(wěn)定的時鐘信號。
- 測試測量:在各種測試測量設(shè)備中,其高精度的時鐘信號能夠確保測量的準(zhǔn)確性和可靠性。
- 醫(yī)療成像:為醫(yī)療成像設(shè)備提供穩(wěn)定的時鐘,有助于提高圖像的清晰度和質(zhì)量。
- FPGA和處理器:作為FPGA和處理器的附件,為其提供精確的時鐘同步,保證系統(tǒng)的正常運行。
- 其他領(lǐng)域:如 xDSL、廣播視頻等領(lǐng)域,也能發(fā)揮其出色的性能優(yōu)勢。
技術(shù)剖析
功能模塊詳解
- 集成振蕩器:包含一個 50 - MHz 晶體和一個支持 4.6 GHz 至 5.6 GHz 頻率范圍的分數(shù)PLL(鎖相環(huán)),為整個系統(tǒng)提供了穩(wěn)定的振蕩源。
- PLL 模塊:由相位頻率檢測器(PFD)、電荷泵、集成無源環(huán)路濾波器、反饋分頻器和? - Σ 引擎組成。其中,反饋分頻器可以支持整數(shù)和分數(shù)值,能有效抑制噪聲。而且,PLL通過片上低壓差(LDO)線性穩(wěn)壓器供電,不同的電源網(wǎng)絡(luò)分區(qū)設(shè)計保證了模擬和數(shù)字部分的隔離,減少了外界噪聲對PLL的影響。
- 輸出模塊:包括整數(shù)輸出分頻器和差分輸出緩沖器。輸出分頻器可以實現(xiàn) 5 至 511 的分頻值,還支持粗調(diào)頻率裕度,可對輸出頻率進行較大范圍的調(diào)整。輸出緩沖器可以配置為 LVPECL、LVDS 或 HCSL 輸出格式。
工作模式解析
- DCXO 模式:在需要將 LMK61E08 作為數(shù)字控制振蕩器(DCXO)的應(yīng)用中,可通過 I2C 定期更新其分數(shù)反饋分頻器的分子,以實時調(diào)整輸出頻率。為避免更新過程中出現(xiàn)頻率跳變,需要按照 MSB 先、LSB 后的順序?qū)懭?46 位數(shù)據(jù)。
- 精細頻率裕度:在以太網(wǎng)等應(yīng)用中,為確保符合標(biāo)準(zhǔn)要求,通過 I2C 改變集成振蕩器的負載電容,實現(xiàn)對輸出頻率的精細調(diào)整,使系統(tǒng)能夠更好地適應(yīng)不同的工作條件。
- 粗調(diào)頻率裕度:對于需要對處理器進行不同時鐘頻率測試的系統(tǒng),可通過改變輸出分頻器的值來實現(xiàn)輸出頻率的粗調(diào),調(diào)整范圍可達 5% 或 10%。
寄存器配置與編程
LMK61E08 的寄存器配置豐富,涵蓋了 VCO 頻率、輸出分頻器、參考分頻器、電荷泵電流等多個參數(shù)的設(shè)置。通過 I2C 接口,工程師可以對這些寄存器進行讀寫操作,實現(xiàn)對設(shè)備的靈活配置。具體的編程操作包括塊寄存器寫入、讀取,SRAM 和 EEPROM 的讀寫等。在進行編程時,需要注意寄存器的讀寫權(quán)限、位地址的表示方法以及特定的操作順序,以確保配置的正確性。
應(yīng)用設(shè)計案例
以一個典型的數(shù)字用戶線路(DSL)應(yīng)用為例,說明 LMK61E08 的設(shè)計使用過程。
設(shè)計需求
在 DSL 系統(tǒng)中,本地調(diào)制解調(diào)器需要跟蹤網(wǎng)絡(luò)調(diào)制解調(diào)器的時鐘信號,以確保數(shù)據(jù)的準(zhǔn)確高效傳輸。因此,需要一個能夠精確控制頻率的 DCXO 來實現(xiàn)同步,例如輸出 70.656 MHz 的時鐘頻率。
設(shè)計步驟
- VCO 頻率選擇:根據(jù)輸出頻率和輸出分頻器的范圍(5 至 511),以及 VCO 的頻率范圍(4.6 GHz 至 5.6 GHz),計算出合適的輸出分頻器值,以得到有效的 VCO 頻率。例如,當(dāng)輸出分頻器為 76 時,VCO 頻率為 5369.898860 MHz。
- 輸入分頻器和倍頻器配置:為了獲得更精細的頻率步長,在這個應(yīng)用中選擇參考分頻器為 /4,倍頻器為 x1,使相位檢測器頻率為 12.5 MHz。當(dāng)然,在不同的應(yīng)用中,可以根據(jù)對相位噪聲和頻率步長的不同要求進行調(diào)整。
- 反饋分頻器選擇:將 VCO 頻率除以相位檢測器頻率,得到可能的反饋分頻器值。為了獲得盡可能相等的上下頻率調(diào)整范圍,選擇分數(shù)部分接近 1/2 的反饋分頻器值。
- 頻率裕度調(diào)整:在設(shè)備配置為輸出標(biāo)稱頻率后,通過 I2C 調(diào)整反饋分頻器的分子來微調(diào)輸出頻率。在這個例子中,計算出的頻率步長約為 (8 ×10^{-8}) MHz 或 1.1 ppb,最大和最小調(diào)整范圍分別為標(biāo)稱值的 +2313 ppm 和 –2034 ppm。
環(huán)路濾波器設(shè)計和雜散抑制
- 環(huán)路濾波器設(shè)計:可以使用 EVM 軟件工具 TICS Pro/Oscillator Programming Tool 輔助設(shè)計環(huán)路濾波器,以獲得最小的抖動。在設(shè)計時,需要考慮相位檢測器頻率、電荷泵電流、N 值等因素對濾波器元件選擇和 PLL 性能的影響。
- 雜散抑制:了解不同類型的雜散(如相位檢測雜散、整數(shù)邊界分數(shù)雜散、主分數(shù)雜散和子分數(shù)雜散)的特點和產(chǎn)生原因,采取相應(yīng)的抑制措施,如調(diào)整相位檢測器頻率、環(huán)路帶寬、調(diào)制器階數(shù)等。
電源和布局建議
電源建議
為了確保 LMK61E08 的最佳電氣性能,建議在其電源旁路網(wǎng)絡(luò)中使用 10 μF、1 μF 和 0.1 μF 的電容組合。同時,將旁路電容安裝在元件側(cè),并使用 0201 或 0402 尺寸的電容,以方便信號布線。注意保持旁路電容與電源引腳之間的連接盡可能短,并將電容的另一側(cè)通過低阻抗連接到接地平面。
布局建議
- 熱可靠性:由于 LMK61E08 是高性能設(shè)備,在布局時要特別注意功耗問題。將接地引腳通過至少三個過孔連接到 PCB 的接地平面,以提高散熱效率,確保結(jié)溫不超過 115°C。通過 (T{B}=T{J}-Psi_{JB} * P) 公式可以計算出 PCB 溫度與結(jié)溫的關(guān)系,為布局設(shè)計提供參考。
- 信號完整性:為了提高系統(tǒng)的電氣性能和信號完整性,建議將過孔路由到去耦電容,然后再連接到 LMK61E08。同時,盡可能增加過孔數(shù)量和走線寬度,以確保高頻電流有最低的阻抗和最短的路徑。
- 焊接回流曲線:建議遵循焊膏供應(yīng)商的建議,優(yōu)化助焊劑活性,并在 J - STD - 20 標(biāo)準(zhǔn)范圍內(nèi)實現(xiàn)合金的適當(dāng)熔化溫度。盡量使用最低的峰值溫度進行處理,同時確保不超過組件的峰值溫度額定值。
總結(jié)
LMK61E08 超低抖動可編程振蕩器以其卓越的性能、豐富的功能和靈活的配置,為電子工程師在設(shè)計各種系統(tǒng)時提供了一個強大而可靠的時鐘解決方案。無論是在高速通信、測試測量還是醫(yī)療成像等領(lǐng)域,它都能夠滿足嚴格的性能要求,幫助工程師實現(xiàn)高效、穩(wěn)定的系統(tǒng)設(shè)計。在使用過程中,充分了解其特性、技術(shù)細節(jié)和應(yīng)用設(shè)計方法,合理進行電源和布局設(shè)計,將有助于充分發(fā)揮其優(yōu)勢,打造出更加優(yōu)秀的電子產(chǎn)品。廣大工程師朋友們在實際設(shè)計中,不妨多考慮這款出色的振蕩器,相信它會給你帶來意想不到的效果。你在使用振蕩器的過程中遇到過哪些挑戰(zhàn)呢?歡迎在評論區(qū)分享交流。
-
電子設(shè)計
+關(guān)注
關(guān)注
42文章
1656瀏覽量
49848
發(fā)布評論請先 登錄
LMK61E07具有內(nèi)部EEPROM的超低抖動可編程振蕩器數(shù)據(jù)表
LMK61E2超低抖動可編程振蕩器數(shù)據(jù)表
LMK61E08超低抖動可編程振蕩器數(shù)據(jù)表
具有內(nèi)部EEPROM的LMK61E0M超低抖動可編程振蕩器數(shù)據(jù)表
?LMK61E08 超低抖動可編程振蕩器技術(shù)文檔總結(jié)
?LMK61E0M可編程振蕩器技術(shù)文檔總結(jié)
?LMK61E2 超低抖動可編程振蕩器技術(shù)文檔總結(jié)
LMK61E08:超低抖動可編程振蕩器的卓越之選
評論