LTC2153-12 12位310Msps ADC:高性能與低功耗的完美結(jié)合
在電子設(shè)計(jì)領(lǐng)域,模數(shù)轉(zhuǎn)換器(ADC)是連接模擬世界和數(shù)字世界的關(guān)鍵橋梁。今天,我們要深入探討的是LINEAR TECHNOLOGY公司的LTC2153 - 12 12位310Msps ADC,它在高性能、低功耗等方面有著出色的表現(xiàn),適用于多種應(yīng)用場(chǎng)景。
文件下載:LTC2153-12.pdf
一、產(chǎn)品概述
LTC2153 - 12是一款專為數(shù)字化高頻、寬動(dòng)態(tài)范圍信號(hào)而設(shè)計(jì)的12位、310Msps A/D轉(zhuǎn)換器。它具有67.6dBFS的信噪比(SNR)和88dB的無雜散動(dòng)態(tài)范圍(SFDR),非常適合對(duì)交流性能要求苛刻的通信應(yīng)用。其1.25GHz的輸入帶寬允許ADC在欠采樣高頻信號(hào)時(shí)仍能保持良好的性能,且延遲僅為六個(gè)時(shí)鐘周期。
二、產(chǎn)品特性
(一)高性能
- 高SNR和SFDR:67.6dBFS的SNR和88dB的SFDR,能夠有效減少噪聲和雜散信號(hào),提高信號(hào)的質(zhì)量和分辨率。
- 寬輸入帶寬:1.25GHz的全功率帶寬采樣保持(S/H)電路,可對(duì)高頻信號(hào)進(jìn)行有效采樣。
(二)低功耗
- 單電源供電:僅需單一的1.8V電源,總功耗低至378mW,適合對(duì)功耗要求嚴(yán)格的應(yīng)用。
- 睡眠和休眠模式:提供低功耗睡眠和休眠模式,進(jìn)一步降低功耗。
(三)靈活的輸出和配置
- DDR LVDS輸出:雙數(shù)據(jù)速率LVDS輸出,提高數(shù)據(jù)傳輸速率。
- 可選時(shí)鐘占空比穩(wěn)定器:允許在較寬的時(shí)鐘占空比范圍內(nèi)實(shí)現(xiàn)高速高性能運(yùn)行。
- 串行SPI端口配置:通過串行SPI端口進(jìn)行配置,方便靈活。
(四)封裝形式
采用40引腳(6mm × 6mm)QFN封裝,體積小巧,適合高密度電路板設(shè)計(jì)。
三、應(yīng)用領(lǐng)域
(一)通信領(lǐng)域
- 蜂窩基站:能夠滿足基站對(duì)高頻信號(hào)處理和高動(dòng)態(tài)范圍的要求。
- 軟件定義無線電:為軟件無線電系統(tǒng)提供高性能的模數(shù)轉(zhuǎn)換功能。
(二)醫(yī)療成像
在醫(yī)療成像設(shè)備中,可對(duì)高頻、寬動(dòng)態(tài)范圍的信號(hào)進(jìn)行準(zhǔn)確數(shù)字化,提高成像質(zhì)量。
(三)高清視頻
適用于高清視頻處理,確保視頻信號(hào)的高質(zhì)量轉(zhuǎn)換。
(四)測(cè)試和測(cè)量?jī)x器
為測(cè)試和測(cè)量?jī)x器提供高精度的模數(shù)轉(zhuǎn)換,保證測(cè)量結(jié)果的準(zhǔn)確性。
四、技術(shù)參數(shù)詳解
(一)轉(zhuǎn)換器特性
- 分辨率:12位分辨率,無丟失碼,確保數(shù)據(jù)的準(zhǔn)確性。
- 積分線性誤差(INL):典型值為±0.6LSB,保證轉(zhuǎn)換曲線的線性度。
- 差分線性誤差(DNL):典型值為±0.1LSB,減少量化誤差。
- 偏移誤差:典型值為±5mV,確保零點(diǎn)的準(zhǔn)確性。
- 增益誤差:內(nèi)部參考時(shí)為±1.5%FS,外部參考時(shí)為±1%FS。
(二)模擬輸入特性
- 輸入范圍:1.32VP - P的輸入范圍,可適應(yīng)不同幅度的模擬信號(hào)。
- 輸入帶寬:1250MHz的全功率帶寬,支持高頻信號(hào)輸入。
- 輸入漏電流:各輸入引腳的漏電流在 - 1μA到1μA之間,減少信號(hào)泄漏。
(三)動(dòng)態(tài)精度
在不同輸入頻率下,SNR和SFDR表現(xiàn)出色。例如,在15MHz輸入時(shí),SNR可達(dá)67.6dBFS,SFDR可達(dá)88dBFS。
(四)內(nèi)部參考特性
- VCM輸出電壓:典型值為0.439 ? VDD,輸出溫度漂移為±37ppm/°C。
- VREF輸出電壓:典型值為1.250V,輸出溫度漂移為±30ppm/°C。
(五)電源要求
- 模擬電源電壓(VDD):推薦值為1.8V,范圍在1.74V到1.9V之間。
- 輸出電源電壓(OVDD):推薦值為1.8V,范圍在1.74V到1.9V之間。
- 電源電流和功耗:不同模式下的電源電流和功耗不同,如1.75mA LVDS模式下功耗為378mW。
(六)數(shù)字輸入和輸出特性
- 數(shù)字輸入:包括編碼輸入(ENC+、ENC - )和其他數(shù)字輸入(CS、SDI、SCK),具有特定的電壓和電流要求。
- 數(shù)字輸出:DDR LVDS輸出,不同負(fù)載和模式下有不同的輸出電壓和共模電壓。
(七)時(shí)序特性
- 采樣頻率:范圍為10MHz到310MHz。
- 編碼信號(hào)的高低時(shí)間:ENC低時(shí)間和高時(shí)間有特定要求。
- 數(shù)據(jù)延遲和時(shí)鐘延遲:ENC到數(shù)據(jù)延遲和ENC到CLKOUT延遲等參數(shù)確保數(shù)據(jù)的同步性。
五、典型應(yīng)用電路和設(shè)計(jì)要點(diǎn)
(一)典型應(yīng)用電路
文檔中給出了LTC2153 - 12的32K點(diǎn)2 - 音FFT等典型應(yīng)用示例,展示了其在實(shí)際應(yīng)用中的性能表現(xiàn)。
(二)設(shè)計(jì)要點(diǎn)
- 模擬輸入驅(qū)動(dòng):模擬輸入必須差分驅(qū)動(dòng),且應(yīng)圍繞由(V_{CM})輸出引腳設(shè)置的共模電壓。可采用RC低通濾波器、變壓器耦合電路或放大器電路等進(jìn)行輸入驅(qū)動(dòng),根據(jù)不同的輸入頻率選擇合適的電路。
- 參考電壓:可選擇內(nèi)部1.25V電壓參考或外部參考,通過連接SENSE引腳進(jìn)行設(shè)置。
- 編碼輸入:編碼輸入的信號(hào)質(zhì)量對(duì)A/D噪聲性能影響很大,應(yīng)將其視為模擬信號(hào),避免與數(shù)字走線相鄰。輸入信號(hào)的最大(峰值)電壓不應(yīng)超過VDD + 0.1V或低于 - 0.1V。
- 時(shí)鐘占空比穩(wěn)定器:為保證性能,編碼信號(hào)應(yīng)具有50%(±5%)的占空比。若啟用可選的時(shí)鐘占空比穩(wěn)定器電路,編碼占空比可在30%到70%之間變化,穩(wěn)定器將保持內(nèi)部50%的恒定占空比。
六、總結(jié)
LTC2153 - 12 12位310Msps ADC以其高性能、低功耗、靈活的配置和豐富的功能,成為眾多應(yīng)用領(lǐng)域的理想選擇。在設(shè)計(jì)過程中,工程師需要根據(jù)具體的應(yīng)用需求,合理選擇輸入驅(qū)動(dòng)電路、參考電壓和時(shí)鐘配置等參數(shù),以充分發(fā)揮該ADC的性能優(yōu)勢(shì)。大家在實(shí)際應(yīng)用中遇到過哪些關(guān)于ADC的挑戰(zhàn)呢?歡迎在評(píng)論區(qū)分享交流。
-
adc
+關(guān)注
關(guān)注
100文章
7653瀏覽量
556560 -
高性能低功耗
+關(guān)注
關(guān)注
0文章
21瀏覽量
1163
發(fā)布評(píng)論請(qǐng)先 登錄
LTC2153-12 12位310Msps ADC:高性能與低功耗的完美結(jié)合
評(píng)論