91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

巨霖科技暢談高速接口SI Signoff仿真對SPICE的挑戰(zhàn)

巨霖 ? 來源:巨霖科技 ? 2026-04-02 09:23 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

做過 PCIe Gen6/7 或 DDR5 Signoff 的工程師,大多遇到過同一個困境:沒有一個所有人都認(rèn)可的標(biāo)準(zhǔn)流程。有的團(tuán)隊(duì)遵循 JEDEC 規(guī)范,有的依靠長期工程經(jīng)驗(yàn)給出裕量估算,整體而言仍處于"各憑經(jīng)驗(yàn)"的階段。

這不是工具廠商實(shí)現(xiàn)得不夠好,也不是 EDA 行業(yè)還不夠努力——根源在于當(dāng)前主流方法論本身存在算法層面的先天局限,而這一問題正隨著新一代高速接口的演進(jìn)被持續(xù)放大。

在 IIC Shanghai 2026,巨霖科技技術(shù)支持總監(jiān)董佳龍以《高速接口 SI Signoff 仿真對 SPICE 的挑戰(zhàn)》為題發(fā)表主題演講,從 EDA 工具提供者與 SPICE 算法的視角,系統(tǒng)拆解了這一困局的根源,并分享了方向性思考。

背景:SPICE的三次演進(jìn)與統(tǒng)計(jì)域的崛起

SPICE 的發(fā)展史,是一部用效率換取工程可行性的歷史,大致以 20 年為一個分界線,經(jīng)歷了三次關(guān)鍵躍遷。

1970 年代,UC Berkeley 推出開源 SPICE,以基爾霍夫定律與牛頓-拉夫遜迭代法精確求解每個電路節(jié)點(diǎn)的電流與電壓狀態(tài),精度極高,很快成為 IC 設(shè)計(jì)不可或缺的基礎(chǔ)工具。到了 1990 年代,隨著電路規(guī)模擴(kuò)張至數(shù)十萬乃至數(shù)百萬晶體管級別,True-SPICE 所需的仿真時間從數(shù)天延伸至數(shù)月,工程上已無法接受——FastSPICE 應(yīng)運(yùn)而生,通過局部近似換取數(shù)量級的速度提升,以可接受的精度損失解決了規(guī)模瓶頸。

74ff4818-2ced-11f1-90a1-92fbcf53809c.png

進(jìn)入 2010 年代,速率邁入 Gbps 級別,誤碼率(BER)成為 Signoff 的核心指標(biāo),要求驗(yàn)證至 1e-12 乃至 1e-16 的極低錯誤概率。這意味著理論上需要仿真 101? 量級的比特?cái)?shù),即便 FastSPICE 也需數(shù)百年——全瞬態(tài)方法在此徹底失效。于是,統(tǒng)計(jì)域算法(Statistical Eye)作為 SPICE 的自然延伸被引入:以 SPICE 仿真得到的階躍響應(yīng)為"原料",在統(tǒng)計(jì)域直接計(jì)算眼圖概率分布與裕量,配合 IBIS 行為級模型,從根本上繞開了 BER 仿真的時間瓶頸。

這三種形態(tài)并非誰淘汰誰的關(guān)系,而是各有其不可替代的生態(tài)位:True-SPICE 是精度基準(zhǔn),F(xiàn)astSPICE 是規(guī)模仿真的工程選擇,Statistical Eye 是 BER 驗(yàn)證的效率解法。他們之間是共存,而非迭代替代。

困局:現(xiàn)有方法論的結(jié)構(gòu)性裂縫

理解了 SPICE 的演進(jìn)邏輯,就能理解今天 SI Signoff 面臨的困境從何而來。

目前 Signoff 的 SI 仿真大致分為兩條路:帶 Jitter 仿真與不帶 Jitter 仿真。不帶 Jitter 的方案依賴 Vendor 預(yù)先提供 Jitter 指標(biāo),工程師據(jù)此對裕量進(jìn)行修正,要求仿真后達(dá)到相應(yīng)的眼高眼寬即可。這種方式的問題在于,Vendor 給出的 Jitter 值可信度難以獨(dú)立驗(yàn)證——SoC 往往需要搭配多種 DRAM,不同組合的行為不可能完全一致;加之 Vendor 傾向于給出偏保守的估算以規(guī)避責(zé)任,實(shí)際上會吃掉更大的設(shè)計(jì)裕量。

帶 Jitter 仿真則面臨另一個難題:如何對 Jitter 本身建模。通道對 Jitter 存在放大效應(yīng),而隨機(jī)抖動(RJ)的統(tǒng)計(jì)特性需要大量比特才能體現(xiàn)——仿真比特?cái)?shù)少了,結(jié)果失真;比特?cái)?shù)多了,仿真時間又不可接受。這一矛盾至今沒有令人滿意的解法。

75641d74-2ced-11f1-90a1-92fbcf53809c.png

統(tǒng)計(jì)域算法(Channel Simulation)本身也有其固有局限。整套算法建立在線性疊加的數(shù)學(xué)假設(shè)之上,而真實(shí)電路中的串?dāng)_、電源噪聲等干擾本質(zhì)上是非線性的,無法被安全地線性化。MER 等后續(xù)算法對此有所改善,但精度缺陷根植于算法底層,無法從根本上消除。這一問題并非 EDA 工具廠商實(shí)現(xiàn)水平的問題,而是算法框架本身的先天約束。

至于 Bit-by-Bit 仿真,最大的挑戰(zhàn)在于外插精度:仿真比特?cái)?shù)有限時,必須通過數(shù)學(xué)模型外插到目標(biāo) BER。目前業(yè)界普遍采用雙 Dirac 模型,但這一假設(shè)是否普適,始終存疑。

綜合來看,Channel Simulation 速度可用、功能覆蓋全,但精度存在算法層面的先天缺陷;Full Transient 精度無可挑剔,但效率與功能靈活性均不滿足工程需求——兩條路各有軟肋,而 Signoff 恰恰需要兩者兼顧。正因如此,DDR5 等高速接口至今沒有形成業(yè)界公認(rèn)的統(tǒng)一 Signoff 標(biāo)準(zhǔn),大型廠商憑經(jīng)驗(yàn)積累自定一套,中小團(tuán)隊(duì)則往往不得不在精度與可行性之間做出妥協(xié)。

研究基礎(chǔ):從True-SPICE到系統(tǒng)級SI仿真

在討論上述問題之前,有必要說明巨霖科技在 SPICE 各層級所做的研究與工程實(shí)踐——這是后續(xù)探討得以成立的前提。

PanosSPICE 是巨霖科技自研的 True-SPICE 仿真引擎,集成了 BSIM3/4、PSP、BSIMCMG、VBIC 等主流器件模型,并與東南大學(xué)聯(lián)合開發(fā)了 GaN 與 SiC 第三代半導(dǎo)體 Level 90/91 物理器件模型,填補(bǔ)了新興功率器件仿真領(lǐng)域的模型空白。在仿真精度方面,PanosSPICE 已通過多家頭部客戶的獨(dú)立驗(yàn)證,被認(rèn)定為模擬/混合信號 IC 設(shè)計(jì)與 IP 驗(yàn)證場景下達(dá)到 Golden 標(biāo)準(zhǔn)的 Signoff 級仿真工具。

75c55f3a-2ced-11f1-90a1-92fbcf53809c.png

SIDesigner 是巨霖在系統(tǒng)級 SI/PI 仿真方向的工程實(shí)踐成果——一站式 SI/PI 仿真平臺,覆蓋業(yè)界主流 SI/PI 仿真工具的所有核心場景,瞬態(tài)仿真與 Statistical Eye 精度均達(dá)到 Golden 級別。平臺亦涵蓋與客戶聯(lián)合開發(fā)的若干工程增值功能:DFQ(基于 DOE+RSM+ANOVA 的多變量設(shè)計(jì)空間優(yōu)化)、BERC(融合時域與通道仿真的 BER Contour 預(yù)測,覆蓋 DDR4/5、GDDRx、UCIe 等主流高速并行接口)以及 RS-Code 仿真(評估 RSFEC 在實(shí)際通道中的糾錯效果)。

76252f1e-2ced-11f1-90a1-92fbcf53809c.png

這說明一個事實(shí):從 True-SPICE 引擎到統(tǒng)計(jì)域算法,再到系統(tǒng)級 SI/PI 全鏈路仿真,巨霖科技在 SPICE 各個算法層級均有持續(xù)的研究投入與工程驗(yàn)證積累。正是基于這一基礎(chǔ),對于當(dāng)前高速接口 Signoff 所面臨的挑戰(zhàn),我們認(rèn)為有條件做進(jìn)一步的研究與探索。

答案會不會在另一個方向?

帶著上述認(rèn)知,我們一直在想一個問題:

FastSPICE 是在 True-SPICE 精度與 Statistical Eye 速度之間做了折中,但它本質(zhì)上仍更偏向 True-SPICE——畢竟是晶體管級的瞬態(tài)仿真。那么,有沒有可能存在一種"反向的折中"——同樣是兩者之間的權(quán)衡,但這次偏向統(tǒng)計(jì)域一側(cè)?

如果說 Channel Simulation 的根本問題在于線性假設(shè)帶來的精度天花板,那一個可能的思路是:重新把目光轉(zhuǎn)回瞬態(tài)仿真,但以不同的方式使用它。

不是跑全量 BER 比特、不追求極致的精度,而是仿真一批具有代表性的 worst-case pattern——這些 pattern 足夠長、足夠典型,能夠反映系統(tǒng)的非線性行為與最差場景;在這個過程中,如果能靈活引入均衡算法甚至 AMI 仿真,就能突破傳統(tǒng) SPICE 流程在功能靈活性上的限制;最后再對這批結(jié)果做統(tǒng)計(jì)分析,估算 BER 與眼圖裕量。

這樣的流程,速度上不會像傳統(tǒng) Channel Simulation 那么快,但也許能在幾個小時內(nèi)出結(jié)果;精度上不會像 Full Transient 那么完整,但有望在真正的晶體管級仿真基礎(chǔ)上,給出比純統(tǒng)計(jì)域方法更可靠的數(shù)字。

這只是一個方向性的思考,問題本身遠(yuǎn)比答案多。能不能做到、做到哪個程度,有待更多的驗(yàn)證。但我們認(rèn)為,這個方向值得認(rèn)真探索。

結(jié)語

隨著 DDR5、HBM、UCIe 等高速接口標(biāo)準(zhǔn)持續(xù)演進(jìn),以及 AI 芯片對系統(tǒng)級仿真精度要求的不斷提升,Signoff 流程的精度門檻只會越來越高,而精度與效率之間的結(jié)構(gòu)性矛盾也將愈發(fā)凸顯。如何在工程可行的時間窗口內(nèi)完成真正可信賴的仿真驗(yàn)證,是整個行業(yè)必須正視的挑戰(zhàn)。

面向未來,巨霖科技將始終秉持"精準(zhǔn)仿真,賦能未來"的使命,持續(xù)深耕"電路"與"電磁"仿真技術(shù),緊密圍繞產(chǎn)業(yè)前沿需求,與戰(zhàn)略客戶及產(chǎn)業(yè)鏈伙伴持續(xù)深入合作,不斷打造和推出新的業(yè)界標(biāo)桿產(chǎn)品。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 仿真
    +關(guān)注

    關(guān)注

    55

    文章

    4518

    瀏覽量

    138567
  • eda
    eda
    +關(guān)注

    關(guān)注

    72

    文章

    3132

    瀏覽量

    183427
  • 高速接口
    +關(guān)注

    關(guān)注

    1

    文章

    77

    瀏覽量

    15334

原文標(biāo)題:IIC Shanghai | 高速接口 SI Signoff:統(tǒng)計(jì)域算法的精度局限與路徑重構(gòu)

文章出處:【微信號:巨霖,微信公眾號:巨霖】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    科技榮膺2026中國IC設(shè)計(jì)成就獎之年度技術(shù)突破EDA公司

    近日,"2026 年中國 IC 設(shè)計(jì)成就獎"評選結(jié)果在 IIC 上海大會上揭曉。科技憑借旗下 SI/PI 仿真產(chǎn)品 SIDesigner 正式邁入 3.0 時代,在
    的頭像 發(fā)表于 04-02 12:50 ?313次閱讀

    科技PanosSPICE仿真平臺的核心技術(shù)亮點(diǎn)

    Signoff 級器件精度,流片前最后一道真值防線:基于全物理晶體管級建模,在與業(yè)界 Golden 標(biāo)準(zhǔn)工具的系統(tǒng)對比驗(yàn)證中,電源節(jié)點(diǎn)電壓誤差達(dá)到 Golden 級,已獲 A1 類頭部客戶認(rèn)定為 Signoff 級工具。
    的頭像 發(fā)表于 03-20 15:16 ?173次閱讀
    <b class='flag-5'>巨</b><b class='flag-5'>霖</b>科技PanosSPICE<b class='flag-5'>仿真</b>平臺的核心技術(shù)亮點(diǎn)

    淺談復(fù)雜芯片設(shè)計(jì)中的SPICE仿真困境

    在現(xiàn)代集成電路設(shè)計(jì)領(lǐng)域,SPICE(Simulation Program with Integrated Circuit Emphasis)仿真一直是驗(yàn)證電路功能和性能的核心手段。然而,隨著芯片設(shè)計(jì)復(fù)雜度的指數(shù)級增長,傳統(tǒng)SPICE
    的頭像 發(fā)表于 03-13 13:39 ?523次閱讀

    科技首屆SI/PI高階技術(shù)研討會成功舉辦

    當(dāng)前,高速接口技術(shù)正經(jīng)歷代際跨越:DDR6速率已探至17.6Gbps,UCIe 3.0推升至64Gbps,Serdes更向224Gbps極限演進(jìn)。傳輸速率的成倍飛躍,使得信號完整性(SI)設(shè)計(jì)在BER指標(biāo)、復(fù)雜均衡算法及余量優(yōu)化
    的頭像 發(fā)表于 01-27 14:20 ?254次閱讀

    科技榮獲2025上海最具投資潛力50佳創(chuàng)業(yè)企業(yè)

    “2025上海最具投資潛力50佳創(chuàng)業(yè)企業(yè)評選”榜單在“第十八屆上海國際股權(quán)投資論壇”(SIPEF)上正式揭曉,躋身“2025上海最具投資潛力50佳創(chuàng)業(yè)企業(yè)”。
    的頭像 發(fā)表于 12-16 10:15 ?484次閱讀

    科技分享國產(chǎn)SI仿真工具的破局之道

    11月20日,2025集成電路發(fā)展論壇(成渝)暨三十一屆集成電路設(shè)計(jì)業(yè)展覽會(ICCAD-Expo 2025)在成都正式啟幕。科技副總經(jīng)理鄧俊勇在“EDA與IC設(shè)計(jì)服務(wù)”專題論壇發(fā)表題為《國產(chǎn) SI
    的頭像 發(fā)表于 12-16 10:14 ?579次閱讀
    <b class='flag-5'>巨</b><b class='flag-5'>霖</b>科技分享國產(chǎn)<b class='flag-5'>SI</b><b class='flag-5'>仿真</b>工具的破局之道

    科技ICCAD-Expo 2025圓滿收官

    11月21日,2025集成電路發(fā)展論壇(成渝)暨三十一屆集成電路設(shè)計(jì)業(yè)展覽會(ICCAD 2025)在成都中國西部國際博覽城圓滿收官。作為國內(nèi)領(lǐng)先的EDA仿真簽核方案提供商,科技受邀出席本次行業(yè)
    的頭像 發(fā)表于 11-26 14:58 ?481次閱讀

    科技榮獲2025灣芯獎技術(shù)創(chuàng)新獎

    近日,灣區(qū)半導(dǎo)體產(chǎn)業(yè)生態(tài)博覽會(灣芯展)在深圳啟幕,會議同期揭曉了“灣芯獎”的評選結(jié)果。科技(上海)有限公司憑借業(yè)界領(lǐng)先的EDA方案,從眾多參評企業(yè)中脫穎而出,榮膺“技術(shù)創(chuàng)新獎”。
    的頭像 發(fā)表于 10-16 11:43 ?847次閱讀

    科技榮獲安永復(fù)旦2025最具潛力企業(yè)獎

    安永復(fù)旦共同舉辦的“2025最具潛力企業(yè)”評選結(jié)果于今日在上海揭曉,科技憑借在EDA領(lǐng)域的研發(fā)能力、市場開拓能力和行業(yè)影響力,榮獲“最具潛力企業(yè)獎”。本屆評選以“無限可能·智能具身拓未來”為主題,助力構(gòu)建“技術(shù)—產(chǎn)業(yè)—民生”協(xié)同進(jìn)化的新生態(tài)。
    的頭像 發(fā)表于 10-10 15:51 ?879次閱讀

    科技喬遷儀式隆重舉行

    近日,科技(上海)有限公司喬遷儀式在上海市浦東新區(qū)盛榮路333弄張江在線新經(jīng)濟(jì)生態(tài)園1幢12層隆重舉行。此次盛典匯聚了來自產(chǎn)業(yè)界、學(xué)術(shù)界、政府機(jī)構(gòu)等數(shù)位重量級嘉賓,共同見證科技
    的頭像 發(fā)表于 07-03 18:14 ?1671次閱讀

    基于SIDesigner實(shí)現(xiàn)PCIe仿真的步驟

    PCIe是一種高速串行計(jì)算機(jī)擴(kuò)展總線標(biāo)準(zhǔn),用于連接主板與外部硬件設(shè)備(如顯卡、固態(tài)硬盤、網(wǎng)卡等),其設(shè)計(jì)目標(biāo)是取代傳統(tǒng)的PCI、AGP和PCI-X總線,通過高帶寬、低延遲和點(diǎn)對點(diǎn)架構(gòu)滿足現(xiàn)代計(jì)算需求。
    的頭像 發(fā)表于 06-12 16:16 ?1476次閱讀
    基于<b class='flag-5'>巨</b><b class='flag-5'>霖</b>SIDesigner實(shí)現(xiàn)PCIe<b class='flag-5'>仿真</b>的步驟

    科技PLM項(xiàng)目正式啟動

    近日,松科技PLM項(xiàng)目啟動會在廈門松科技園隆重召開。啟動會上,松科技公司領(lǐng)導(dǎo)、各部門負(fù)責(zé)人及項(xiàng)目組成員,與湃??萍柬?xiàng)目實(shí)施團(tuán)隊(duì)齊聚一堂,共同見證這一具有戰(zhàn)略意義的時刻。
    的頭像 發(fā)表于 05-28 14:46 ?1152次閱讀

    高速多層板SI/PI分析的關(guān)鍵要點(diǎn)是什么

    高速數(shù)字設(shè)計(jì)和高速通信系統(tǒng)中,多層PCB板被廣泛采用以實(shí)現(xiàn)高密度、高性能的電路布局。然而,隨著信號速度和密度的增加,信號完整性(SI)和電源完整性(PI)問題變得越來越突出。有效的SI
    的頭像 發(fā)表于 05-15 17:39 ?1269次閱讀

    概倫電子電路類型驅(qū)動SPICE仿真器NanoSpice X介紹

    NanoSpice X是概倫電子推出的高精度、大容量并行SPICE仿真器,旨在解決電路仿真中的最具挑戰(zhàn)性任務(wù)。相較于上一代NanoSpice仿真
    的頭像 發(fā)表于 04-23 15:30 ?1467次閱讀
    概倫電子電路類型驅(qū)動<b class='flag-5'>SPICE</b><b class='flag-5'>仿真</b>器NanoSpice X介紹

    概倫電子千兆級高精度電路仿真器NanoSpice Giga介紹

    。NanoSpiceGiga采用TrueSPICE精度級仿真引擎確保了先進(jìn)工藝節(jié)點(diǎn)下芯片設(shè)計(jì)中功耗、漏電、時序、噪聲等的精度要求,并通過先進(jìn)的并行仿真技術(shù)在不降低仿真精度的情況下實(shí)現(xiàn)高速
    的頭像 發(fā)表于 04-23 15:21 ?1278次閱讀
    概倫電子千兆級高精度電路<b class='flag-5'>仿真</b>器NanoSpice Giga介紹