高速、低功耗的MAX176:12位ADC的設(shè)計(jì)與應(yīng)用
在電子設(shè)計(jì)領(lǐng)域,模擬到數(shù)字的轉(zhuǎn)換是一個(gè)關(guān)鍵環(huán)節(jié),而ADC(模擬 - 數(shù)字轉(zhuǎn)換器)的性能直接影響著整個(gè)系統(tǒng)的精度和效率。今天,我們就來深入探討一下MAX176這款12位ADC,看看它有哪些獨(dú)特的特性以及如何在實(shí)際應(yīng)用中發(fā)揮作用。
文件下載:MAX176.pdf
一、MAX176概述
MAX176是一款完整的模擬 - 數(shù)字轉(zhuǎn)換器,它通過快速跟蹤/保持電路(最大采集時(shí)間0.4μs)、3.5μs的ADC以及內(nèi)置齊納電壓基準(zhǔn),實(shí)現(xiàn)了250ksps(千樣本每秒)的采樣率。其串行接口和8引腳DIP或16引腳表面貼裝SO封裝節(jié)省了空間,并且僅需電源和參考去耦電容作為外部組件。CLOCK輸入可以由外部分頻的微處理器時(shí)鐘或微控制器的串行時(shí)鐘輸出驅(qū)動(dòng),工作電源電壓為 +5V和 -12V至 -15V,典型功耗為148mW。
二、關(guān)鍵特性
1. 高精度與高速度
- 12位分辨率和線性度:保證了轉(zhuǎn)換的高精度,能夠滿足大多數(shù)應(yīng)用對(duì)數(shù)據(jù)精度的要求。
- 快速采集與轉(zhuǎn)換:0.4μs的跟蹤/保持采集時(shí)間和3.5μs的最大轉(zhuǎn)換時(shí)間,使得它能夠快速準(zhǔn)確地將模擬信號(hào)轉(zhuǎn)換為數(shù)字信號(hào)。
- 250ksps采樣率:適用于高速數(shù)據(jù)采集和處理場景,如通信、雷達(dá)等。
2. 兼容性與易用性
- 串行接口:3線串行接口與SPI、QSPI和Microwire標(biāo)準(zhǔn)兼容,方便與各種通用串行 - 并行轉(zhuǎn)換器、數(shù)字信號(hào)處理器和微控制器連接。
- 內(nèi)置電壓基準(zhǔn):提供穩(wěn)定的參考電壓,減少了外部電路的復(fù)雜性。
- 低功耗設(shè)計(jì):典型功耗僅148mW,適合對(duì)功耗有嚴(yán)格要求的應(yīng)用。
- 小尺寸封裝:8引腳DIP和16引腳SO封裝,節(jié)省電路板空間。
三、電氣特性
1. ADC精度
- 分辨率:12位,保證了在整個(gè)溫度范圍內(nèi)的單調(diào)性。
- 積分非線性(INL):不同型號(hào)的INL有所差異,如MAX176AM在25°C時(shí)為±1/2 LSB。
- 差分非線性(DNL):MAX176A和MAX176B的DNL分別為±3/4 LSB和±1 LSB。
- 偏移誤差:典型值為 +1至 +3 LSB,偏移溫度系數(shù)為0.5 ppm/°C。
- 滿量程誤差:在25°C時(shí)為 +8 LSB,滿量程溫度系數(shù)排除參考漂移。
2. 模擬輸入
3. 內(nèi)部參考
- 輸出電壓: -4.98V至 -5.02V。
- 輸出溫度系數(shù):MAX176_C為 +30 ppm/°C,MAX176_E/M為 +40 ppm/°C。
- 負(fù)載調(diào)節(jié):在0mA < IL < 5mA時(shí)為5 mV。
4. 電源抑制
- 正電源抑制:VDD變化時(shí),滿量程變化在±1/2 LSB以內(nèi)。
- 負(fù)電源抑制:VSS變化時(shí),滿量程變化在±1/2 LSB以內(nèi)。
5. 邏輯輸入與輸出
- 輸入高電壓:VIH為2.4 V。
- 輸入低電壓:VIL為0.8 V。
- 輸入電容:CIN為10 pF。
- 輸入電流:最大為 +5 μA。
- 輸出低電壓:VOL在ISINK = 1.6mA時(shí)為0.4 V。
- 輸出高電壓:VOH在ISOURCE = 200 μA時(shí)為4.0 V。
6. 動(dòng)態(tài)測試
- 信噪比加失真(S/(N + D)):典型值為72 dB。
- 總諧波失真(THD): -90至 -80 dB。
- 峰值諧波或雜散噪聲: -90至 -80 dB。
- 輸入壓擺率:1.5至4.7 V/μs。
- 轉(zhuǎn)換時(shí)間:MAX176_C/E為14個(gè)時(shí)鐘周期,MAX176_M為3.5 μs。
- 采集時(shí)間:400 ns。
- 時(shí)鐘頻率:MAX176_M為0.1至3.0 MHz,MAX176_C/E為0.1至4.0 MHz。
四、工作模式
1. 突發(fā)模式
在突發(fā)模式下,轉(zhuǎn)換開始信號(hào)(CONVST)的上升沿使內(nèi)部跟蹤/保持電路保持模擬輸入電壓并啟動(dòng)轉(zhuǎn)換,第13個(gè)時(shí)鐘下降沿后跟蹤/保持電路返回跟蹤模式。時(shí)鐘下降沿通常在轉(zhuǎn)換開始信號(hào)上升沿之后出現(xiàn),建議時(shí)鐘下降沿在轉(zhuǎn)換開始信號(hào)上升沿之后的位置,以確保串行輸出的最高位在轉(zhuǎn)換開始信號(hào)上升后的第一個(gè)時(shí)鐘下降沿出現(xiàn)。需要注意的是,高速時(shí)鐘邊緣在轉(zhuǎn)換開始信號(hào)上升沿40ns內(nèi)出現(xiàn)可能會(huì)導(dǎo)致采樣電壓的小誤差。
2. 連續(xù)轉(zhuǎn)換模式
與突發(fā)模式類似,轉(zhuǎn)換開始信號(hào)的上升沿使跟蹤/保持電路進(jìn)入保持模式并啟動(dòng)轉(zhuǎn)換,第13個(gè)時(shí)鐘下降沿使跟蹤/保持電路進(jìn)入跟蹤模式。在連續(xù)轉(zhuǎn)換模式下,轉(zhuǎn)換開始信號(hào)的上升沿必須相對(duì)于時(shí)鐘下降沿正確定位,以滿足tsco和tsc規(guī)范。建議最小轉(zhuǎn)換周期為15個(gè)時(shí)鐘周期,大多數(shù)系統(tǒng)使用16個(gè)周期。
五、應(yīng)用電路設(shè)計(jì)
1. 偏移和滿量程調(diào)整
在需要調(diào)整ADC偏移和滿量程范圍的應(yīng)用中,可以使用圖9所示的電路。先調(diào)整偏移,在模擬輸入施加1/2 LSB(1.22mV),調(diào)整放大器的偏移直到數(shù)字輸出代碼在0000 0000 0000和0000 0000 0001之間變化。調(diào)整負(fù)滿量程范圍時(shí),在模擬輸入施加 -FS + 1/2 LSB( -2.49939V),調(diào)整R2直到輸出代碼在1000 0000 0000和1000 0000 0001之間變化。
2. 串行 - 并行數(shù)據(jù)轉(zhuǎn)換
圖11a展示了MAX176與串行 - 并行轉(zhuǎn)換器的連接。模擬輸入?yún)⒖糓AX176的GND引腳,并行數(shù)據(jù)輸出在轉(zhuǎn)換開始信號(hào)的上升沿更新。該電路配置為連續(xù)轉(zhuǎn)換模式,時(shí)鐘頻率受時(shí)鐘 - 數(shù)據(jù)延遲限制,商業(yè)版MAX176的時(shí)鐘頻率限制為3.3MHz,除非對(duì)時(shí)鐘信號(hào)進(jìn)行延遲或反相。
3. 獨(dú)立運(yùn)行電路
圖12的電路中,時(shí)鐘和轉(zhuǎn)換開始信號(hào)由ICM7240定時(shí)器/轉(zhuǎn)換器生成,允許MAX176獨(dú)立運(yùn)行。由于ICM7240的頻率限制,該電路的時(shí)鐘頻率最大為1MHz。如果CONVST引腳的電容負(fù)載大于80pF,可能會(huì)超過最大允許的轉(zhuǎn)換開始上升時(shí)間規(guī)范,可使用邏輯緩沖器解決該問題。
4. 光隔離應(yīng)用
在需要電氣隔離的應(yīng)用中,MAX176可以與光隔離器配合使用。圖13a展示了一個(gè)12位隔離A/D轉(zhuǎn)換器的電路,ADC結(jié)果通過三個(gè)6N136光隔離器傳輸,轉(zhuǎn)換速度受光隔離器延遲限制,140kHz時(shí)鐘下轉(zhuǎn)換時(shí)間為100μs。
六、物理布局與接地
1. 物理布局
為了獲得最佳系統(tǒng)性能,建議使用印刷電路板,避免使用繞線板。電路板布局應(yīng)確保數(shù)字和模擬信號(hào)線分開,數(shù)字線不要穿過MAX176封裝下方。
2. 接地
建議在MAX176的GND引腳建立單點(diǎn)模擬STAR接地,所有模擬電路的接地都連接到該STAR接地。電源的接地返回路徑應(yīng)具有低阻抗,以確保無噪聲運(yùn)行。數(shù)字電路的接地應(yīng)連接到數(shù)字電源公共端,MAX176小外形版本的所有接地引腳都應(yīng)連接到STAR接地。
3. 電源旁路
MAX176的高速比較器對(duì)VDD和VSS電源中的高頻噪聲敏感,應(yīng)使用0.1μF和10μF的電容將這些電源旁路到模擬STAR接地,以抑制電源噪聲。如果 +5V電源非常嘈雜,可以連接一個(gè)小電阻(10Ω)來過濾外部噪聲。
七、動(dòng)態(tài)性能評(píng)估
1. 信號(hào) - 噪聲比和有效位數(shù)
信號(hào) - 噪聲加失真比(S/(N + D))是輸入信號(hào)基頻的RMS幅度與所有其他AD輸出信號(hào)的RMS幅度之比。理論上,完美的12位ADC的信噪比最大為74dB。通過測量得到的信噪比,可以根據(jù)公式 (N = (SNR - 1.76) / 6.02) 計(jì)算出ADC的有效分辨率或有效位數(shù)。
2. 總諧波失真
總諧波失真是輸入信號(hào)所有諧波(在DC以上和采樣率一半以下的頻率范圍內(nèi))的RMS和與基頻本身的比值,用公式 (THD = 20 log sqrt{V{2}^{2} + V{3}^{2} + V{4}^{2} + V{N}^{2}}) 表示。
3. 峰值諧波或雜散噪聲
峰值諧波(或雜散)噪聲是基頻RMS幅度與下一個(gè)最大頻譜分量(在DC以上和采樣率一半以下的頻率范圍內(nèi))的比值。通常,該峰值出現(xiàn)在輸入頻率的某個(gè)諧波處,但如果ADC非常線性,它可能只出現(xiàn)在ADC噪聲底的隨機(jī)峰值處。
八、總結(jié)
MAX176作為一款高性能的12位ADC,具有高速、高精度、低功耗等優(yōu)點(diǎn),適用于通信、數(shù)字信號(hào)處理、聲納/雷達(dá)信號(hào)處理和工業(yè)數(shù)據(jù)采集等多種應(yīng)用場景。在設(shè)計(jì)過程中,需要注意其電氣特性、工作模式、應(yīng)用電路設(shè)計(jì)以及物理布局和接地等方面,以充分發(fā)揮其性能優(yōu)勢。你在使用類似ADC時(shí)遇到過哪些問題呢?歡迎在評(píng)論區(qū)分享你的經(jīng)驗(yàn)和見解。
-
設(shè)計(jì)應(yīng)用
+關(guān)注
關(guān)注
0文章
198瀏覽量
5262
發(fā)布評(píng)論請(qǐng)先 登錄
高速、低功耗的MAX176:12位ADC的設(shè)計(jì)與應(yīng)用
評(píng)論