91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

雙鎖相環(huán)鄰頻調制器制作,Phase-locked loop

454398 ? 2018-09-20 19:15 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

雙鎖相環(huán)鄰頻調制器制作,Phase-locked loop

關鍵字:鎖相環(huán)調制器電路圖

作者:林德耀
本制作是在單片機控制下,通過復位開關對雙鎖相環(huán)鄰頻調制器輸出的電視頻道進行遞增或遞減的切換,基于上期(09年第七期)所描述的雙鎖相環(huán)鄰頻調制器設計與制作的基礎上,在MC145152AP、MC12022鎖相分頻的環(huán)節(jié)上,對電視頻道的本振頻率(比欲設頻道的圖像載頻高38MHz)進行數(shù)字編碼,根據(jù)編碼規(guī)則所獲得的信息進行C語言的程序設計。仿真測試通過后將程序燒錄在AT89C52單片機芯片內,制作成的電路通過兩個復位開關進行電視頻道的切換,并將有關數(shù)據(jù)顯示在LCD液晶顯示屏上。
一、單片機控制電路原理
單片機控制電路如下圖所示,SW3為復位開關,當按下復位開關SW3時,電路復位,單片機處于起始工作狀態(tài)(1CH);按下復位開關SW1或SW2,雙鎖相環(huán)鄰頻調制器輸出的電視頻道分別作步進遞增或遞減的變換。
所有的這些信息傳遞,都是經系統(tǒng)軟件處理后由P1、P2口輸出欲設頻道本振頻率相應的數(shù)字編碼信息至CK1插座上,CK1插座與上期(09年第七期)所描述的MCl45152AP相應端口相連,迫使雙鎖相環(huán)鄰頻調制器根據(jù)人們的意愿進行電視頻道的切換,并在LCD液晶顯示屏上顯示當前所設置的頻道數(shù)和本振頻率。

數(shù)字編碼信息與LCD液晶顯示屏所顯示預設頻道數(shù)及本振頻率對應關系一覽表如下表所示。
頻道數(shù)
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Altera公司鎖相環(huán)IP核介紹

    鎖相環(huán)(PLL,Phase Lock Loop)的主要作用是實現(xiàn)輸出時鐘對輸入?yún)⒖紩r鐘的相位與頻率的精確跟蹤和同步。鎖相環(huán)(PLL)的主要模塊包括相位頻率檢測
    的頭像 發(fā)表于 03-06 15:58 ?68次閱讀
    Altera公司<b class='flag-5'>鎖相環(huán)</b>IP核介紹

    探索CDC516:高性能3.3V鎖相環(huán)時鐘驅動

    探索CDC516:高性能3.3V鎖相環(huán)時鐘驅動 在電子設計領域,時鐘驅動對于確保系統(tǒng)的穩(wěn)定運行至關重要。今天我們要深入探討的是德州儀器(Texas Instruments)的CDC516,一款
    的頭像 發(fā)表于 02-10 14:55 ?108次閱讀

    CDC2516:高性能鎖相環(huán)時鐘驅動的深度解析

    CDC2516:高性能鎖相環(huán)時鐘驅動的深度解析 在電子設計領域,時鐘驅動是確保系統(tǒng)穩(wěn)定運行的關鍵組件之一。今天,我們就來詳細探討一款高性能的鎖相環(huán)時鐘驅動
    的頭像 發(fā)表于 02-10 14:50 ?129次閱讀

    CDC509:高性能3.3V鎖相環(huán)時鐘驅動

    CDC509:高性能3.3V鎖相環(huán)時鐘驅動 在電子設計領域,時鐘驅動是一項關鍵技術,尤其是在同步DRAM應用中,需要高精度、低抖動的時鐘信號來確保數(shù)據(jù)的準確傳輸。德州儀器(Texas
    的頭像 發(fā)表于 02-10 14:40 ?205次閱讀

    CDCVF2505 3.3 - V 時鐘鎖相環(huán)時鐘驅動:設計與應用指南

    CDCVF2505 3.3 - V 時鐘鎖相環(huán)時鐘驅動:設計與應用指南 作為電子工程師,在設計電路時,時鐘驅動的選擇至關重要。今天我們來深入探討 Texas Instruments
    的頭像 發(fā)表于 02-10 14:25 ?134次閱讀

    CDCVF25081:高性能鎖相環(huán)時鐘驅動深度解析

    CDCVF25081:高性能鎖相環(huán)時鐘驅動深度解析 引言 在電子設計領域,時鐘驅動起著至關重要的作用,它直接影響著系統(tǒng)的穩(wěn)定性和性能。今天我們要深入探討的是德州儀器(TI)的CDCVF25081
    的頭像 發(fā)表于 02-10 14:20 ?129次閱讀

    TLC2932A高性能鎖相環(huán)芯片詳解:設計與應用指南

    介紹的是德州儀器(TI)推出的TLC2932A高性能鎖相環(huán)芯片,它具有出色的性能和豐富的功能,能為工程師們的設計帶來更多便利和可能性。 文件下載: tlc2932a.pdf 一、TLC2932A概述 TLC2932A專為鎖相環(huán)系統(tǒng)設計,主要由壓控振蕩
    的頭像 發(fā)表于 02-10 11:10 ?167次閱讀

    探索TLC2933A高性能鎖相環(huán):特性、應用與設計要點

    ,了解其特性、工作原理及應用中的設計要點。 文件下載: tlc2933a.pdf 一、TLC2933A概述 TLC2933A專為鎖相環(huán)系統(tǒng)設計,主要由電壓控制振蕩(VCO)和邊緣觸發(fā)型相位頻率檢測
    的頭像 發(fā)表于 02-10 11:10 ?177次閱讀

    ?CDCVF2510 3.3V鎖相環(huán)時鐘驅動技術文檔總結

    該CDCVF2510是一款高性能、低偏斜、低抖動、鎖相環(huán) (PLL) 時鐘驅動。它使用鎖相環(huán) (PLL) 將反饋 (FBOUT) 輸出與時鐘 (CLK) 輸入信號在頻率和相位上精確對齊。它專為
    的頭像 發(fā)表于 10-08 10:00 ?771次閱讀
    ?CDCVF2510 3.3V<b class='flag-5'>鎖相環(huán)</b>時鐘驅動<b class='flag-5'>器</b>技術文檔總結

    ?CDC2536 鎖相環(huán)時鐘驅動技術文檔總結?

    CDC2536是一款高性能、低偏斜、低抖動的時鐘驅動。它使用鎖相環(huán) (PLL) 將時鐘輸出信號在頻率和相位上精確對齊到時鐘輸入 (CLKIN) 信號。它專門設計用于同步 DRAM 和流行的微處理
    的頭像 發(fā)表于 09-24 14:10 ?822次閱讀
    ?CDC2536 <b class='flag-5'>鎖相環(huán)</b>時鐘驅動<b class='flag-5'>器</b>技術文檔總結?

    ?CDCVF2510A 3.3V鎖相環(huán)時鐘驅動技術文檔總結

    該CDCVF2510A是一款高性能、低偏斜、低抖動、鎖相環(huán) (PLL) 時鐘驅動。該CDCVF2510A使用鎖相環(huán) (PLL) 將反饋 (FBOUT) 輸出在頻率和相位上精確對齊到時鐘 (CLK
    的頭像 發(fā)表于 09-22 09:21 ?470次閱讀
    ?CDCVF2510A 3.3V<b class='flag-5'>鎖相環(huán)</b>時鐘驅動<b class='flag-5'>器</b>技術文檔總結

    基于鎖相環(huán)的無軸承同步磁阻電機無速度傳感檢測技術

    使用場合。為實現(xiàn)無軸承同步磁阻電機高速超高速、低成本、實用化運行,提出了一種基于鎖相環(huán)法的無速度傳感自檢測技術。通過應用鎖相環(huán)原理,設計出無軸承同步磁阻電機無速度傳感,并基于 Matlab
    發(fā)表于 07-29 16:22

    高壓放大器在鎖相環(huán)穩(wěn)定重復頻率研究中的應用

    實驗名稱: 鎖相環(huán)穩(wěn)定重復頻率的系統(tǒng)分析 實驗內容: 針對重復頻率的漂移,引入兩套鎖相環(huán)系統(tǒng)反饋控制兩個激光的重復頻率,將其鎖定在同一個穩(wěn)定的時鐘源上。本章主要闡述了經典鎖相環(huán)的原理
    的頭像 發(fā)表于 06-06 18:36 ?701次閱讀
    高壓放大器在<b class='flag-5'>鎖相環(huán)</b>穩(wěn)定重復頻率研究中的應用

    Analog Devices Inc. ADF4382x小數(shù)N分頻鎖相環(huán) (PLL)數(shù)據(jù)手冊

    Analog Devices ADF4382x小數(shù)N分頻鎖相環(huán) (PLL) 是一款高性能、超低抖動、小數(shù)N分頻鎖相環(huán) (PLL)。它集成了壓控振蕩 (VCO),是5G或數(shù)據(jù)轉換時鐘
    的頭像 發(fā)表于 06-04 11:15 ?1088次閱讀
    Analog Devices Inc. ADF4382x小數(shù)N分頻<b class='flag-5'>鎖相環(huán)</b> (PLL)數(shù)據(jù)手冊

    鎖相環(huán)(PLL)電路設計與應用(全9章)

    內容介紹本文檔主要介紹鎖相環(huán)(PLL)電路的設計與應用,內容包括PLL工作原理與電路構成、PLL電路的傳輸特性、PLL電路中環(huán)路濾波的設計方法、PLL電路的測試與評價方法、PLL特性改善技術
    發(fā)表于 04-18 15:34
      <th id="deycw"></th>
    • <b id="deycw"></b>
      <option id="deycw"></option>