靜態(tài)時序分析基礎(chǔ)
建立時間,保持時間
為了確保寄存器在時鐘沿穩(wěn)定采集數(shù)據(jù),那么必須要滿足寄存器的建立,保持時間要求。
建立時間要求:在寄存器有效時鐘沿之前至少Tsetup時間,數(shù)據(jù)必須到達(dá)且穩(wěn)定。如下圖所示。

保持時間要求:在數(shù)據(jù)采集有效時鐘沿之后,數(shù)據(jù)必須維持最短Thold時間不變。如下圖所示。

建立時間裕量計(jì)算
同步時序電路如下圖所示。這里對后面一個寄存器進(jìn)行建立時間裕量分析。

其中寄存器的輸出延時為Tcq,即時鐘有效沿之后延時Tcq時間,數(shù)據(jù)才到達(dá)寄存器Q端。第一個寄存器有效時鐘沿之后Tcq時間,數(shù)據(jù)才到達(dá)Q1端,如下圖所示。

再經(jīng)過組合邏輯運(yùn)算,得到數(shù)據(jù)C1,其中組合邏輯的延時為Tlogic。時序如下圖。

從這里可以看到,如果clk2和clk1之間沒有延時。那么對于后面的寄存器而言,數(shù)據(jù)提前于采樣時鐘沿之前Tcycle-(Tcq+Tlogic)時間到來,且穩(wěn)定。其中Tcycle為時鐘周期。

由于寄存器要求的建立時間為Tsetup,故電路必須滿足 Tcycle -(Tcq+Tlogic)- Tsetup>0 。建立時間裕量 Tset_slack =Tcycle -(Tcq+Tlogic)- Tsetup
如果clk1與clk2之間存在skew,如下圖所示,如正skew。得建立時間裕量為
Tset_slack =Tcycle -(Tcq+Tlogic)- Tsetup + Tskew
這是對建立時間有益的。

保持時間裕量計(jì)算
在時鐘沒有skew的情況下。在后一個寄存器有效采樣時鐘沿之后,同時新的C1只有經(jīng)過Tcq+Tlogic之后才會到達(dá)。故要滿足保持時間要求,只需要滿足Tcq+Tlogic>Thold。保持時間裕量Thold_slack =Tcq+Tlogic-Thold

如果clk1與clk2之間存在skew。如下圖所示(正skew)。

可以看到,C1_NEW在clk2時鐘沿后,Tlogic+Tcq-Tskew就改變了。此時保持時間裕量Thold_slack =Tcq+Tlogic-Thold - Tskew 。可以看到,正skew對保持時間是無益的。
總結(jié)
可以看到,必須滿足建立時間要求和保持時間要求,級滿足如下關(guān)系式。
Tset_slack =Tcycle -(Tcq+Tlogic)- Tsetup + Tskew>0
Thold_slack =Tcq+Tlogic-Thold - Tskew > 0
從中可以看出,建立時間與保持時間要求是一對矛盾的關(guān)系,在設(shè)計(jì)電路時,我們要折中考慮。
-
電路
+關(guān)注
關(guān)注
173文章
6075瀏覽量
178378 -
時鐘
+關(guān)注
關(guān)注
11文章
1971瀏覽量
134987 -
靜態(tài)時序
+關(guān)注
關(guān)注
0文章
20瀏覽量
7071
原文標(biāo)題:靜態(tài)時序分析基礎(chǔ)
文章出處:【微信號:LF-FPGA,微信公眾號:小魚FPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
靜態(tài)時序的分析原理及詳細(xì)過程
[求助]靜態(tài)時序分析與時序仿真?
靜態(tài)時序分析與邏輯(華為內(nèi)部培訓(xùn)資料)
靜態(tài)時序分析在IC設(shè)計(jì)中的應(yīng)用
靜態(tài)時序分析基礎(chǔ)及應(yīng)用
正點(diǎn)原子FPGA靜態(tài)時序分析與時序約束教程
華為FPGA硬件的靜態(tài)時序分析與邏輯設(shè)計(jì)
FPGA的靜態(tài)時序分析詳細(xì)講解分析
解讀FPGA的靜態(tài)時序分析
靜態(tài)時序分析的基本概念和方法
靜態(tài)時序分析基礎(chǔ)
評論