91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

摩爾定律放緩的節(jié)奏給eFPGA帶來了發(fā)展機(jī)遇

電子工程師 ? 來源:cg ? 2018-12-06 08:53 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

自摩爾定律被提出到現(xiàn)在,它已經(jīng)伴隨著半導(dǎo)體產(chǎn)業(yè)走過了半個(gè)多世紀(jì),這個(gè)規(guī)律揭示了信息技術(shù)進(jìn)步的神速,它讓人們相信,IC制程技術(shù)是可以呈現(xiàn)直線式的發(fā)展,通過先進(jìn)的工藝能讓IC產(chǎn)品持續(xù)地降低成本,同時(shí)提升產(chǎn)品性能。但在今年,這樣的想法或許被打破,業(yè)界對摩爾定律的懷疑聲連綿不斷,先是格芯宣布放棄7nm FinFET項(xiàng)目,隨后英特爾延緩7nm工藝的研究進(jìn)程等等,這些動(dòng)作凸顯了企業(yè)對行業(yè)新的看法。未來幾年,摩爾定律是否會(huì)真的消失?它是否會(huì)改變?nèi)缃竦漠a(chǎn)業(yè)格局?這個(gè)不好說,但是放緩的節(jié)奏是不可否認(rèn)的,摩爾定律的變化,給半導(dǎo)體產(chǎn)業(yè)帶來了很多的不確定性,這也給eFPGA帶來了發(fā)展機(jī)遇。

(圖片來源于Achronix公司)

eFPGA迎來了發(fā)展良機(jī)

對于業(yè)界而言,eFPGA并非一種新的技術(shù),早在十多年前就已經(jīng)出現(xiàn)過,它是嵌入式的FPGA技術(shù)。大家對FPGA技術(shù)更熟悉,F(xiàn)PGA和ASIC芯片都是應(yīng)用非常廣泛的,但一直以來,似乎ASIC芯片才是真正的市場主流,并非是FPGA技術(shù)的原因,而是它們的制造成本和應(yīng)用場景所致,相對而言,F(xiàn)PGA或eFPGA的成本更高,除非有特定的場景需求,客戶并不愿意采用價(jià)格更昂貴的技術(shù)。

隨著芯片技術(shù)的發(fā)展,ASIC芯片也出現(xiàn)了發(fā)展瓶頸,材料和架構(gòu)的局限讓它們很難滿足某些場景,如AI帶來的算力需求、機(jī)器學(xué)習(xí)應(yīng)用以及云計(jì)算等,大數(shù)據(jù)和物聯(lián)網(wǎng)的進(jìn)步,帶來了更大的運(yùn)算需求,eFPGA重新成為市場的香餑餑,這種全新的、異構(gòu)的、自帶可編程硬件加速器的新技術(shù)成為推動(dòng)半導(dǎo)體產(chǎn)業(yè)向前的關(guān)鍵驅(qū)動(dòng)力。

據(jù)OFweek電子工程網(wǎng)獲悉,目前市面上提供完整的eFPGA技術(shù)解決方案的公司并不多,Achronix是其中的佼佼者,它們剛剛?cè)雵虬雽?dǎo)體聯(lián)盟2018年最受尊敬的私有半導(dǎo)體公司獎(jiǎng),具備將eFPGA技術(shù)嵌入到ASIC芯片中實(shí)現(xiàn)量產(chǎn)的能力,Achronix的Speedcore是業(yè)界首款向客戶出貨的eFPGA IP產(chǎn)品。

eFPGA技術(shù)的優(yōu)勢和應(yīng)用

隨著人工智能和機(jī)器學(xué)習(xí)等對大數(shù)據(jù)處理能力的更高要求,處理器核心數(shù)量的增加并不能帶來計(jì)算能力的成倍增長,而eFPGA的SoC不僅可以更快速地進(jìn)行數(shù)據(jù)處理,同時(shí)功耗也更低。但想把FPGA嵌入到SoC中并不是一件簡單的事情,不僅需要擁有FPGA經(jīng)驗(yàn),更需要有IP集成的經(jīng)驗(yàn)。Achronix是第一家提供帶有嵌入式系統(tǒng)級(jí)別IP的高密度FPGA的供應(yīng)商,因此使用相同的、經(jīng)過驗(yàn)證的技術(shù)最終推出了eFPGA產(chǎn)品。

“Achronix很高興能夠走在嵌入式FPGA市場的最前沿,該技術(shù)正在迅速地成為許多需要硬件加速的應(yīng)用的首要選擇”,Achronix市場營銷副總裁Steve Mensor說道?!斑@些全新的eFPGA Accelerator應(yīng)用加速項(xiàng)目將使創(chuàng)新的公司和研究機(jī)構(gòu)能夠使用我們的IP和工具去構(gòu)建下一代的可編程芯片,從而滿足AI / ML和其他計(jì)算密集型應(yīng)用不斷增長的數(shù)據(jù)和計(jì)算量需求?!?/p>

人工智能和機(jī)器學(xué)習(xí)的加速器

針對人工智能的應(yīng)用特點(diǎn),eFPGA技術(shù)提供了一種新的解決方案,利用它在自定義處理器和內(nèi)存管理技術(shù)的優(yōu)點(diǎn),嵌入式可編程邏輯通過消除對面積大、功耗高的I/ O電路的需求,縮減了芯片的總面積。Achronix亞太區(qū)總經(jīng)理羅煒亮表示,Achronix的Speedster等許多FPGA架構(gòu)提供了完全可自定義的邏輯和數(shù)字信號(hào)處理引擎的混合結(jié)構(gòu),它們可支持固定和浮點(diǎn)運(yùn)算,DSP引擎可采用由8位或16位單元來組成一種構(gòu)建模塊,這種方法可以將它們組合起來以支持更高精度的數(shù)據(jù)類型,通過用邏輯陣列中的查找表來實(shí)現(xiàn)相關(guān)邏輯也能夠適用于低精度。Achronix的Speedcore可集成在芯片上的嵌入式FPGA半導(dǎo)體知識(shí)產(chǎn)權(quán)模塊。

除了計(jì)算和網(wǎng)絡(luò)基礎(chǔ)設(shè)施的通用要求之外,人工智能/機(jī)器學(xué)習(xí)還對高密度和針對性計(jì)算產(chǎn)生了顯著增加的需求,MLP模塊是一種高度靈活的計(jì)算引擎,它與存儲(chǔ)器緊密耦合,從而為人工智能和機(jī)器學(xué)習(xí)應(yīng)用提供了性能/功耗比最高和成本最低的解決方案。

Steve Mensor表示,與以前的Achronix FPGA產(chǎn)品相比,新的Achronix機(jī)器學(xué)習(xí)處理器利用了人工智能/機(jī)器學(xué)習(xí)處理的特定屬性,并將這些應(yīng)用的性能提高了300%。這是通過多種架構(gòu)性創(chuàng)新來實(shí)現(xiàn)的,這些創(chuàng)新可以同時(shí)提高每個(gè)時(shí)鐘周期的性能和操作次數(shù)。他提到,Achronix推出的用于人工智能、機(jī)器學(xué)習(xí)和網(wǎng)絡(luò)硬件加速應(yīng)用的第四代Speedcore eFPGA IP產(chǎn)品,與之前一代的Speedcore eFPGA產(chǎn)品相比,Speedcore Gen4的性能提速60%、功耗降低50%、芯片面積縮小65%;新的機(jī)器學(xué)習(xí)處理器單元模塊為人工智能/機(jī)器學(xué)習(xí)應(yīng)用提供高出300%的性能。這些機(jī)器學(xué)習(xí)處理器支持各種定點(diǎn)和浮點(diǎn)格式,包括Bfloat16、16位、半精度、24位和單元塊浮點(diǎn),用戶可以通過為其應(yīng)用選擇最佳精度來實(shí)現(xiàn)精度和性能的均衡。

eFPGA技術(shù)被稱為最佳的硬件加速器

大數(shù)據(jù)和網(wǎng)絡(luò)帶來巨大的數(shù)據(jù)處理需求,傳統(tǒng)的多核CPU和SoC需要可編程硬件加速器來預(yù)處理和卸載數(shù)據(jù),從而提升其計(jì)算性能,對于低至中容量應(yīng)用,獨(dú)立的FPGA芯片是一種方便且實(shí)際的解決方案,對于高容量應(yīng)用,eFPGA是最佳解決方案。Steve Mensor表示,要將FPGA嵌入到SoC中首先需要解決FPGA芯片的面積問題,標(biāo)準(zhǔn)的FPGA內(nèi)核與可編程IO、控制器等面積比接近1:1,Achronix的Speedcoree FPGA直接連接至SoC,不僅能夠?qū)PGA芯片面積減少一半,使FPGA能夠嵌入到SoC中,還能夠減小CB的尺寸、減少PCB的層數(shù)以及提高信號(hào)完整性。

Achronix市場營銷副總裁Steve Mensor

Steve Mensor繼續(xù)說道,Speedcore以內(nèi)部連線方式直接連接至SoC,省去了在外置獨(dú)立FPGA中可見的大型可編程輸入輸出緩沖,能耗得到了降低。Speedcore省去了對獨(dú)立FPGA周邊所有支持性元器件的需求,這些元器件包括電源調(diào)節(jié)器、時(shí)鐘發(fā)生器、電平位移器、無源元件和FPGA冷卻器件,成本也就相應(yīng)的降低。

對于FPGA開發(fā)者而言,軟件工具的重要性不言而喻,Achronix為客戶提供ACE設(shè)計(jì)工具。Steve Mensor表示,Achronix的研究類eFPGA Accelerator應(yīng)用加速項(xiàng)目和測試芯片類eFPGA Accelerator應(yīng)用加速項(xiàng)目,將支持研究機(jī)構(gòu)和測試芯片開發(fā)人員輕松地獲得Achronix的Speedcore eFPGA技術(shù)的許可授權(quán),該項(xiàng)許可包括對接預(yù)先配置的、經(jīng)過流片驗(yàn)證的Speedcore eFPGA IP以及該公司業(yè)內(nèi)一流的ACE設(shè)計(jì)工具。

最后,Steve Mensor提到,Achronix已經(jīng)可以提供基于臺(tái)積電(TSMC)的16納米FinFETPlus(16FF)工藝的SpeedcoreIP產(chǎn)品,并且正在開發(fā)基于臺(tái)積電的7納米工藝的IP。

總結(jié):

隨著機(jī)器學(xué)習(xí)和人工智能的發(fā)展,市場對芯片算力的要求與日俱增,廠商在架構(gòu)和工藝上提升性能的瓶頸逐漸出現(xiàn),新的FPGA技術(shù)可以幫助它們解決這些難題,Achronix的eFPGA技術(shù)在性能和功耗上找到了一個(gè)平衡點(diǎn),解決了企業(yè)的難題。高性能計(jì)算將成為主流的應(yīng)用,未來eFPGA技術(shù)定會(huì)在市場上大放異彩,市場份額逐漸增加。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 摩爾定律
    +關(guān)注

    關(guān)注

    4

    文章

    640

    瀏覽量

    80901
  • efpga
    +關(guān)注

    關(guān)注

    1

    文章

    34

    瀏覽量

    16045

原文標(biāo)題:摩爾定律放緩,eFPGA技術(shù)迎來了最好的發(fā)展時(shí)機(jī)

文章出處:【微信號(hào):FPGAer_Club,微信公眾號(hào):FPGAer俱樂部】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    華大九天Argus 3D重塑3D IC全鏈路PV驗(yàn)證新格局

    隨著摩爾定律逐步逼近物理極限,半導(dǎo)體行業(yè)正轉(zhuǎn)向三維垂直拓展的技術(shù)路徑,以延續(xù)迭代節(jié)奏、實(shí)現(xiàn)“超越摩爾”目標(biāo)。Chiplet為核心的先進(jìn)封裝技術(shù),通過將不同工藝、功能的裸片(Die)異構(gòu)集成,大幅提升
    的頭像 發(fā)表于 12-24 17:05 ?3008次閱讀
    華大九天Argus 3D重塑3D IC全鏈路PV驗(yàn)證新格局

    玻璃基板技術(shù)的現(xiàn)狀和優(yōu)勢

    玻璃基板正在改變半導(dǎo)體封裝產(chǎn)業(yè),通過提供優(yōu)異的電氣和機(jī)械性能來滿足人工智能和高性能計(jì)算應(yīng)用不斷增長的需求。隨著摩爾定律持續(xù)放緩,通過先進(jìn)封裝實(shí)現(xiàn)系統(tǒng)集成已成為達(dá)到最佳性能成本比的主要方法[1]。
    的頭像 發(fā)表于 11-04 11:23 ?2091次閱讀
    玻璃基板技術(shù)的現(xiàn)狀和優(yōu)勢

    Chiplet,改變了芯片

    1965年,英特爾聯(lián)合創(chuàng)始人戈登·摩爾提出了“摩爾定律”。半個(gè)多世紀(jì)以來,這一定律推動(dòng)了集成電路(IC)性能的提升和成本的降低,并成為現(xiàn)代數(shù)字技術(shù)的基礎(chǔ)。摩爾定律指出,半導(dǎo)體芯片上的晶
    的頭像 發(fā)表于 10-17 08:33 ?3153次閱讀
    Chiplet,改變了芯片

    借助AMD無頂蓋封裝技術(shù)應(yīng)對散熱挑戰(zhàn)

    。盡管摩爾定律可能還沒有定論,但登納德縮放已經(jīng)放緩,更高的性能是以更大漏電為代價(jià)的。如果我們縮小芯片面積,而部件功耗沒有相應(yīng)降低,則熱密度將會(huì)增加,這會(huì)促進(jìn)對更高效熱管理解決方案的需求。
    的頭像 發(fā)表于 08-21 09:07 ?924次閱讀

    當(dāng)摩爾定律 “踩剎車” ,三星 、AP、普迪飛共話半導(dǎo)體制造新變革新機(jī)遇

    ,揭示行業(yè)正處于從“晶體管密度驅(qū)動(dòng)”向“系統(tǒng)級(jí)創(chuàng)新”轉(zhuǎn)型的關(guān)鍵節(jié)點(diǎn)。隨著摩爾定律放緩、供應(yīng)鏈分散化政策推進(jìn),一場融合制造技術(shù)革新與供應(yīng)鏈數(shù)字化的產(chǎn)業(yè)變革正在上演。
    的頭像 發(fā)表于 08-19 13:48 ?1351次閱讀
    當(dāng)<b class='flag-5'>摩爾定律</b> “踩剎車” ,三星 、AP、普迪飛共話半導(dǎo)體制造新變革新<b class='flag-5'>機(jī)遇</b>

    AI狂飆, FPGA會(huì)掉隊(duì)嗎? (上)

    摩爾定律說,集成電路上的晶體管數(shù)量大約每兩年翻一番。隨著晶體管尺寸接近物理極限,摩爾定律的原始含義已不再適用,但計(jì)算能力的提升并沒有停止。英偉達(dá)的SOC在過去幾年的發(fā)展中,AI算力大致為每兩年翻一番
    的頭像 發(fā)表于 08-07 09:03 ?1257次閱讀
    AI狂飆, <b class='flag-5'>FPGA</b>會(huì)掉隊(duì)嗎? (上)

    Chiplet與3D封裝技術(shù):后摩爾時(shí)代的芯片革命與屹立芯創(chuàng)的良率保障

    摩爾定律逐漸放緩的背景下,Chiplet(小芯片)技術(shù)和3D封裝成為半導(dǎo)體行業(yè)突破性能與集成度瓶頸的關(guān)鍵路徑。然而,隨著芯片集成度的提高,氣泡缺陷成為影響封裝良率的核心挑戰(zhàn)之一。
    的頭像 發(fā)表于 07-29 14:49 ?1101次閱讀
    Chiplet與3D封裝技術(shù):后<b class='flag-5'>摩爾</b>時(shí)代的芯片革命與屹立芯創(chuàng)的良率保障

    晶心科技:摩爾定律放緩,RISC-V在高性能計(jì)算的重要性突顯

    運(yùn)算還是快速高頻處理計(jì)算數(shù)據(jù),或是超級(jí)電腦,只要設(shè)計(jì)或計(jì)算系統(tǒng)符合三項(xiàng)之一即可稱之為HPC。 摩爾定律走過數(shù)十年,從1970年代開始,世界領(lǐng)導(dǎo)廠商建立晶圓廠、提供制程工藝,在28nm之前取得非常大的成功。然而28nm之后摩爾定律在接近物理極限之前遇到大量的困
    的頭像 發(fā)表于 07-18 11:13 ?4250次閱讀
    晶心科技:<b class='flag-5'>摩爾定律</b><b class='flag-5'>放緩</b>,RISC-V在高性能計(jì)算的重要性突顯

    鰭式場效應(yīng)晶體管的原理和優(yōu)勢

    自半導(dǎo)體晶體管問世以來,集成電路技術(shù)便在摩爾定律的指引下迅猛發(fā)展。摩爾定律預(yù)言,單位面積上的晶體管數(shù)量每兩年翻一番,而這一進(jìn)步在過去幾十年里得到了充分驗(yàn)證。
    的頭像 發(fā)表于 06-03 18:24 ?1908次閱讀
    鰭式場效應(yīng)晶體管的原理和優(yōu)勢

    電力電子中的“摩爾定律”(2)

    04平面磁集成技術(shù)的發(fā)展在此基礎(chǔ)上,平面磁集成技術(shù)開始廣泛應(yīng)用于高功率密度場景,通過將變壓器的繞組(winding)設(shè)計(jì)在pcb電路板上從而代替利茲線,從而極大降低了變壓器的高度。然而pcb的銅帶厚度并不大,一般不會(huì)超過4oz(140μm),因此想要通過pcb傳輸大電流會(huì)有極大的損耗。為
    的頭像 發(fā)表于 05-17 08:33 ?661次閱讀
    電力電子中的“<b class='flag-5'>摩爾定律</b>”(2)

    跨越摩爾定律,新思科技掩膜方案憑何改寫3nm以下芯片游戲規(guī)則

    。 然而,隨著摩爾定律逼近物理極限,傳統(tǒng)掩模設(shè)計(jì)方法面臨巨大挑戰(zhàn),以2nm制程為例,掩膜版上的每個(gè)圖形特征尺寸僅為頭發(fā)絲直徑的五萬分之一,任何微小誤差都可能導(dǎo)致芯片失效。對此,新思科技(Synopsys)推出制造解決方案,尤其是
    的頭像 發(fā)表于 05-16 09:36 ?5904次閱讀
    跨越<b class='flag-5'>摩爾定律</b>,新思科技掩膜方案憑何改寫3nm以下芯片游戲規(guī)則

    電力電子中的“摩爾定律”(1)

    本文是第二屆電力電子科普征文大賽的獲獎(jiǎng)作品,來自上??萍即髮W(xué)劉賾源的投稿。著名的摩爾定律中指出,集成電路每過一定時(shí)間就會(huì)性能翻倍,成本減半。那么電力電子當(dāng)中是否也存在著摩爾定律呢?1965年,英特爾
    的頭像 發(fā)表于 05-10 08:32 ?884次閱讀
    電力電子中的“<b class='flag-5'>摩爾定律</b>”(1)

    玻璃基板在芯片封裝中的應(yīng)用

    自集成電路誕生以來,摩爾定律一直是其發(fā)展的核心驅(qū)動(dòng)力。根據(jù)摩爾定律,集成電路單位面積上的晶體管數(shù)量每18到24個(gè)月翻一番,性能也隨之提升。然而,隨著晶體管尺寸的不斷縮小,制造工藝的復(fù)雜度和成本急劇
    的頭像 發(fā)表于 04-23 11:53 ?3132次閱讀
    玻璃基板在芯片封裝中的應(yīng)用

    淺談Chiplet與先進(jìn)封裝

    隨著半導(dǎo)體行業(yè)的技術(shù)進(jìn)步,尤其是摩爾定律放緩,芯片設(shè)計(jì)和制造商們逐漸轉(zhuǎn)向了更為靈活的解決方案,其中“Chiplet”和“先進(jìn)封裝”成為了熱門的概念。
    的頭像 發(fā)表于 04-14 11:35 ?1612次閱讀
    淺談Chiplet與先進(jìn)封裝

    瑞沃微先進(jìn)封裝:突破摩爾定律枷鎖,助力半導(dǎo)體新飛躍

    在半導(dǎo)體行業(yè)的發(fā)展歷程中,技術(shù)創(chuàng)新始終是推動(dòng)行業(yè)前進(jìn)的核心動(dòng)力。深圳瑞沃微半導(dǎo)體憑借其先進(jìn)封裝技術(shù),用強(qiáng)大的實(shí)力和創(chuàng)新理念,立志將半導(dǎo)體行業(yè)邁向新的高度。 回溯半導(dǎo)體行業(yè)的發(fā)展軌跡,摩爾定律無疑是一個(gè)重要的里程碑
    的頭像 發(fā)表于 03-17 11:33 ?887次閱讀
    瑞沃微先進(jìn)封裝:突破<b class='flag-5'>摩爾定律</b>枷鎖,助力半導(dǎo)體新飛躍