91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

賽靈思公司宣布推出Zynq UltraScale+ MPSoC系列器件

Xilinx賽靈思官微 ? 來源:djl ? 作者:賽靈思 ? 2019-07-29 11:11 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc.,(NASDAQ:XLNX)),今天宣布推出符合汽車級要求的 Zynq UltraScale+ MPSoC 系列器件,其可支持安全攸關(guān)的 ADAS 和自動駕駛系統(tǒng)的開發(fā)。賽靈思汽車級XA Zynq UltraScale+ MPSoC系列不僅通過了 AEC-Q100 測試規(guī)范,還全面符合 ISO26262 ASIL-C 級認證。該產(chǎn)品系列在單一器件內(nèi)集成了功能豐富的 64 位四核 Arm Cortex-A53,雙核 Arm Cortex-R5 處理系統(tǒng)(PS)和賽靈思可編程邏輯(PL)UltraScale 架構(gòu)。這種可擴展的解決方案不僅能提供適和的性能功耗比,同時還可提供至關(guān)重要的功能安全性和保密性功能,因而非常適用于各種汽車客戶平臺。

賽靈思全面符合 ISO26262 ASIL-C 級認證的汽車級 XA Zynq UltraScale+ MPSoC 系列

XA Zynq UltraScale+ MPSoC 系列已通過 Exida 認證,符合 ISO 26262 ASIL-C 級的安全規(guī)范。Exida 是全球領(lǐng)先的自動化和汽車系統(tǒng)安全性和保密性專業(yè)認證公司之一。該產(chǎn)品系列包括專為實時處理功能安全性應(yīng)用而設(shè)計的“安全島(safety island)”,其經(jīng)認證符合 ISO 26262 ASIL-C 級要求。除了安全島之外,可編程邏輯還可用于為特定應(yīng)用(例如監(jiān)視器,看門狗或功能冗余)量身定制額外的安全電路,從而有效地支持在單個集成電路內(nèi)進行 ASIL 分解和容錯架構(gòu)設(shè)計。

基于我們在ADAS方面的成功,我們希望借助全新的XA Zynq MPSoC系列推動滿足安全性和保密性要求的下一代自動駕駛系統(tǒng)開發(fā)。我們?yōu)橘愳`思汽車產(chǎn)品系列的不斷擴展而感到自豪,希望能夠延續(xù)我們12余年的汽車工作經(jīng)驗基礎(chǔ),繼續(xù)為我們的客戶提供卓越的產(chǎn)品。

—— Willard Tu, 賽靈思汽車業(yè)務(wù)部高級總監(jiān)

關(guān)于 Xilinx 在汽車領(lǐng)域的發(fā)展

賽靈思是All Programmable半導體產(chǎn)品的領(lǐng)先企業(yè),實現(xiàn)了更智能的、互聯(lián)的和差異化的系統(tǒng),集成了最高層次的軟件智能、硬件優(yōu)化和任意互聯(lián)功能。賽靈思的汽車級器件用戶能夠運用賽靈思各種軟件環(huán)境,以及用于計算機視覺、機器學習、傳感器融合和互聯(lián)功能的構(gòu)建模塊,打造自己獨特的 ADAS 和全自動駕駛平臺。面對不斷演變的傳感器和算法,賽靈思能提供最具靈活性與適應(yīng)性的汽車級方案,具備最快的響應(yīng)速度和最的低功耗,可以滿足客戶開發(fā)新一代差異化系統(tǒng)的要求。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 集成電路
    +關(guān)注

    關(guān)注

    5452

    文章

    12568

    瀏覽量

    374478
  • 監(jiān)視器
    +關(guān)注

    關(guān)注

    1

    文章

    804

    瀏覽量

    35085
  • 自動駕駛
    +關(guān)注

    關(guān)注

    793

    文章

    14878

    瀏覽量

    179751
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    如何在Zynq UltraScale+ MPSoC平臺上通過JTAG啟動嵌入式Linux鏡像

    流程教程)。本文則進一步講解如何在 Zynq UltraScale+ MPSoC 平臺上通過 JTAG 逐步啟動 Linux,并提供了完整的過程與關(guān)鍵命令。只要按步驟操作,即使是復雜的 Linux 鏡像也能成功通過 JTAG 啟
    的頭像 發(fā)表于 01-13 11:45 ?4275次閱讀

    Zynq全可編程片上系統(tǒng)詳解

    Zynq 是由(Xilinx,現(xiàn)為 AMD 的一部分)推出的一系列全可編程片上系統(tǒng)。它的革
    的頭像 發(fā)表于 01-13 11:41 ?1822次閱讀
    <b class='flag-5'>Zynq</b>全可編程片上系統(tǒng)詳解

    新品上市!AMD Zynq UltraScale+MPSoC EG異構(gòu)多處理開發(fā)平臺

    。AMDZynqUltraScale+MPSoCEG系列是AMD推出的高性能多處理器系統(tǒng)芯片(MPSoC),主要面向需要強大處理能力和靈活硬件加速的復雜應(yīng)用。集成了高性能
    的頭像 發(fā)表于 01-12 08:18 ?1014次閱讀
    新品上市!AMD <b class='flag-5'>Zynq</b> <b class='flag-5'>UltraScale+MPSoC</b> EG異構(gòu)多處理開發(fā)平臺

    如何在ZYNQ本地部署DeepSeek模型

    一個將最小號 DeepSeek 模型部署到 AMD Zynq UltraScale+ MPSoC 處理系統(tǒng)的項目。
    的頭像 發(fā)表于 12-19 15:43 ?7564次閱讀
    如何在<b class='flag-5'>ZYNQ</b>本地部署DeepSeek模型

    工程師必入!288 元解鎖開發(fā)板

    做項目、練技術(shù)、備賽事卻找不到高性價比開發(fā)板?合眾恒躍重磅福利——ZYNQ系列開發(fā)板限時特惠,HZ-XC-7Z010-SP_EVM寵粉
    的頭像 發(fā)表于 12-17 17:48 ?748次閱讀
    工程師必入!288 元解鎖<b class='flag-5'>賽</b><b class='flag-5'>靈</b><b class='flag-5'>思</b>開發(fā)板

    AMD UltraScale架構(gòu):高性能FPGA與SoC的技術(shù)剖析

    ? FPGA.pdf 架構(gòu)概述 UltraScale架構(gòu)涵蓋了高性能FPGA、MPSoC和RFSoC等多個產(chǎn)品系列,旨在通過創(chuàng)新技術(shù)滿足廣泛的系統(tǒng)需求,同時降低總功耗。不同系列的產(chǎn)
    的頭像 發(fā)表于 12-15 14:35 ?547次閱讀

    AMD EV系列器件VCU Control Software簡介

    。AMD的ZYNQ MPSOC EV系列器件,是ZYNQ MPSOC集成了H.264/H.265
    的頭像 發(fā)表于 12-10 14:45 ?4279次閱讀
    AMD EV<b class='flag-5'>系列</b><b class='flag-5'>器件</b>VCU Control Software簡介

    ALINX教程分享_Zynq UltraScale+ MPSoC PYNQ3.1.2移植

    本教程在 Ubuntu22.04.1 虛擬機中安裝了 Xilinx 2024.1 的開發(fā)環(huán)境,基于該環(huán)境從源碼編譯 PYNQ 3.1.2 工程,生成能夠在 ALINX AXU15EGB 開發(fā)板上運行的 PYNQ 系統(tǒng)鏡像。
    的頭像 發(fā)表于 11-30 16:06 ?5982次閱讀
    ALINX教程分享_<b class='flag-5'>Zynq</b> <b class='flag-5'>UltraScale+</b> <b class='flag-5'>MPSoC</b> PYNQ3.1.2移植

    Zynq MPSoC PS側(cè)PCIe高速DMA互連解決方案

    在涉及Xilinx Zynq UltraScale+ MPSoC的項目中,實現(xiàn)設(shè)備間高速、低延遲的數(shù)據(jù)傳輸往往是核心需求之一。PCIe(尤其PS側(cè))結(jié)合DMA(直接內(nèi)存訪問)正是滿足這類需求的理想技術(shù)方案。
    的頭像 發(fā)表于 10-22 13:53 ?3843次閱讀
    雙<b class='flag-5'>Zynq</b> <b class='flag-5'>MPSoC</b> PS側(cè)PCIe高速DMA互連解決方案

    AMD Spartan UltraScale+ FPGA的優(yōu)勢和亮點

    AMD Spartan UltraScale+ FPGA 集小型封裝、先進的 I/O 功能與低功耗等優(yōu)勢于一體。該系列 FPGA 配備高速 16.3 Gb/s 收發(fā)器、內(nèi)置的外部內(nèi)存控制器以及
    的頭像 發(fā)表于 10-17 10:16 ?774次閱讀
    AMD Spartan <b class='flag-5'>UltraScale+</b> FPGA的優(yōu)勢和亮點

    AMD Vivado IP integrator的基本功能特性

    我們還將帶您了解在 AMD Zynq UltraScale+ MPSoC 開發(fā)板與 AMD Versal 自適應(yīng) SoC 開發(fā)板上使用 IP integrator 時,兩種設(shè)計流程之間存在的差異。
    的頭像 發(fā)表于 10-07 13:02 ?2109次閱讀
    AMD Vivado IP integrator的基本功能特性

    浙江電子科技有限公司產(chǎn)品手冊-元器件

    器件產(chǎn)品選型手冊
    發(fā)表于 09-23 16:47 ?0次下載

    璞致電子 UltraScale+ RFSoC 架構(gòu)下的軟件無線電旗艦開發(fā)平臺

    璞致電子 PZ-ZU49DR-KFB 開發(fā)板基于 Xilinx ZYNQ UltraScale+ RFSoC XCZU49DR 主控制器,以 "ARM+FPGA 異構(gòu)架構(gòu)" 為
    的頭像 發(fā)表于 08-06 10:08 ?1141次閱讀
    璞致電子 <b class='flag-5'>UltraScale+</b> RFSoC 架構(gòu)下的軟件無線電旗艦開發(fā)平臺

    AMD Spartan UltraScale+ FPGA 開始量產(chǎn)出貨

    高 I/O、低功耗及先進的安全功能,適用于成本敏感型邊緣應(yīng)用 AMD 很高興宣布,Spartan UltraScale+ 成本優(yōu)化型系列的首批器件現(xiàn)已投入量產(chǎn)! 三款最小型的
    的頭像 發(fā)表于 06-18 10:32 ?2309次閱讀
    AMD Spartan <b class='flag-5'>UltraScale+</b> FPGA 開始量產(chǎn)出貨

    Xilinx Ultrascale系列FPGA的時鐘資源與架構(gòu)解析

    Ultrascale開發(fā)的支持包含步進功能的增強型FPGA架構(gòu),相比7系列的28nm工藝,Ult
    的頭像 發(fā)表于 04-24 11:29 ?2589次閱讀
    Xilinx <b class='flag-5'>Ultrascale</b><b class='flag-5'>系列</b>FPGA的時鐘資源與架構(gòu)解析