動(dòng)態(tài)
-
發(fā)布了文章 2022-11-19 20:49
成功案例 I 豐田利用自動(dòng) CFD 預(yù)處理大幅縮短仿真用時(shí)
為汽車(chē)應(yīng)用建立出詳細(xì)、便于仿真的CFD模型并非易事,需要進(jìn)行大量的手動(dòng)操作。這是每家OEM都會(huì)面臨的難題,而豐田汽車(chē)歐洲公司希望為此找到解決方案,進(jìn)而大幅縮短整體設(shè)計(jì)周期。最終,他們通過(guò)創(chuàng)新的CFD預(yù)處理工作流程完全消除了此前的手動(dòng)流程。豐田水密幾何表面,可自動(dòng)創(chuàng)建出密封補(bǔ)丁要準(zhǔn)確預(yù)測(cè)車(chē)輛的外部空氣動(dòng)力學(xué)、加熱、通風(fēng)和空調(diào)效果,需要建立包含大量CAD格式器件1.7k瀏覽量 -
發(fā)布了文章 2022-11-19 20:46
技術(shù)資訊 I 電源分配網(wǎng)絡(luò)阻抗分析概述
本文要點(diǎn)電源分配網(wǎng)絡(luò)(PDN)的阻抗取決于PCB中的導(dǎo)體、電介質(zhì)基板材料和電容的排列。當(dāng)用寬帶電流脈沖激勵(lì)時(shí),所有PDN都會(huì)表現(xiàn)出欠阻尼振蕩和復(fù)雜的諧振響應(yīng)。通過(guò)兩種高分辨率測(cè)量和一些后期處理,借助一些基本的計(jì)算可以在很高的帶寬內(nèi)確定PDN阻抗。盡管PCB上的電源分配網(wǎng)絡(luò)(PDN)是由導(dǎo)體組成的,但它有一個(gè)阻抗譜。另外,PCB中功率調(diào)節(jié)的性質(zhì)意味著,輸送到負(fù)5.5k瀏覽量 -
發(fā)布了文章 2022-11-16 23:56
技術(shù)資訊 | 如何以可持續(xù)的方式制造 PCB
本文要點(diǎn)信譽(yù)良好的PCB制造商會(huì)遵守RoHS、REACH和其他監(jiān)管標(biāo)準(zhǔn)。選擇合適的PCB制造商時(shí)要檢查他們的RoHS和REACH合規(guī)信息。替代解決方案正在促使PCB制造業(yè)關(guān)注可持續(xù)性。曾幾何時(shí),PCB行業(yè)對(duì)環(huán)境的影響引發(fā)了質(zhì)疑。復(fù)雜的多步驟制造工藝依賴(lài)于乙二醇醚等溶劑和有毒化學(xué)品,包括甲醛、二甲基甲酰胺和鉛。例如,PCB蝕刻過(guò)程中的沖洗水含有高濃度的銅、鉛、 -
發(fā)布了文章 2022-11-16 23:54
技術(shù)資訊 I 3D-IC 中 硅通孔TSV 的設(shè)計(jì)與制造
本文要點(diǎn):3D集成電路需要一種方法來(lái)連接封裝中垂直堆疊的多個(gè)裸片由此,與制造工藝相匹配的硅通孔(Through-SiliconVias,TSV)設(shè)計(jì)應(yīng)運(yùn)而生硅通孔設(shè)計(jì)有助于實(shí)現(xiàn)更先進(jìn)的封裝能力,可以在封裝的不同部分混用不同的通孔設(shè)計(jì)3D集成電路或2.5D封裝方法,以及新的處理器和ASIC,都依賴(lài)于以某種方式來(lái)連接封裝上相互堆疊的裸片。硅通孔是一種主要的互連技2.4k瀏覽量 -
發(fā)布了文章 2022-11-16 23:51
GD32 ARM 設(shè)計(jì)硬件全流程 I 第九期:布局的操作技巧、優(yōu)化方法及三維模型的檢查設(shè)計(jì)
本系列課程采用了GD32E230芯片為核心的硬件設(shè)計(jì)基礎(chǔ),以CadenceAllegroSPB17.4版本為設(shè)計(jì)工具,涵蓋了從原理圖的設(shè)計(jì)構(gòu)思開(kāi)始,到錯(cuò)誤檢查、網(wǎng)絡(luò)表生產(chǎn)、封裝庫(kù)制作;同步進(jìn)入PCB、3D模型制作、布局、規(guī)則、布線、文件輸出等全流程經(jīng)典操作。點(diǎn)擊圖片或在微信后臺(tái)回復(fù)關(guān)鍵詞“GD32”,了解完整課程詳情!1第九期:布局的操作技巧、優(yōu)化方法及三維1.4k瀏覽量 -
發(fā)布了文章 2022-11-16 23:50
技術(shù)資訊 | IPC器件間距設(shè)置指南
點(diǎn)擊上方“藍(lán)字”,輕松關(guān)注我們本文要點(diǎn)IPC器件間距指南旨在確保器件和電路的間距足夠大,以盡量減少物理重疊和電氣干擾。鉆孔的間距很重要,因?yàn)殂@孔的功能會(huì)受到器件間距以及PCB本身所用材料的影響。IPC器件間距指南會(huì)影響電路設(shè)計(jì),因?yàn)槠渲幸?guī)定了許多關(guān)于導(dǎo)體的具體要求。IPC是一個(gè)國(guó)際電子組織,定義了制造PCB的標(biāo)準(zhǔn)。這些標(biāo)準(zhǔn)非常詳盡,有數(shù)千頁(yè)之多,其中制定的最3k瀏覽量 -
發(fā)布了文章 2022-11-16 23:47
GD32 ARM 設(shè)計(jì)硬件全流程 I 第十期:PCB 規(guī)則設(shè)置、模塊布線、內(nèi)電層處理及絲印設(shè)置技巧
本系列課程采用了GD32E230芯片為核心的硬件設(shè)計(jì)基礎(chǔ),以CadenceAllegroSPB17.4版本為設(shè)計(jì)工具,涵蓋了從原理圖的設(shè)計(jì)構(gòu)思開(kāi)始,到錯(cuò)誤檢查、網(wǎng)絡(luò)表生產(chǎn)、封裝庫(kù)制作;同步進(jìn)入PCB、3D模型制作、布局、規(guī)則、布線、文件輸出等全流程經(jīng)典操作。點(diǎn)擊圖片或在微信后臺(tái)回復(fù)關(guān)鍵詞“GD32”,獲取完整課程章節(jié)列表與錄播匯總頁(yè)面鏈接!1第十期:規(guī)則設(shè)置 -
發(fā)布了文章 2022-11-16 23:45
2022 SPB 17.4 版本更新 I SystemPI 允許自定義搭建鏈路進(jìn)行系統(tǒng)級(jí)電壓降仿真分析
Allegro和Sigrity軟件最新發(fā)布了一系列的產(chǎn)品更新(SPB17.4QIR4release)。我們將通過(guò)實(shí)例講解、視頻演示讓您深入了解AllegroPCBEditor、AllegroSystemCapture、AllegroPackageDesignerPlus(本期內(nèi)容)、SigrityAurora、SigritySystemSI、SigrityS2.3k瀏覽量 -
發(fā)布了文章 2022-11-16 23:42
2022 SPB 17.4 版本更新 I Sigrity SystemPI 允許自定義搭建鏈路進(jìn)行系統(tǒng)級(jí)PDN和電源紋波分析
Allegro和Sigrity軟件最新發(fā)布了一系列的產(chǎn)品更新(SPB17.4QIR4release)。我們將通過(guò)實(shí)例講解、視頻演示讓您深入了解AllegroPCBEditor、AllegroSystemCapture、AllegroPackageDesignerPlus(本期內(nèi)容)、SigrityAurora、SigritySystemSI、SigrityS5k瀏覽量 -
發(fā)布了文章 2022-11-16 23:40
GD32 ARM 設(shè)計(jì)硬件全流程 I 第十一期:PCB 后處理及批量處理方法、光繪的設(shè)置及輸出技巧項(xiàng)目歸類(lèi)與總結(jié)
本系列課程采用了GD32E230芯片為核心的硬件設(shè)計(jì)基礎(chǔ),以CadenceAllegroSPB17.4版本為設(shè)計(jì)工具,涵蓋了從原理圖的設(shè)計(jì)構(gòu)思開(kāi)始,到錯(cuò)誤檢查、網(wǎng)絡(luò)表生產(chǎn)、封裝庫(kù)制作;同步進(jìn)入PCB、3D模型制作、布局、規(guī)則、布線、文件輸出等全流程經(jīng)典操作。點(diǎn)擊圖片或在微信后臺(tái)回復(fù)關(guān)鍵詞“GD32”,立即更多課程詳情!1第十一期:PCB后處理及批量處理方法、