完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
數(shù)據(jù): Dual Asynchronous Communications Element With FIFO 數(shù)據(jù)表
TL16C552是流行的TL16C550異步通信元件(ACE)的增強(qiáng)型雙通道版本。該器件在微機(jī)或微處理器系統(tǒng)中同時(shí)提供兩個(gè)串行輸入/輸出接口。每個(gè)通道對(duì)從外圍設(shè)備或調(diào)制解調(diào)器接收的數(shù)據(jù)字符執(zhí)行串行到并行轉(zhuǎn)換,并對(duì)由CPU傳輸?shù)臄?shù)據(jù)字符進(jìn)行并行到串行轉(zhuǎn)換。在功能操作期間,CPU可以隨時(shí)讀取雙ACE的每個(gè)通道的完整狀態(tài)。獲得的信息包括正在執(zhí)行的傳輸操作的類型和條件以及錯(cuò)誤條件。
除了雙通信接口功能外,TL16C552還為用戶提供了完全支持并行Centronics型打印機(jī)的完全雙向并行數(shù)據(jù)端口。并行端口和兩個(gè)串行端口為IBM PC /AT兼容計(jì)算機(jī)提供單個(gè)設(shè)備,以便為三個(gè)系統(tǒng)端口提供服務(wù)。
包含一個(gè)可編程波特率發(fā)生器,它可以將定時(shí)參考時(shí)鐘輸入除以1和(2 16 - 1)之間的除數(shù)。
TL16C552采用68引腳塑料引線芯片載體封裝。
IBM PC /AT是International Business Machines Corporation的商標(biāo)。< /small>
| ? |
|---|
| Number of Channels (#) |
| FIFOs (bytes) |
| Rx FIFO Trigger Levels (#) |
| Tx FIFO Trigger Levels (#) |
| Programmable FIFO Trigger Levels |
| CPU Interface |
| Baud Rate (max) at Vcc = 1.8V and with 16X Sampling (Mbps) |
| Baud Rate (max) at Vcc = 2.5V and with 16X Sampling (Mbps) |
| Baud Rate (max) at Vcc = 3.3V and with 16X Sampling (Mbps) |
| Baud Rate (max) at Vcc = 5.0V and with 16X Sampling (Mbps) |
| Operating Voltage (V) |
| Auto RTS/CTS |
| Rating |
| Operating Temperature Range (C) |
| Package Group |
| ? |
| TL16C552 |
|---|
| 2 ? ? |
| 16 ? ? |
| 4 ? ? |
| N/A ? ? |
| No ? ? |
| X86 ? ? |
| N/A ? ? |
| N/A ? ? |
| N/A ? ? |
| 1 ? ? |
| 5 ? ? |
| Yes ? ? |
| Catalog ? ? |
| 0 to 70 ? ? |
| PLCC ? ? |
| 無樣片 |