完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
數(shù)據(jù): SN74LVCE161284 數(shù)據(jù)表
SN74LVCE161284設(shè)計(jì)用于3 V至3.6 V V CC 操作。該設(shè)備提供數(shù)據(jù)總線之間的異步雙向通信。控制功能實(shí)現(xiàn)最大限度地減少了外部時(shí)序要求。
該器件有8個(gè)雙向位;當(dāng)方向控制輸入(DIR)為高時(shí),數(shù)據(jù)可以在A到B方向上流動(dòng);當(dāng)DIR為低時(shí),數(shù)據(jù)可以在B到A方向上流動(dòng)。該設(shè)備還有五個(gè)驅(qū)動(dòng)電纜側(cè)的驅(qū)動(dòng)器和四個(gè)接收器。 SN74LVCE161284有一個(gè)專用于HOST LOGIC線路的接收器和一個(gè)驅(qū)動(dòng)PERI LOGIC線路的驅(qū)動(dòng)器。
輸出驅(qū)動(dòng)模式由高驅(qū)動(dòng)(HD)控制引腳決定。當(dāng)HD為高電平時(shí),輸出采用圖騰柱配置,而當(dāng)HD為低電平時(shí)采用開漏配置。這符合IEEE Std 1284-I(1級(jí))和IEEE Std 1284-II(2級(jí))并行外設(shè)接口規(guī)范中規(guī)定的驅(qū)動(dòng)要求。除了HOST LOGIC IN和外設(shè)邏輯輸出(PERI LOGIC OUT)之外,所有電纜側(cè)引腳都有1.4-k 集成上拉電阻。如果相關(guān)的輸出驅(qū)動(dòng)器處于低電平狀態(tài)或輸出電壓高于V CC CABLE,則上拉電阻將關(guān)閉。如果V CC CABLE關(guān)閉,則PERI LOGIC OUT設(shè)置為低。
設(shè)備有兩個(gè)電源電壓。 V CC 設(shè)計(jì)用于3 V至3.6 V操作。 V CC CABLE僅提供電纜側(cè)的輸入和輸出緩沖器,設(shè)計(jì)用于3 V至3.6 V和4.7 V至5.5 V操作。即使V CC CABLE為3 V至3.6 V,電纜側(cè)I /O引腳也具有5 V容差。
Y輸出(Y9 ?? Y13)保持不變上電后處于高電平狀態(tài),直到相關(guān)輸入(A9 ?? A13)變高。當(dāng)相關(guān)輸入變?yōu)楦唠娖綍r(shí),所有Y輸出均被激活,相關(guān)輸入的非反相信號(hào)通過Y輸出驅(qū)動(dòng)。此特殊功能可防止因電源打開時(shí)電纜中的BUSY信號(hào)無效而導(dǎo)致打印機(jī)系統(tǒng)錯(cuò)誤。
集成在所有漏極開路輸出上的上拉電阻消除了對(duì)分立電阻的需求
| ? |
|---|
| Bits (#) |
| Pin/Package |
| Rating |
| ? |
| SN74LVCE161284 |
|---|
| 19 ? ? |
| 48SSOP 48TSSOP ? ? |
| Catalog ? ? |