資料介紹
FPGA在系統(tǒng)中表現(xiàn)出的特性是由芯片制造的半導(dǎo)體工藝決定的,當(dāng)然它們之間的關(guān)系比較復(fù)雜。過(guò)去,在每一節(jié)點(diǎn)會(huì)改進(jìn)工藝的各個(gè)方面,每一新器件的最佳工藝選擇是尺寸最小的最新工藝?,F(xiàn)在,情況已不再如此。
取而代之的是,當(dāng)今的可編程邏輯供應(yīng)商必須研究各種工藝選擇,才能滿足采用FPGA的設(shè)計(jì)的各類(lèi)需求。本文將介紹三類(lèi)工藝特性,它們與現(xiàn)代FPGA內(nèi)部結(jié)構(gòu)的聯(lián)系,以及FPGA對(duì)采用了這些工藝的系統(tǒng)的影響。其中將特別介紹圍繞名為FinFET的晶體管加速應(yīng)用的革命性變革,Altera怎樣采用獨(dú)特的FinFET工藝,特別是Intel的14nm三柵極工藝進(jìn)一步提高FPGA密度、性能和功效,而這是平面FET技術(shù)發(fā)展根本無(wú)法實(shí)現(xiàn)的。
工藝特性
對(duì)于IC設(shè)計(jì)人員,有三類(lèi)由工藝決定的特性,這些特性一起體現(xiàn)了工藝。它們是特征層距、晶體管行為和可用性。
層距是指成品IC類(lèi)似特性之間的最小間隔,有助于確定管芯尺寸和容量,還能夠間接地決定電路速率和功耗。管芯的每一特征層——晶體管、本地互聯(lián)、接觸,以及連續(xù)的上面金屬層,都有自己的層距。由工藝工程師根據(jù)光刻極限和其他工藝約束、成本以及工藝設(shè)計(jì)人員認(rèn)為客戶會(huì)怎樣使用工藝來(lái)選擇這些不同層的間距。這些層距相互作用,決定了某一類(lèi)電路中晶體管的實(shí)際密度。
讓我們從底層開(kāi)始。在某一電路中封裝多少晶體管大致取決于兩個(gè)問(wèn)題:晶體管能夠靠得多近,互聯(lián)之間有多大的間距才能滿足它們的連接要求。兩者都會(huì)帶來(lái)限制,這取決于電路設(shè)計(jì)和布局。當(dāng)然,晶體管能夠封裝的距離有多近取決于其大小和形狀。
從本地互聯(lián)、接觸層往上,越到上面的金屬層堆疊(圖1),層距就越會(huì)急劇增大。一般而言,本地互聯(lián)和下面金屬層連接附近的晶體管,決定了標(biāo)準(zhǔn)單元或者SRAM等仔細(xì)封裝的結(jié)構(gòu)的密度。上面的金屬層連接電路,最終將功能模塊連接起來(lái),實(shí)現(xiàn)總線連線,分配電源和時(shí)鐘連接。上層的數(shù)量和層距對(duì)于芯片設(shè)計(jì)人員而言也非常重要,這是因?yàn)樗鼈儧Q定了芯片不同部分之間連接的帶寬和功耗。

圖1.堆疊越高,金屬層距越大,如這一傳統(tǒng)的Altera CPLD所示。
晶體管特性
最簡(jiǎn)單的情況是,數(shù)字設(shè)計(jì)人員對(duì)于其晶體管只關(guān)心三方面:它們有多大、晶體管開(kāi)關(guān)能有多快、它們的功耗有多大。多年來(lái),這三方面互相協(xié)調(diào)發(fā)展的非常好:每一新工藝節(jié)點(diǎn)的晶體管尺寸都在減小,開(kāi)關(guān)更快,功耗更低。
但在最近的工藝代,隨著晶體管尺寸的減小,功耗分成了兩個(gè)不同的部分:由開(kāi)關(guān)活動(dòng)造成的動(dòng)態(tài)功耗,以及晶體管無(wú)法關(guān)斷的電流所消耗的泄漏功耗。速度和動(dòng)態(tài)功耗一直是相關(guān)的,在每一新工藝節(jié)點(diǎn),速度逐漸提高,開(kāi)關(guān)功耗慢慢下降,而靜態(tài)功耗在每一新節(jié)點(diǎn)都在增大?,F(xiàn)在,如果希望晶體管非常快地進(jìn)行開(kāi)關(guān),那么,它會(huì)泄漏。如果希望降低泄漏電流,晶體管的速度就會(huì)變慢。相應(yīng)地在芯片級(jí),某些28nm SoC,一半的功耗都是靜態(tài)泄漏功耗。
工藝和電路設(shè)計(jì)人員對(duì)此進(jìn)行了反擊。工藝工程師為芯片設(shè)計(jì)人員提供了具有不同速度和泄漏電流的各類(lèi)晶體管。電路設(shè)計(jì)人員仔細(xì)地選擇了晶體管,考慮了它們的關(guān)斷時(shí)鐘能力和供電電壓,以便有效的管理功耗。這些創(chuàng)新使得設(shè)計(jì)人員能夠開(kāi)發(fā)基于單元的數(shù)字模塊,同時(shí)具有較好的峰值性能和較低的泄漏。
取而代之的是,當(dāng)今的可編程邏輯供應(yīng)商必須研究各種工藝選擇,才能滿足采用FPGA的設(shè)計(jì)的各類(lèi)需求。本文將介紹三類(lèi)工藝特性,它們與現(xiàn)代FPGA內(nèi)部結(jié)構(gòu)的聯(lián)系,以及FPGA對(duì)采用了這些工藝的系統(tǒng)的影響。其中將特別介紹圍繞名為FinFET的晶體管加速應(yīng)用的革命性變革,Altera怎樣采用獨(dú)特的FinFET工藝,特別是Intel的14nm三柵極工藝進(jìn)一步提高FPGA密度、性能和功效,而這是平面FET技術(shù)發(fā)展根本無(wú)法實(shí)現(xiàn)的。
工藝特性
對(duì)于IC設(shè)計(jì)人員,有三類(lèi)由工藝決定的特性,這些特性一起體現(xiàn)了工藝。它們是特征層距、晶體管行為和可用性。
層距是指成品IC類(lèi)似特性之間的最小間隔,有助于確定管芯尺寸和容量,還能夠間接地決定電路速率和功耗。管芯的每一特征層——晶體管、本地互聯(lián)、接觸,以及連續(xù)的上面金屬層,都有自己的層距。由工藝工程師根據(jù)光刻極限和其他工藝約束、成本以及工藝設(shè)計(jì)人員認(rèn)為客戶會(huì)怎樣使用工藝來(lái)選擇這些不同層的間距。這些層距相互作用,決定了某一類(lèi)電路中晶體管的實(shí)際密度。
讓我們從底層開(kāi)始。在某一電路中封裝多少晶體管大致取決于兩個(gè)問(wèn)題:晶體管能夠靠得多近,互聯(lián)之間有多大的間距才能滿足它們的連接要求。兩者都會(huì)帶來(lái)限制,這取決于電路設(shè)計(jì)和布局。當(dāng)然,晶體管能夠封裝的距離有多近取決于其大小和形狀。
從本地互聯(lián)、接觸層往上,越到上面的金屬層堆疊(圖1),層距就越會(huì)急劇增大。一般而言,本地互聯(lián)和下面金屬層連接附近的晶體管,決定了標(biāo)準(zhǔn)單元或者SRAM等仔細(xì)封裝的結(jié)構(gòu)的密度。上面的金屬層連接電路,最終將功能模塊連接起來(lái),實(shí)現(xiàn)總線連線,分配電源和時(shí)鐘連接。上層的數(shù)量和層距對(duì)于芯片設(shè)計(jì)人員而言也非常重要,這是因?yàn)樗鼈儧Q定了芯片不同部分之間連接的帶寬和功耗。

圖1.堆疊越高,金屬層距越大,如這一傳統(tǒng)的Altera CPLD所示。
晶體管特性
最簡(jiǎn)單的情況是,數(shù)字設(shè)計(jì)人員對(duì)于其晶體管只關(guān)心三方面:它們有多大、晶體管開(kāi)關(guān)能有多快、它們的功耗有多大。多年來(lái),這三方面互相協(xié)調(diào)發(fā)展的非常好:每一新工藝節(jié)點(diǎn)的晶體管尺寸都在減小,開(kāi)關(guān)更快,功耗更低。
但在最近的工藝代,隨著晶體管尺寸的減小,功耗分成了兩個(gè)不同的部分:由開(kāi)關(guān)活動(dòng)造成的動(dòng)態(tài)功耗,以及晶體管無(wú)法關(guān)斷的電流所消耗的泄漏功耗。速度和動(dòng)態(tài)功耗一直是相關(guān)的,在每一新工藝節(jié)點(diǎn),速度逐漸提高,開(kāi)關(guān)功耗慢慢下降,而靜態(tài)功耗在每一新節(jié)點(diǎn)都在增大?,F(xiàn)在,如果希望晶體管非常快地進(jìn)行開(kāi)關(guān),那么,它會(huì)泄漏。如果希望降低泄漏電流,晶體管的速度就會(huì)變慢。相應(yīng)地在芯片級(jí),某些28nm SoC,一半的功耗都是靜態(tài)泄漏功耗。
工藝和電路設(shè)計(jì)人員對(duì)此進(jìn)行了反擊。工藝工程師為芯片設(shè)計(jì)人員提供了具有不同速度和泄漏電流的各類(lèi)晶體管。電路設(shè)計(jì)人員仔細(xì)地選擇了晶體管,考慮了它們的關(guān)斷時(shí)鐘能力和供電電壓,以便有效的管理功耗。這些創(chuàng)新使得設(shè)計(jì)人員能夠開(kāi)發(fā)基于單元的數(shù)字模塊,同時(shí)具有較好的峰值性能和較低的泄漏。
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- 滿足差異化需求 FTTH用光纜需科學(xué)合理選擇
- 淺談ADC按鍵的應(yīng)用設(shè)計(jì)
- 華秋DFM-支持在線制版工藝選擇 0次下載
- 華秋DFM-支持在線制版工藝選擇 0次下載
- 如何通過(guò)功率器件滿足工業(yè)電源需求? 8次下載
- 基于FPGA和DSP的機(jī)載圖形顯示系統(tǒng) 36次下載
- 淺談西門(mén)子SCL編程 37次下載
- 一個(gè)機(jī)器學(xué)習(xí)系統(tǒng)的需求建模與決策選擇 3次下載
- 如何選擇國(guó)產(chǎn)化替代FPGA產(chǎn)品資料下載
- 越來(lái)越高的帶寬需求要怎樣的通信衛(wèi)星來(lái)配合
- FPGA視頻教程之學(xué)習(xí)FPGA選擇verilog還是vhdl詳細(xì)資料說(shuō)明 24次下載
- FPGA視頻教程之怎樣開(kāi)始一個(gè)簡(jiǎn)單的FPGA設(shè)計(jì) 8次下載
- Xilinx 7系列FPGA的數(shù)據(jù)手冊(cè)詳細(xì)資料概述 81次下載
- 為您的FPGA選擇合適的電源 59次下載
- 客車(chē)蒙皮的成型及安裝工藝
- 怎樣選擇合適的MOSFET 1k次閱讀
- 【smt工藝】無(wú)鉛錫膏爐溫曲線怎樣設(shè)定? 3.2k次閱讀
- fpga軟件是什么意思 2.4k次閱讀
- 怎樣選擇雙工位氣密性檢測(cè)儀 828次閱讀
- Xilinx fpga芯片系列有哪些 5.7k次閱讀
- 優(yōu)化MOSFET以滿足特定應(yīng)用的需求 1.2k次閱讀
- Achronix Speedster7t FPGA如何運(yùn)用GDDR6滿足網(wǎng)絡(luò)產(chǎn)品的高帶寬需求 2k次閱讀
- FPGA芯片的工藝結(jié)構(gòu) 4.8k次閱讀
- 數(shù)字電源模塊在FPGA供電設(shè)計(jì)的應(yīng)用 2.5k次閱讀
- 開(kāi)發(fā)FPGA的第一步,當(dāng)然是選擇一片符合設(shè)計(jì)需求的芯片 6.3k次閱讀
- FPGA電源需求供電要求解析 6.2k次閱讀
- 如何滿足高性能時(shí)鐘IC需求 5.1k次閱讀
- 如何滿足復(fù)雜系統(tǒng)的高性能時(shí)序需求? 1.2k次閱讀
- 如何選擇滿足FPGA設(shè)計(jì)需求的工藝? 2.1k次閱讀
- 怎樣為自己的設(shè)計(jì)選擇Altera Cyclone V FPGA? 2.7k次閱讀
下載排行
本周
- 1MDD品牌三極管MMBT3906數(shù)據(jù)手冊(cè)
- 2.33 MB | 次下載 | 免費(fèi)
- 2MDD品牌三極管S9012數(shù)據(jù)手冊(cè)
- 2.62 MB | 次下載 | 免費(fèi)
- 3聯(lián)想flex2-14D/15D說(shuō)明書(shū)
- 4.92 MB | 次下載 | 免費(fèi)
- 4收音環(huán)繞擴(kuò)音機(jī) AVR-1507手冊(cè)
- 2.50 MB | 次下載 | 免費(fèi)
- 524Pin Type-C連接器設(shè)計(jì)報(bào)告
- 1.06 MB | 次下載 | 免費(fèi)
- 6新一代網(wǎng)絡(luò)可視化(NPB 2.0)
- 3.40 MB | 次下載 | 免費(fèi)
- 7MS1000TA 超聲波測(cè)量模擬前端芯片技術(shù)手冊(cè)
- 0.60 MB | 次下載 | 免費(fèi)
- 8MS1022高精度時(shí)間測(cè)量(TDC)電路數(shù)據(jù)手冊(cè)
- 1.81 MB | 次下載 | 免費(fèi)
本月
- 1愛(ài)華AIWA HS-J202維修手冊(cè)
- 3.34 MB | 37次下載 | 免費(fèi)
- 2PC5502負(fù)載均流控制電路數(shù)據(jù)手冊(cè)
- 1.63 MB | 23次下載 | 免費(fèi)
- 3NB-IoT芯片廠商的資料說(shuō)明
- 0.31 MB | 22次下載 | 1 積分
- 4H110主板CPU PWM芯片ISL95858HRZ-T核心供電電路圖資料
- 0.63 MB | 6次下載 | 1 積分
- 5UWB653Pro USB口測(cè)距通信定位模塊規(guī)格書(shū)
- 838.47 KB | 5次下載 | 免費(fèi)
- 6技嘉H110主板IT8628E_BX IO電路圖資料
- 2.61 MB | 4次下載 | 1 積分
- 7蘇泊爾DCL6907(即CHK-S007)單芯片電磁爐原理圖資料
- 0.04 MB | 4次下載 | 1 積分
- 8100W準(zhǔn)諧振反激式恒流電源電路圖資料
- 0.09 MB | 2次下載 | 1 積分
總榜
- 1matlab軟件下載入口
- 未知 | 935137次下載 | 10 積分
- 2開(kāi)源硬件-PMP21529.1-4 開(kāi)關(guān)降壓/升壓雙向直流/直流轉(zhuǎn)換器 PCB layout 設(shè)計(jì)
- 1.48MB | 420064次下載 | 10 積分
- 3Altium DXP2002下載入口
- 未知 | 233089次下載 | 10 積分
- 4電路仿真軟件multisim 10.0免費(fèi)下載
- 340992 | 191439次下載 | 10 積分
- 5十天學(xué)會(huì)AVR單片機(jī)與C語(yǔ)言視頻教程 下載
- 158M | 183353次下載 | 10 積分
- 6labview8.5下載
- 未知 | 81602次下載 | 10 積分
- 7Keil工具M(jìn)DK-Arm免費(fèi)下載
- 0.02 MB | 73822次下載 | 10 積分
- 8LabVIEW 8.6下載
- 未知 | 65991次下載 | 10 積分
電子發(fā)燒友App





創(chuàng)作
發(fā)文章
發(fā)帖
提問(wèn)
發(fā)資料
發(fā)視頻
上傳資料賺積分
評(píng)論