完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > 仿真
仿真(Simulation),即使用項(xiàng)目模型將特定于某一具體層次的不確定性轉(zhuǎn)化為它們對(duì)目標(biāo)的影響,該影響是在項(xiàng)目仿真項(xiàng)目整體的層次上表示的。項(xiàng)目仿真利用計(jì)算機(jī)模型和某一具體層次的風(fēng)險(xiǎn)估計(jì),一般采用蒙特卡洛法進(jìn)行仿真。
文章:2519個(gè) 瀏覽:138493次 帖子:2808個(gè)
利用仿真電流模式控制改善單片降壓型開關(guān)調(diào)整器的降壓比率能力
最新開發(fā)的電流模式控制的版本被稱為仿真電流模式控制(ECM),它極大地改善了以非常高的降壓比率工作的能力,與此同時(shí),維持良好的抗噪聲特性。因此,對(duì)于輸入...
單反饋運(yùn)放電路如何開環(huán)頻域仿真?得到閉合速率與相位裕度
之前學(xué)習(xí)了Bode圖與穩(wěn)定性判據(jù)理論。接下來解釋如何用開環(huán)SPICE仿真,來得到放大電路的閉合速率與相位裕量。
許久沒更新了,間歇性來寫寫,還是繼續(xù)Modelsim中關(guān)于內(nèi)存的操作,涉及的文件可在文末自行獲取,本篇對(duì)應(yīng)memory的文件夾。
分析運(yùn)放電路閉環(huán)增益與1/Beta之間關(guān)系
VOUT/VIN閉環(huán)增益并非總與1/β一致。下圖中交流小信號(hào)反饋由RI以及與其并聯(lián)的Rn-Cn網(wǎng)絡(luò)構(gòu)成,所以反饋信號(hào)與Rn-Cn相關(guān)。隨著頻率增加,...
作者:James Victory,安森美電源方案事業(yè)群 TD 建模和仿真方案研究員 在電力電子和電路仿真領(lǐng)域,精度至關(guān)重要。仿真結(jié)果的真實(shí)性取決于各個(gè)器...
基于PSIM的動(dòng)態(tài)鏈接庫應(yīng)用
好久沒更新了,看到有朋友留言,自己都差點(diǎn)把這個(gè)事兒忘記了,就臨時(shí)發(fā)一篇吧,前面我們已經(jīng)仿真建模了單周期芯片3PCS01的內(nèi)部工作模型,根據(jù)這些模塊的功能...
任何雷達(dá)接收機(jī)接收到的回波信號(hào)都包含目標(biāo)回波和背景雜波。要在包含背景雜波的環(huán)境中探測目標(biāo),雷達(dá)系統(tǒng)必須具有遠(yuǎn)距離和寬范圍的分辨能力。過去一般使用短脈沖波...
電容的構(gòu)成與應(yīng)用原理 電容的工作階段分析
很多硬件設(shè)計(jì)的初學(xué)者可能對(duì)電容的充放電的印象還停留在課本的公式中,并不形象,那么今天就帶大家好好分析一下電容這個(gè)元件和充放電的過程,然后用仿真來給大家建...
The RC Raceland Sample showcases CPU boosting, cloth simulation, destructibl...
2018-10-23 標(biāo)簽:計(jì)算機(jī)仿真vr 2.6k 0
深入淺出玩轉(zhuǎn)FPGA視頻:PLL配置仿真實(shí)驗(yàn)
鎖相環(huán)PLL,用來統(tǒng)一整合時(shí)鐘信號(hào),使高頻器件正常工作,如內(nèi)存的存取資料等。PLL用于振蕩器中的反饋技術(shù)。 許多電子設(shè)備要正常工作,通常需要外部的輸入信...
隨著移動(dòng)通信技術(shù)的發(fā)展,系統(tǒng)越趨復(fù)雜,同時(shí)產(chǎn)品集成度要求也越來越高,系統(tǒng)級(jí)封裝(SiP)成為了最具潛力的候選方案之一,其將不同制程工藝節(jié)點(diǎn)的裸芯片Die...
如何脫離Vivado建立單獨(dú)仿真環(huán)境軟件呢?
FPGA項(xiàng)目開發(fā)的過程中,需要完成設(shè)計(jì)代碼開發(fā)、驗(yàn)證環(huán)境搭建、仿真分析、板級(jí)驗(yàn)證等操作,在這個(gè)過程中,許多操作雖然必不可少但是步驟是重復(fù)的。
2023-09-27 標(biāo)簽:fpgaFPGA設(shè)計(jì)仿真 2.5k 0
EDA技術(shù)徹底改變了數(shù)字系統(tǒng)的設(shè)計(jì)方法和實(shí)現(xiàn)手段,借助于硬件描述語言的國際標(biāo)準(zhǔn)VHDL 和強(qiáng)大的EDA工具,可減少設(shè)計(jì)風(fēng)險(xiǎn)并縮短周期,隨著VHDL語言使...
在《HyperLynx 2409丨新一代電子系統(tǒng)設(shè)計(jì)的革新之旅(上)》中,我們介紹了HyperLynx 2409的新增部分。接下來,我們將繼續(xù)深入探討這...
2024-11-12 標(biāo)簽:電源電子系統(tǒng)仿真 2.5k 0
采用EON Studio技術(shù)實(shí)現(xiàn)虛擬化工場景的建設(shè)
虛擬現(xiàn)實(shí)(Virtual Reality,簡稱VR,又譯作靈境、幻真)是近年來出現(xiàn)的高新技術(shù),也稱靈境技術(shù)或人工環(huán)境。虛擬現(xiàn)實(shí)是利用電腦模擬產(chǎn)生一個(gè)三維...
2019-06-18 標(biāo)簽:計(jì)算機(jī)仿真虛擬現(xiàn)實(shí) 2.5k 0
利用EDA仿真軟件優(yōu)化短波超寬帶雙鞭天線的匹配網(wǎng)絡(luò)設(shè)計(jì)
天線作為通信設(shè)備的前端部件,對(duì)通信質(zhì)量起著至關(guān)重要的作用。隨著現(xiàn)代軍事通信系統(tǒng)中跳頻、擴(kuò)頻等技術(shù)的應(yīng)用,尋求天線的寬頻帶、全向性、小型化、共用化成為天線...
2019-01-08 標(biāo)簽:天線仿真PCB設(shè)計(jì) 2.5k 0
FPGA驗(yàn)證和測試在芯片設(shè)計(jì)和開發(fā)過程中都扮演著重要的角色,但它們各自有著不同的側(cè)重點(diǎn)和應(yīng)用場景。
2024-03-15 標(biāo)簽:FPGA芯片設(shè)計(jì)仿真 2.5k 0
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |