完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > 芯片
芯片,又稱微電路(microcircuit)、微芯片(microchip)、集成電路(英語:integrated circuit, IC)。是指內(nèi)含集成電路的硅片,體積很小,常常是計算機(jī)或其他電子設(shè)備的一部分。
文章:41404個 瀏覽:467030次 帖子:3793個
基于FPGA音頻交換混合矩陣的設(shè)計與仿真分析驗(yàn)證
本文提出一種基于FPGA ( Field ProgrammableGate Array)的音頻交換混合矩陣的設(shè)計方案。該方案以交換技術(shù)原理為基礎(chǔ),采用數(shù)...
采甩EPlKl000C208-3芯片實(shí)現(xiàn)溫度檢測無線發(fā)射接收系統(tǒng)設(shè)計
隨著社會節(jié)能環(huán)保意識的增強(qiáng),人們越來越重視能源的利用效率。傳統(tǒng)的暖氣控制都是利用鍋爐燒出蒸汽或熱水,通過管道輸送到建筑物內(nèi)的散熱器中,散出熱量,使室溫增...
采用FPGA芯片實(shí)現(xiàn)UART功能模塊的設(shè)計
通用異步收發(fā)器(Universal Asynchronous Receiver/Transmitter,UART)可以和各種標(biāo)準(zhǔn)串行接口,如RS 232...
采用CPLD(MAX7128)為核心實(shí)現(xiàn)壓電生物傳感器檢測電路的設(shè)計
壓電石英晶體頻移ΔF與在晶體表面均勻吸附的極薄層剛性物質(zhì)量Δm之間存在正比關(guān)系,由Sauerbrey方程描述,并且對于AT切割的石英晶體,可得到Saue...
基于FPGA和EP1K100Q208芯片的正碼速調(diào)整的設(shè)計
在時分制數(shù)字通信系統(tǒng)中,為了擴(kuò)大傳輸容量和提高傳輸效率,常常利用復(fù)接技術(shù)將 若干個低速數(shù)字信號合并成一個高速數(shù)字信號流,以便在高速寬帶信道中傳輸。數(shù)字復(fù)...
采用FPGA芯片實(shí)現(xiàn)AAL中SAR層和ATM層功能與接口設(shè)計
ATM 協(xié)議棧,為了有效地處理不同的業(yè)務(wù),協(xié)議被構(gòu)造為層次體系結(jié)構(gòu),每層實(shí)現(xiàn)特 定的功能,圖1-1 顯示了通用的協(xié)議棧。高層協(xié)議包括應(yīng)用層、表示層、傳輸...
采用FPGA控制實(shí)現(xiàn)全彩LED顯示系統(tǒng)的設(shè)計
提出了一種基于FPGA 的LED 掃描屏控制系統(tǒng)的實(shí)現(xiàn)方案,通過 硬件和軟件的輔助設(shè)計,完全實(shí)現(xiàn)了對LED 顯示屏的掃描控制。基于FPGA 的硬件設(shè)計大...
采用FPGA器件與EP1C3T144芯片實(shí)現(xiàn)高精度時差測量系統(tǒng)設(shè)計
圖 1 為總體方案設(shè)計圖?;窘邮諜C(jī)把解擴(kuò)解調(diào)后的基帶信號通過輸入接口進(jìn)入時差測 算單元,運(yùn)算得到的結(jié)果通過輸出接口連接到無線傳輸設(shè)備。為了適應(yīng)各種不同...
2018-12-30 標(biāo)簽:fpga芯片測量系統(tǒng) 5.5k 0
基于EPCS配置芯片對FPGA器件進(jìn)行編程配置的設(shè)計方案
可重構(gòu)體系結(jié)構(gòu)已經(jīng)成為FPGA系統(tǒng)開發(fā)的研究熱點(diǎn),并已有許多令人矚目的研究成果及產(chǎn)品應(yīng)用。FPGA可重構(gòu)的應(yīng)用為用戶提供了方便的系統(tǒng)升級模式,同時也實(shí)現(xiàn)...
R-D算法與FPGA芯片實(shí)現(xiàn)雷達(dá)成像方位脈沖壓縮系統(tǒng)的設(shè)計與仿真分析
合成孔徑雷達(dá)成像算法中較為成熟和應(yīng)用廣泛的算法主要有距離-多普勒(R-D)算法和線性調(diào)頻變標(biāo)(CS)算法。R-D算法復(fù)雜度相對較低,運(yùn)算比較簡單,雖然其...
采用FPGA與P2C70F672C8芯片實(shí)現(xiàn)多通道HDLC收發(fā)電路設(shè)計
FPGA能對任意數(shù)據(jù)寬度的信號進(jìn)行處理,內(nèi)部的功能模塊可以并行處理。因此,采用FPGA技術(shù)設(shè)計HDLC協(xié)議控制器可以均衡整個系統(tǒng)的負(fù)荷,實(shí)現(xiàn)多通道的高性...
在復(fù)雜的空間環(huán)境中存在各種高能粒子和宇宙射線,星載系統(tǒng)的電子器件容易發(fā)生單粒子翻轉(zhuǎn)等錯誤,造成整個系統(tǒng)的崩潰。對于星載系統(tǒng)而言,可靠性是非常重要的一項(xiàng)性...
基于FPGA的DDS芯片實(shí)現(xiàn)雷達(dá)線性調(diào)頻信號系統(tǒng)的設(shè)計
線性調(diào)頻信號可以獲得較大的壓縮比,有著良好的距離分辨率和徑向速度分辨率,所以線性調(diào)頻信號作為雷達(dá)系統(tǒng)中一種常用的脈沖壓縮信號,已經(jīng)廣泛應(yīng)用于高分辨率雷達(dá)...
AES算法的流水線性能在可重構(gòu)平臺上的優(yōu)化實(shí)現(xiàn)方法研究
AES-Rijndael算法是一個替換一置換網(wǎng)絡(luò)結(jié)構(gòu)的分組密碼算法。它的設(shè)計基于有限域上的多項(xiàng)式運(yùn)算,密碼算法的主體結(jié)構(gòu)由4部分組成:SubBytes,...
采用MT9M413芯片與VHDL語言實(shí)現(xiàn)高幀頻COMS相機(jī)電子學(xué)系統(tǒng)設(shè)計
互補(bǔ)金屬氧化物半導(dǎo)體(CMOS)圖像傳感器具有功耗低,集成度高和易于控制等特點(diǎn),其信噪比,光靈敏度和動態(tài)范圍等性能可與成熟的電荷耦合器件(CCD)圖像傳...
將單片機(jī)軟核集成在FPGA芯片上實(shí)現(xiàn)SOPC系統(tǒng)的設(shè)計
隨著微電子工藝技術(shù)和IC設(shè)計技術(shù)的不斷提高,整個系統(tǒng)都可集成在一個芯片上,而且系統(tǒng)芯片的復(fù)雜性越來越高。為了提高效率,復(fù)用以前的設(shè)計模塊已經(jīng)成為系統(tǒng)世馘...
通過FPGA內(nèi)部編程實(shí)現(xiàn)輪詢調(diào)度的設(shè)計
在4X2.5G線路接口卡的設(shè)計中,采用了AMCC公司的SDH處理芯片S19202進(jìn)行鏈路層數(shù)據(jù)處理,該芯片的特點(diǎn)是4個接口共享同一組接收總線和同一組發(fā)送...
基于ARM微處理器的MPEG-2解復(fù)用器設(shè)計方案
隨著芯片技術(shù)的發(fā)展,F(xiàn)PGA的容量已經(jīng)達(dá)到上百萬門級,從而使FPGA成為設(shè)計的選擇之一。Altera公司的FPGA芯片EPXA10應(yīng)用SOPC技術(shù),集高...
以Flash為基礎(chǔ)的FPGA實(shí)現(xiàn)高安全性與保密性的設(shè)計
對電子系統(tǒng)而言,F(xiàn)PGA的保密性極其重要。圖1列出了兩個系統(tǒng)設(shè)計的示意圖,左邊為1995年所作的系統(tǒng)設(shè)計,在該設(shè)計中,以ASIC芯片為核心,F(xiàn)PGA僅起...
基于e語言的自動驗(yàn)證環(huán)境結(jié)構(gòu)與優(yōu)勢介紹
在目前的集成電路設(shè)計中,芯片的規(guī)模和復(fù)雜程度正呈指數(shù)增加,為保證所設(shè)計芯片功能的正確性,需要花費(fèi)比以往更多的時間和人力,困難度大幅增加。而且,目前的功能...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |