完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > 賽靈思
提供賽靈思公司最新的技術(shù)和產(chǎn)品信息,工程師最喜歡的賽靈思技術(shù)社區(qū)
文章:1697個(gè) 瀏覽:133561次 帖子:57個(gè)
Virtex UltraScale+ FPGA收發(fā)器的演示
該視頻演示了具有32.75G背板功能的Virtex?UltraScale+?FPGA,功率優(yōu)化的收發(fā)器。 該收發(fā)器具有同類最佳的發(fā)送抖動(dòng)和第三代客戶驗(yàn)...
SoC為系統(tǒng)架構(gòu)師和軟件開(kāi)發(fā)人員提供了平臺(tái)
雙核 ARM Cortex -A9 處理器與業(yè)界領(lǐng)先的、具有高性能功耗比的 28nm 可編程邏輯巧妙集成,實(shí)現(xiàn)的功耗和性能等級(jí)遠(yuǎn)超分立處理器和 FPGA...
2019-08-01 標(biāo)簽:賽靈思soc工業(yè)自動(dòng)化 2.9k 0
如何使用神經(jīng)網(wǎng)絡(luò)模型加速圖像數(shù)據(jù)集的分類
通過(guò)圖像分類示例,了解Xilinx FPGA如何加速機(jī)器學(xué)習(xí),這是關(guān)鍵的數(shù)據(jù)中心工作負(fù)載。 該演示使用Alexnet神經(jīng)網(wǎng)絡(luò)模型加速了ImageNet...
2018-11-21 標(biāo)簽:神經(jīng)網(wǎng)絡(luò)賽靈思機(jī)器學(xué)習(xí) 2.9k 0
Xilinx實(shí)習(xí)生的社會(huì)體驗(yàn)反饋
我們的實(shí)習(xí)生通過(guò)在自行車建設(shè)中回饋社區(qū)而擁有良好的業(yè)力。
了解Avnet的模塊化MicroZed系統(tǒng)上的Anybus IP如何連接到商用PLC。
如何使用SDAccel編譯庫(kù)解決功能和語(yǔ)法錯(cuò)誤
SDAccel有一個(gè)集成的調(diào)試環(huán)境(使用gdb),它提供了一個(gè)以斷點(diǎn)和單步功能為中心的軟件調(diào)試視圖。 了解如何使用集成的gdb來(lái)幫助解決功能和語(yǔ)法錯(cuò)誤。
然而這里我們將舉這樣一個(gè)例子,就是對(duì)于某個(gè)較高時(shí)鐘頻率你已經(jīng)檢查了靜態(tài)時(shí)序分析(STA),而且時(shí)序約束也是正確的。
AMS技術(shù)何幫助減少器件數(shù)量,提高整體系統(tǒng)性能
該視頻演示了Xilinx模擬混合信號(hào)(AMS)技術(shù)如何幫助減少器件數(shù)量,提高整體系統(tǒng)性能,并增強(qiáng)Xilinx 7系列FPGA的整體安全性,安全性和可靠性。
該培訓(xùn)視頻涵蓋了SDAccel RTL內(nèi)核向?qū)?,并詳?xì)介紹了打包RTL設(shè)計(jì),構(gòu)建FPGA設(shè)計(jì)和生成Amazon FPGA映像(AFI)所涉及的步驟。
使用SDAccel和RTL內(nèi)核在AWS F1上進(jìn)行開(kāi)發(fā)(4-1)
該視頻概述了F1和SDAccel,使您可以了解AWS F1 HW和SW堆棧。 觀看此視頻,以深入了解從RTL加速器創(chuàng)建Amazon FPGA映像(AF...
深度學(xué)習(xí)處理器系統(tǒng)的設(shè)計(jì)實(shí)例介紹
2010年1月9日,Deephi的Yi Shan在法蘭克福的2018年XDF的Edge Track中提供了一個(gè)用例演示.Yi Shan討論了深度學(xué)習(xí)的成...
2018-11-21 標(biāo)簽:處理器賽靈思深度學(xué)習(xí) 2.9k 0
如何在軟件定義無(wú)線電等應(yīng)用提供高性能的解決方案
Xilinx的Dave Tokic和ADI公司的Gerd Melder討論了如何協(xié)同工作使他們能夠?qū)崿F(xiàn)前進(jìn),并在軟件定義無(wú)線電等應(yīng)用中為客戶提供快速,有...
觀看業(yè)界首個(gè)針對(duì)400G應(yīng)用的單芯片解決方案的演示,其中包括與住友電工CFP4光模塊和10千米光纖連接的20納米Virtex UltraScale器件。
展示了來(lái)自 Alpha Data 公司現(xiàn)已公開(kāi)發(fā)售的賽靈思 FPGA 加速卡產(chǎn)品,包括最新的支持100G/25G的8V3板等等。同時(shí)還演示了一個(gè)來(lái)自 A...
賽靈思以客戶為導(dǎo)向_用FPGA助力中國(guó)AI創(chuàng)新創(chuàng)業(yè)浪潮
在AI算法尚不成熟的時(shí)候,可編程的靈活性給予了FPGA一定的市場(chǎng)優(yōu)勢(shì)。 但是,隨著目前AI算法進(jìn)一步成熟,各類全定制化的AI芯片開(kāi)始陸續(xù)出現(xiàn),比如搭載了...
在AWS F1上如何加速應(yīng)用程序運(yùn)行(4-4)
此培訓(xùn)視頻介紹了如何開(kāi)發(fā),執(zhí)行和分析在AWS F1上運(yùn)行的加速應(yīng)用程序。 觀看此視頻,了解SDAccel執(zhí)行模型,重要的OpenCL API,分析和調(diào)...
2018-11-20 標(biāo)簽:賽靈思調(diào)試應(yīng)用程序 2.9k 0
如何將2014.x Ultrascale內(nèi)存IP級(jí)I/O遷移到2015.1版本中
了解將2014.x Ultrascale內(nèi)存IP級(jí)I / O約束遷移到2015.1版本所涉及的過(guò)程,其中I / O現(xiàn)在在頂級(jí)約束文件中定義。
Xilinx Alliance成員演示采用新型Xelic 100G樓梯EFEC內(nèi)核,與Cortina 100G樓梯FEC兼容,并針對(duì)Xilinx Ult...
Express Logic ThreadX實(shí)時(shí)操作系統(tǒng)的特點(diǎn)介紹
了解Express Logic用于Zynq-7000 All Programmable SoC的ThreadX實(shí)時(shí)操作系統(tǒng)。 超越基本的ThreadX...
2018-11-20 標(biāo)簽:賽靈思 2.9k 0
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |