完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > 賽靈思
提供賽靈思公司最新的技術(shù)和產(chǎn)品信息,工程師最喜歡的賽靈思技術(shù)社區(qū)
文章:1697個 瀏覽:133554次 帖子:57個
如何在EDK中使用自己的 IP核呢? 這是很多人夢寐以求的事情。然而在EDK以及ISE的各種文檔中對此卻遮遮掩掩,欲語還休。
II在Microblaze上的移植與使用專題(續(xù)3)
賽靈思的Spartan-3E Starter Kit開發(fā)板板上載有Intel的16 MByte (128 Mbit) 并行NOR Flash,F(xiàn)LASH...
基于 Zynq All Programmable SoC 的電機(jī)控制器
在本次網(wǎng)絡(luò)研討會中,Mathworks 的工程師會談到 SoC (片上系統(tǒng)) 的 軟硬件聯(lián)合設(shè)計(jì) 挑戰(zhàn),并為大家介紹如何采用 基于模型的設(shè)計(jì)方法 進(jìn)行 ...
UltraFAST設(shè)計(jì)方法培訓(xùn)將幫助您時序收斂階段實(shí)現(xiàn)“Sign-off” 質(zhì)量XDC約束。另外,還幫助您顯著提高時序收斂實(shí)現(xiàn)效率,無論該設(shè)計(jì)有多么復(fù)雜。
使用Spartan-6 FPGA視頻平臺加速DTV設(shè)計(jì)中視頻算法的開發(fā)
使用Spartan-6 FPGA消費(fèi)類視頻套件加速DTV設(shè)計(jì)中高級視頻算法的開發(fā)。 與消費(fèi)者部門主管Harry Raftopoulos近距離觀看套件。
在本次研討會中,賽靈思的專家們將通過一個完整的流程案例,手把手教你如何針對一個硬件優(yōu)化的系統(tǒng)將 C 代碼進(jìn)行優(yōu)化。同時還將為您介紹 SDSoC 的一些新...
UltraScale+器件設(shè)計(jì)的科學(xué)成果分享
加入Xilinx技術(shù)營銷工程師Eric Crabill,他分享了我們商用UltraScale +器件設(shè)計(jì)中應(yīng)用的科學(xué)成果,該器件具有出色的可靠性,可用性...
2018-11-21 標(biāo)簽:賽靈思設(shè)計(jì)器件 2.5k 0
FPGA為復(fù)雜的算法提供計(jì)算效率的優(yōu)勢并且功耗低
在本次研討會當(dāng)中,賽靈思將要向您展示一種全新的方法,該方法可以使對硬件設(shè)計(jì)不太熟悉的設(shè)計(jì)者輕松而方便地釋放 FPGA 硬件加速的優(yōu)勢,比如利用經(jīng)過硬件調(diào)...
Xilinx的2x100G MuxMapSAR參考設(shè)計(jì)
了解Xilinx的2x100G MuxMapSAR參考設(shè)計(jì),該設(shè)計(jì)在VC730 OTN測試開發(fā)平臺上運(yùn)行。 (簡明版)
2018-11-29 標(biāo)簽:賽靈思操作系統(tǒng)應(yīng)用程序 2.5k 0
賽靈思收發(fā)器具有無與倫比的信號質(zhì)量和自動適應(yīng)性均衡特性,能確保最高水平的信號完整性和最快的串行鏈路實(shí)現(xiàn)方案。
Xilinx高級副總裁Victor Peng討論了業(yè)界首個All Programmable ASIC級架構(gòu)背后的戰(zhàn)略。
關(guān)于CNN的當(dāng)前技術(shù)最新發(fā)展水平以及包括清華大學(xué)等在內(nèi)的研究結(jié)果
繼續(xù)使用定點(diǎn)算法 — 16 位定點(diǎn)解析可最大限度減少與 32 位定浮點(diǎn)計(jì)算有關(guān)的精確度退化問題,而且如果逐層使用動態(tài)量化,8 位計(jì)算也能產(chǎn)生良好的結(jié)果。
賽靈思的產(chǎn)品和方案成為培養(yǎng)創(chuàng)新型設(shè)計(jì)人才理想的設(shè)計(jì)平臺
賽靈思是 All Programmable 半導(dǎo)體技術(shù)的全球領(lǐng)導(dǎo)者,不僅致力于開發(fā)先進(jìn)的創(chuàng)新型器件,支持全球數(shù)萬家用戶實(shí)現(xiàn)各種各樣的創(chuàng)新讓我們所居住的世...
mMIMO有源天線單元結(jié)構(gòu)設(shè)計(jì)
AAU中的天線的性能特征包括增益、等效全向輻射功率(EIRP)、旁瓣電平、轉(zhuǎn)向角和仰角傾斜。
了解如何為UltraScale +設(shè)計(jì)添加額外的安全級別。 該視頻演示了如何防止差分功耗分析(DPA),以在比特流配置之上增加額外的安全性。
2018-11-26 標(biāo)簽:賽靈思功耗設(shè)計(jì) 2.4k 0
加入我們,成為ONEXILINX團(tuán)隊(duì)的一員。 我們正在招聘創(chuàng)新者,幫助我們開發(fā)最先進(jìn)的All Programmable硬件和軟件技術(shù),改變世界生活和工作方式。
四攝像頭環(huán)繞視圖的Xilinx目標(biāo)設(shè)計(jì)平臺的演示
高級系統(tǒng)架構(gòu)師Paul Zoratti演示了針對四攝像頭環(huán)繞視圖的Xilinx目標(biāo)設(shè)計(jì)平臺。
2018-11-27 標(biāo)簽:賽靈思攝像頭設(shè)計(jì) 2.4k 0
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |