完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > eda工具
EDA工具軟件可大致可分為芯片設(shè)計(jì)輔助軟件、可編程芯片輔助設(shè)計(jì)軟件、系統(tǒng)設(shè)計(jì)輔助軟件等三類(lèi)。進(jìn)入我國(guó)并具有廣泛影響的EDA軟件是系統(tǒng)設(shè)計(jì)軟件輔助類(lèi)和可編程芯片輔助設(shè)計(jì)軟件:Protel、PSPICE、multiSIM10(原EWB的最新版本)、OrCAD、PCAD、LSIIogic、MicroSim,ISE,modelsim等等。
文章:263個(gè) 瀏覽:34061次 帖子:11個(gè)
EDA仿真驗(yàn)證環(huán)境中的激勵(lì)、檢查和覆蓋率
下圖是一個(gè)典型的EDA仿真驗(yàn)證環(huán)境,其中主要的組件就是激勵(lì)生成、檢查和覆蓋率收集。
2023-04-15 標(biāo)簽:EDA工具EDA仿真技術(shù)DUT 2.6k 0
FPGA設(shè)計(jì)的IP和算法應(yīng)用綜述
IP(Intelligent Property) 核是具有知識(shí)產(chǎn)權(quán)核的集成電路芯核總稱(chēng),是經(jīng)過(guò)反復(fù)驗(yàn)證過(guò)的、具有特定功能的宏模塊,與芯片制造工藝無(wú)關(guān),可...
2024-03-07 標(biāo)簽:FPGA設(shè)計(jì)寄存器EDA工具 2.6k 0
在systemverilog代碼運(yùn)行中,EDA工具會(huì)先給1個(gè)隨機(jī)種子值(seed),所有代碼里的隨機(jī)數(shù)都是根據(jù)這個(gè)初始種子衍生出來(lái)的。
通過(guò)建立故障模型模擬芯片制造過(guò)程中的物理缺陷
通過(guò)建立故障模型,可以模擬芯片制造過(guò)程中的物理缺陷,這是芯片測(cè)試的基礎(chǔ)。
關(guān)于IO單元環(huán)設(shè)計(jì)的學(xué)習(xí)(2)
與普通電路的版圖設(shè)計(jì)順序不同,I/O單元環(huán)設(shè)計(jì)首先進(jìn)行版圖設(shè)計(jì),之后再進(jìn)行電路版圖設(shè)計(jì)。
Vivado在FPGA設(shè)計(jì)中的優(yōu)勢(shì)
Xilinx的新一代設(shè)計(jì)套件Vivado相比上一代產(chǎn)品ISE,在運(yùn)行速度、算法優(yōu)化和功能整合等很多方面都有了顯著地改進(jìn)。但是對(duì)初學(xué)者來(lái)說(shuō),新的約束語(yǔ)言X...
2022-09-19 標(biāo)簽:fpgaFPGA設(shè)計(jì)EDA工具 2.4k 0
Circuitly:兼容 KiCad 的 Web 源生 EDA 工具
“ ?Jeremy Gorden 在 KiCon US 2025 上分享了一個(gè)兼容 KiCad 的、基于 Web 的 PCB 工具 Circuitly。...
ChatGPT在后端設(shè)計(jì)中有什么應(yīng)用?
本以為ChatGPT對(duì)于IC后端設(shè)計(jì)幫助應(yīng)該不大,畢竟它非常依賴(lài)EDA工具,它對(duì)于EDA工具這種非常專(zhuān)業(yè)的、非常Custom的東西了解和訓(xùn)練的數(shù)據(jù)應(yīng)該不...
2023-03-07 標(biāo)簽:EDA工具Verilog語(yǔ)言VHDL源碼 2.3k 0
我們知道在車(chē)載芯片的數(shù)字實(shí)現(xiàn)中,常用的安全機(jī)制有安全寄存器(Safety Register),所以識(shí)別出關(guān)鍵路徑上失效風(fēng)險(xiǎn)高的寄存器(也就是熱點(diǎn)寄存器)...
首先最大的問(wèn)題就是PCB的層數(shù)難以確定,因?yàn)榭赡苡幸恍┚€(xiàn)你是直接拿不到的,尤其是你只有板子的照片,只能靠上下對(duì)照的繪制。
如何采用EDA工具實(shí)現(xiàn)EWIS系統(tǒng)的一致性
FAR 25.1711描述了EWIS組件必須帶有的認(rèn)證和信息類(lèi)型,包括組件的功能、冗余考慮事項(xiàng)、隔離要求和唯一性。在飛機(jī)中,每個(gè)組件都有且只有一個(gè)相應(yīng)的...
國(guó)產(chǎn)FPGA搭建圖像處理平臺(tái)
整體和lattice diamond界面類(lèi)似,這里有個(gè)不舒服的地方就是文件沒(méi)有層級(jí)關(guān)系,需要綜合之后才能在Hierarchy看到層級(jí)關(guān)系
數(shù)字IC設(shè)計(jì)要點(diǎn)解析
當(dāng)聲音變大或變小了,模擬信號(hào)都會(huì)跟著變化,所以模擬信號(hào)有無(wú)數(shù)種狀態(tài)。狀態(tài)之間微妙的差異,需要人的經(jīng)驗(yàn)判斷,有點(diǎn)玄學(xué)的成分。
2023-02-13 標(biāo)簽:模擬ICIC設(shè)計(jì)EDA工具 2.1k 0
隨著先進(jìn)工藝已經(jīng)進(jìn)入到3nm階段,EDA工具對(duì)Delay計(jì)算的準(zhǔn)確度變得十分具有挑戰(zhàn)性
如何使用SpecctraQuest工具對(duì)PCB電路板進(jìn)行損耗預(yù)測(cè)
本文所討論的工具包括:Allegro和SpecctraQuest、Hspice、Spicelink和HFSS:Allegro是目前通用的版圖設(shè)計(jì)工具;由...
綜合就是把Verilog、VHDL轉(zhuǎn)換成網(wǎng)表的過(guò)程。綜合按照是否考慮物理布局信息可分為邏輯綜合和物理綜合。
2023-08-09 標(biāo)簽:轉(zhuǎn)換器EDA工具Verilog語(yǔ)言 2k 0
淺析3D IC生態(tài)系統(tǒng)協(xié)作的重要性
3D IC 提供了一種實(shí)用的方法來(lái)保證全新水平的功率、性能、面積和功能。
換一批
編輯推薦廠(chǎng)商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專(zhuān)題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |