完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > ip核
IP就是知識(shí)產(chǎn)權(quán)核或知識(shí)產(chǎn)權(quán)模塊的意思,在EDA技術(shù)開(kāi)發(fā)中具有十分重要的地位。美國(guó)著名的Dataquest咨詢公司將半導(dǎo)體產(chǎn)業(yè)的IP定義為“用于ASIC或FPGA中的預(yù)先設(shè)計(jì)好的電路功能模塊”。
文章:254個(gè) 瀏覽:51968次 帖子:250個(gè)
高云半導(dǎo)體推出GW2A系列FPGA芯片的DDR類(lèi)儲(chǔ)存器接口解決方案
山東濟(jì)南,2017年10月10日訊,山東高云半導(dǎo)體科技有限公司(以下簡(jiǎn)稱(chēng)山東高云半導(dǎo)體)今天宣布推出基于中密度晨熙?家族的GW2A系列FPGA芯片的DD...
2017-10-10 標(biāo)簽:fpgaIP核高云半導(dǎo)體 1.1萬(wàn) 0
三個(gè)不同AXI IP核的實(shí)現(xiàn)的方法_性能的對(duì)比及差異的分析
本文先總結(jié)不同AXI IP核的實(shí)現(xiàn)的方法,性能的對(duì)比,性能差異的分析,可能改進(jìn)的方面。使用的硬件平臺(tái)是Zedboard。 不同的AXI總線卷積加速模塊的...
Linux驅(qū)動(dòng)開(kāi)發(fā)筆記:對(duì)zynq PL部分IP核的驅(qū)動(dòng)開(kāi)發(fā)過(guò)程
在對(duì)zynq進(jìn)行Linux驅(qū)動(dòng)開(kāi)發(fā)時(shí),除了需要針對(duì)zynq內(nèi)ARM自帶的控制器適配驅(qū)動(dòng)外,還需要對(duì)zynq PL部分的IP核進(jìn)行驅(qū)動(dòng)開(kāi)發(fā)。對(duì)于ARM來(lái)說(shuō)...
FPGA實(shí)戰(zhàn)開(kāi)發(fā)技巧(13)
基于IP的設(shè)計(jì)已成為目前FPGA設(shè)計(jì)的主流方法之一,本章首先給出IP的定義,然后以FFT IP核為例,介紹賽靈思IP核的應(yīng)用。
ZedBoard學(xué)習(xí)手記(二) 開(kāi)發(fā)自定義AXI總線外設(shè)IP核
想要發(fā)揮ZYNQ芯片的特長(zhǎng),讓整個(gè)系統(tǒng)協(xié)同工作起來(lái),就需要將PS與PL兩部分結(jié)合在一起,在Cortex-A9核和FPGA邏輯資源之間建立通信的通道,這條...
利用zedboard添加自定義IP核完成簡(jiǎn)易計(jì)算器功能
認(rèn)識(shí)zedboard板子也有半個(gè)多月了,期間有不少雜事,學(xué)的也不是很認(rèn)真,最近幾天在學(xué)習(xí)如何利用AXI總線進(jìn)行PS和PL部分的相互通信,利用自定義的IP...
隨著網(wǎng)絡(luò)技術(shù)與通信技術(shù)的高速發(fā)展,測(cè)試儀器和測(cè)試技術(shù)發(fā)生了革命性變化,“網(wǎng)絡(luò)就是儀器”確切地概括了測(cè)試儀器間的網(wǎng)絡(luò)化發(fā)展趨勢(shì)。
一種新型的LCD驅(qū)動(dòng)電路IP核的總體設(shè)計(jì)
本文介紹了LCD的通用驅(qū)動(dòng)電路IP核設(shè)計(jì),采用自頂向下的設(shè)計(jì)方法將其劃分為幾個(gè)主要模塊,分別介紹各個(gè)模塊的功能,用VHDL語(yǔ)言對(duì)其進(jìn)行描述,用FPGA實(shí)...
2014-05-13 標(biāo)簽:LCD驅(qū)動(dòng)電路IP核 3.5k 1
本應(yīng)用筆記介紹了FPGA (現(xiàn)場(chǎng)可編程門(mén)陣列)及其如何保護(hù)系統(tǒng)的關(guān)鍵功能和知識(shí)產(chǎn)權(quán)(IP)。本文探討了IP保護(hù)的各種途徑。SHA-1質(zhì)詢-響應(yīng)認(rèn)證被認(rèn)為...
基于Avalon總線SHT11溫濕度傳感器自定義IP核的開(kāi)發(fā)流程
本文介紹了基于Avalon總線SHT11溫濕度傳感器自定義IP核的開(kāi)發(fā)流程,利用有限狀態(tài)機(jī)設(shè)計(jì)了驅(qū)動(dòng)硬件邏輯,并且基于NiosII嵌入式處理器構(gòu)建了一個(gè)...
QUARTUS II中IP核的調(diào)用方法(圖文詳解)
很多人都說(shuō)QUARYUSII中的IP核是收費(fèi)的,不可以直接用的,其實(shí)不然,下面我以FIR濾波器的核的使用來(lái)給大家介紹IP核的使用,希望對(duì)大家有點(diǎn)幫助。 ...
2013-01-16 標(biāo)簽:IP核QUARTUS II 8.5萬(wàn) 10
基于FPGA和IP核的數(shù)碼相框的設(shè)計(jì)和實(shí)現(xiàn)
本系統(tǒng)采用經(jīng)濟(jì)型的Cyclone II FPGA芯片作為核心,基于Nios II軟核處理器,采用軟硬件結(jié)合的方式設(shè)計(jì)數(shù)碼相框并實(shí)現(xiàn)。
基于FPGA和8051單片機(jī)IP核的多功能頻率計(jì)的設(shè)計(jì)與實(shí)現(xiàn)
文中在FPGA芯片中嵌入MC8051 IP Core,作為控制核心,利用Verilog HDL語(yǔ)言進(jìn)行編程,設(shè)計(jì)了以MC8051 IPCore為核心的控...
基于賽靈思Virtex 6的PCI Express高速采集卡設(shè)計(jì)
本文在研究PCIExpress協(xié)議標(biāo)準(zhǔn)及其接口技術(shù)的基礎(chǔ)上,設(shè)計(jì)了基于Virtex-6FPGA芯片的PCIExpress高速數(shù)據(jù)采集卡,實(shí)現(xiàn)了外部系統(tǒng)與...
玩轉(zhuǎn)賽靈思Zedboard開(kāi)發(fā)板(5):基于AXI Lite總線的從設(shè)備IP設(shè)計(jì)
本小節(jié)通過(guò)使用XPS中的定制IP向?qū)?ipwiz),為已經(jīng)存在的ARM PS 系統(tǒng)添加用戶自定IP(Custom IP ),了解AXI Lite IP基...
玩轉(zhuǎn)賽靈思Zedboard開(kāi)發(fā)板(4):如何使用自帶外設(shè)IP讓ARM PS訪問(wèn)FPGA?
本文的目的是使用XPS為ARM PS 處理系統(tǒng)添加額外的IP。從IP Catalog 標(biāo)簽添加GPIO,并與ZedBoard板子上的8個(gè)LED燈相連。當(dāng)...
基于FPGA和IP核的FIR低通濾波器的設(shè)計(jì)與實(shí)現(xiàn)
FIR(Finite Impulse Response,有限沖擊響應(yīng))數(shù)字濾波器具有穩(wěn)定性高、可以實(shí)現(xiàn)線性相位等優(yōu)點(diǎn),廣泛被應(yīng)用于信號(hào)檢測(cè)與處理等領(lǐng)域。...
基于SOPC和DDS IP核的可重構(gòu)信號(hào)源設(shè)計(jì)與實(shí)現(xiàn)
SOPC(System on a Programmable Chip,片上可編程系統(tǒng))是Altera公司提出的一種靈活、高效的SOC解決方案。它將處理器...
基于SoPC系統(tǒng)的紅外解碼IP核的設(shè)計(jì)與實(shí)現(xiàn)方法研究
電子發(fā)燒友網(wǎng)核心提示:本文主要介紹了紅外解碼IP核在SoPC系統(tǒng)中的設(shè)計(jì)與實(shí)現(xiàn)方法,重點(diǎn)研究紅外系統(tǒng)的數(shù)據(jù)編碼和傳輸機(jī)制、紅外解碼電路的HDL設(shè)計(jì)、IP...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專(zhuān)題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |