91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

中科智芯晶圓級扇出型封裝即將投產(chǎn),補強徐州短板

行業(yè)投資 ? 來源:未知 ? 作者:電子發(fā)燒友 ? 2019-08-02 11:38 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

由中國科學院微電子所、華進半導體共同出資成立的江蘇中科智芯集成科技有限公司的晶圓級扇出型(FO)封裝項目即將于2019年11月投產(chǎn)。

2018年3月,江蘇中科智芯集成科技有限公司成立,承接華進半導體晶圓級扇出型封裝產(chǎn)業(yè)化項目。中科智芯半導體封測項目位于徐州經(jīng)濟技術開發(fā)區(qū)鳳凰灣電子信息產(chǎn)業(yè)園,占地50畝,投資20億元,項目分兩期建設。

2018年9月一期開工建設,投資5億元,建成后將可形成年月能為12萬片12英寸晶圓。主廠房于2018年11月底封頂;其他輔助建筑于2019年1月封頂,2019年7月凈化裝修施工基本完成,動力車間設備正在安裝,預計8月份開始設備安裝,9、10月份進行設備調(diào)試,11月初部分生產(chǎn)線投產(chǎn)。

中科智芯產(chǎn)品定位中高密度集成芯片扇出型(FO)封裝與測試,高頻率射頻芯片封裝的設計與制造。11月將陸續(xù)投產(chǎn)12英寸晶圓級扇出型封裝,逐步實現(xiàn)單芯片扇出型封裝、2D多芯片扇出型封裝、3D多芯片扇出型封裝量產(chǎn)。

華進半導體相關人員表示,晶圓級扇出型封裝是最高性價比的集成電路封裝技術,無須使用印刷電路板,可直接在晶圓上實現(xiàn)芯片封裝。具體來說,第一,結(jié)合內(nèi)嵌式印刷電路板技術的系統(tǒng)級封裝,雖符合移動設備小型化需求,然而供應鏈、產(chǎn)品良率(成本)存在很多問題;第二,硅穿孔(TSV)封裝技術可以實現(xiàn)產(chǎn)品良率的問題,但設計難度較大、制造成本極高。與上述兩種方案不同的晶圓級扇出封裝(Fan-Out)技術,可在單芯至多芯片的封裝中做到更高的集成度,而具有更好的電氣屬性,不僅降低封裝成本,并且讓系統(tǒng)計算速度加快,產(chǎn)生的功耗更小,更為重要的是,該技術能夠提供更好的散熱性能,并可以整合射頻元件,使網(wǎng)絡基帶性能更加優(yōu)良。

鳳凰灣電子信息產(chǎn)業(yè)園內(nèi)在中科智芯集成電路晶圓級封裝項目外,還引入了聯(lián)立LCD驅(qū)動芯片封裝、愛矽封測等項目。聯(lián)立LCD驅(qū)動芯片封裝項目擬建設具有月產(chǎn)能2.4萬片之8英寸芯片(晶圓凸塊及測試)、封裝(COG、COF)5千萬顆集成電路生產(chǎn)能力的生產(chǎn)線廠房正在進行內(nèi)部裝修與機電安裝,預計年內(nèi)投產(chǎn);愛矽封測項目規(guī)劃年產(chǎn)5.4億個產(chǎn)品,正在進行機電安裝,預計年內(nèi)投產(chǎn)。

中科智芯、聯(lián)立、愛矽等封裝項目投產(chǎn)后,將進一步補強徐州半導體封測產(chǎn)業(yè)鏈。

本文來源:麥姆斯咨詢

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 中科智芯
    +關注

    關注

    2

    文章

    4

    瀏覽量

    1958
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    扇出封裝的三大核心工藝流程

    在后摩爾時代,扇出封裝(FOWLP) 已成為實現(xiàn)異構集成、提升I/O密度和縮小
    的頭像 發(fā)表于 02-03 11:31 ?941次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級</b><b class='flag-5'>扇出</b><b class='flag-5'>型</b><b class='flag-5'>封裝</b>的三大核心工藝流程

    封裝良率提升方案:DW185半導體級低黏度助焊劑

    封裝的隱藏痛點:助焊劑選擇決定焊接質(zhì)量在
    的頭像 發(fā)表于 01-10 10:01 ?224次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級</b><b class='flag-5'>封裝</b>良率提升方案:DW185半導體級低黏度<b class='flag-5'>晶</b><b class='flag-5'>圓</b>助焊劑

    扇出封裝技術的概念和應用

    扇出封裝(FOWLP)的概念最早由德國英飛凌提出,自2016 年以來,業(yè)界一直致力于FO
    的頭像 發(fā)表于 01-04 14:40 ?1907次閱讀
    <b class='flag-5'>扇出</b><b class='flag-5'>型</b><b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級</b><b class='flag-5'>封裝</b>技術的概念和應用

    功率半導體封裝的發(fā)展趨勢

    在功率半導體封裝領域,芯片規(guī)模封裝技術正引領著分立功率器件向更高集成度、更低損耗及更優(yōu)熱性能方向演進。
    的頭像 發(fā)表于 10-21 17:24 ?4172次閱讀
    功率半導體<b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級</b><b class='flag-5'>封裝</b>的發(fā)展趨勢

    MOSFET的直接漏極設計

    本文主要講述什么是封裝中的分立式功率器件。 分立式功率器件作為電源管理系統(tǒng)的核心單元,涵蓋二極管、MOSFET、IGBT等關鍵產(chǎn)品
    的頭像 發(fā)表于 09-05 09:45 ?3324次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級</b>MOSFET的直接漏極設計

    從工藝到設備全方位解析錫膏在封裝中的應用

    封裝含扇入、扇出、倒裝芯片、TSV 等工藝
    的頭像 發(fā)表于 07-02 11:53 ?1126次閱讀
    從工藝到設備全方位解析錫膏在<b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級</b><b class='flag-5'>封裝</b>中的應用

    封裝:連接密度提升的關鍵一步

    了解封裝如何進一步提高芯片的連接密度,為后續(xù)技術發(fā)展奠定基礎。
    的頭像 發(fā)表于 06-27 16:51 ?745次閱讀

    什么是扇出封裝技術

    扇出封裝(FO-WLP)通過環(huán)氧樹脂模塑料(EMC)擴展芯片有效面積,突破了扇入
    的頭像 發(fā)表于 06-05 16:25 ?2543次閱讀
    什么是<b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級</b><b class='flag-5'>扇出</b><b class='flag-5'>封裝</b>技術

    什么是扇入封裝技術

    在微電子行業(yè)飛速發(fā)展的背景下,封裝技術已成為連接芯片創(chuàng)新與系統(tǒng)應用的核心紐帶。其核心價值不僅體現(xiàn)于物理防護與電氣/光學互聯(lián)等基礎功能,更在于應對多元化市場需求的適應性突破,本文著力介紹
    的頭像 發(fā)表于 06-03 18:22 ?1279次閱讀
    什么是<b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級</b>扇入<b class='flag-5'>封裝</b>技術

    扇出封裝技術的工藝流程

    常規(guī)IC封裝需經(jīng)過將與IC封裝基板焊接,再將IC基板焊接至普通PCB的復雜過程。與之不同,WLP基于IC
    的頭像 發(fā)表于 05-14 11:08 ?2750次閱讀
    <b class='flag-5'>扇出</b><b class='flag-5'>型</b><b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級</b><b class='flag-5'>封裝</b>技術的工藝流程

    一種低翹曲扇出重構方案

    翹曲(Warpage)是結(jié)構固有的缺陷之一。扇出封裝(FOWLP)工藝過程中,由于硅芯片需通過環(huán)氧樹脂(EMC)進行模塑重構成為新的
    的頭像 發(fā)表于 05-14 11:02 ?1378次閱讀
    一種低翹曲<b class='flag-5'>扇出</b>重構方案

    封裝工藝中的封裝技術

    我們看下一個先進封裝的關鍵概念——封裝(Wafer Level Package,WLP)。
    的頭像 發(fā)表于 05-14 10:32 ?1858次閱讀
    <b class='flag-5'>封裝</b>工藝中的<b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級</b><b class='flag-5'>封裝</b>技術

    封裝技術的概念和優(yōu)劣勢

    封裝(WLP),也稱為封裝,是一種直接在
    的頭像 發(fā)表于 05-08 15:09 ?2550次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級</b><b class='flag-5'>封裝</b>技術的概念和優(yōu)劣勢

    康盈半導體徐州測試基地投產(chǎn),為存儲產(chǎn)業(yè)注入新動能

    3 月 25 日,在全球半導體產(chǎn)業(yè)競爭白熱化,國產(chǎn)化需求愈發(fā)迫切的大背景下,康盈半導體取得重大突破 —— 康盈半導體徐州測試基地正式投產(chǎn)。這不僅完善了康盈半導體存儲研發(fā)、設計、封裝、測試的產(chǎn)業(yè)鏈布局
    發(fā)表于 04-03 09:12 ?834次閱讀
    康盈半導體<b class='flag-5'>徐州</b>測試基地<b class='flag-5'>投產(chǎn)</b>,為存儲產(chǎn)業(yè)注入新動能

    詳解可靠性評價技術

    隨著半導體工藝復雜度提升,可靠性要求與測試成本及時間之間的矛盾日益凸顯。可靠性(Wafer Level Reliability, WLR)技術通過直接在未封裝
    的頭像 發(fā)表于 03-26 09:50 ?1853次閱讀
    詳解<b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級</b>可靠性評價技術