91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

后摩爾時(shí)代保鮮劑芯粒的優(yōu)點(diǎn)有哪些

半導(dǎo)體動(dòng)態(tài) ? 來(lái)源:Ai芯天下 ? 作者:Ai芯天下 ? 2020-01-20 11:46 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

前言:

芯粒逐漸成為半導(dǎo)體業(yè)界的熱詞之一,它被認(rèn)為是一種可以延緩摩爾定律失效、放緩工藝進(jìn)程時(shí)間、支撐半導(dǎo)體產(chǎn)業(yè)繼續(xù)發(fā)展的有效方案。

摩爾定律的演變

即便不是IT從業(yè)人士,想必也會(huì)聽(tīng)說(shuō)過(guò)著名的“摩爾定律”:1965年,英特爾創(chuàng)始人戈登·摩爾提出,在至多十年內(nèi),集成電路的集成度會(huì)每?jī)赡攴环?,后?lái)這個(gè)周期被縮短為18個(gè)月。當(dāng)時(shí)摩爾先生僅僅是將摩爾定律的適用時(shí)間限定在“十年內(nèi)”,但實(shí)際上處理器技術(shù)的發(fā)展令人咋舌,至今這條在當(dāng)時(shí)遭到無(wú)數(shù)人質(zhì)疑的奇妙定律仍舊在生效,基本上每?jī)赡曛瞥坦に嚩紩?huì)進(jìn)入一個(gè)新的臺(tái)階。

但是,如今主流的處理器制程已經(jīng)發(fā)展到22nm,而更先進(jìn)的14nm、10nm工藝也已經(jīng)進(jìn)入了芯片制造商的產(chǎn)品藍(lán)圖,硅片晶體管的尺寸有著其物理極限,美國(guó)國(guó)防先進(jìn)研究項(xiàng)目局主任Robert Colwell先生曾表示,半導(dǎo)體技術(shù)不斷發(fā)展,制造工藝已經(jīng)達(dá)到 7nm,依靠縮小線寬已無(wú)法同時(shí)滿足性能、功耗、面積以及信號(hào)傳輸速度等多方面的要求,越來(lái)越多的半導(dǎo)體廠商開(kāi)始把注意力放在系統(tǒng)集成層面,亟需發(fā)掘新的材料和芯片技術(shù),成為硅晶體管技術(shù)的替代品。然而這是一種超越摩爾定律,是通過(guò)系統(tǒng)集成單顆芯片或是多芯片堆疊的方式實(shí)現(xiàn),希望能做到更多的功能。

后摩爾時(shí)代的技術(shù)明星——芯粒

近年來(lái),半導(dǎo)體廠商發(fā)現(xiàn)芯??梢员徽J(rèn)為延緩摩爾定律失效,放緩工藝進(jìn)程時(shí)間,支撐半導(dǎo)體產(chǎn)業(yè)繼續(xù)發(fā)展的有效方案。那什么是芯粒呢?理論上,芯粒模式是一種,開(kāi)發(fā)周期短且成本較,低的方法,提供了先進(jìn)工藝和主流成熟工藝選擇的靈活性,芯粒技術(shù)就是像搭積木一樣,可以將不同節(jié)點(diǎn)工藝(10nm、14/16nm及22nm)、不同材質(zhì)(硅、砷化鎵、碳化硅、氮化鎵)、不同功能(CPU、GPUFPGA、RF、I/O、存儲(chǔ)器)、不同半導(dǎo)體公司的芯片封裝在一起。

后摩爾時(shí)代保鮮劑芯粒的優(yōu)點(diǎn)

后摩爾時(shí)代的單片集成向多片異構(gòu)封裝集成技術(shù)“改道”是重要趨勢(shì),相對(duì)于以往的軟 IP 形式,芯粒則是經(jīng)過(guò)硅驗(yàn)證的裸芯片。芯粒能在實(shí)現(xiàn)高效能運(yùn)算的同時(shí),提供更高的帶寬、更低的功率、更低的成本和更靈活的形狀因子等優(yōu)勢(shì)。

目前,已經(jīng)有很多公司創(chuàng)建了自己的芯粒生態(tài)系統(tǒng)。隨著芯片制程從10nm7nm到,5nm再到未來(lái)的3nm,每一次制程縮減所需要的成本和開(kāi)發(fā)時(shí)間都在大幅提升。而且,當(dāng)芯片制程接近1nm時(shí),就將進(jìn)入量子物理的世界,現(xiàn)有的工藝制程會(huì)受到量子效應(yīng)的極大影響。

未來(lái),以芯粒模式集成的芯片會(huì)是一個(gè)“超級(jí)”異構(gòu)系統(tǒng),為IC產(chǎn)業(yè)帶來(lái)更多的靈活性和新的機(jī)會(huì)。

后摩爾時(shí)代保鮮劑芯粒的優(yōu)點(diǎn)

芯粒模式成功的關(guān)鍵在于芯粒的標(biāo)準(zhǔn)和接口。但作為一種創(chuàng)新,芯粒模式存在多種挑戰(zhàn)。

① 技術(shù)層面

芯粒的組裝或封裝尚缺乏統(tǒng)一的標(biāo)準(zhǔn)。目前各大玩家都有自家的方案,盡管各家的名稱不同,但歸總離不開(kāi)硅通孔、硅橋和高密度FO技術(shù),不管是裸片堆疊還是大面積拼接,都需要將互連線將變得更短,要求互連線做到100%的無(wú)缺陷,否則整個(gè)芯片無(wú)法工作。

② 質(zhì)量保障問(wèn)題

相對(duì)傳統(tǒng)軟IP,芯粒是經(jīng)過(guò)硅驗(yàn)證的裸芯片,可以保證物理實(shí)現(xiàn)的正確性。但如果其中的一個(gè)裸芯片有問(wèn)題,則整個(gè)系統(tǒng)都會(huì)受影響,代價(jià)很高。因此要保證芯粒100%無(wú)故障。當(dāng)然這其中也包括集成后的測(cè)試,封裝后,可能有部分芯??赡芡耆珶o(wú)法直接從芯片外部管腳直接訪問(wèn),給芯片測(cè)試帶來(lái)的新的挑戰(zhàn)。

③ 散熱問(wèn)題

幾個(gè)甚至數(shù)十個(gè)裸芯片封裝在一個(gè)有限的空間中,互連線非常短,讓散熱問(wèn)題變得更為棘手。

④ 芯片網(wǎng)絡(luò)問(wèn)題

盡管每個(gè)芯粒本身設(shè)計(jì)不會(huì)發(fā)生死鎖,其通信系統(tǒng)都可以很好地工作,但是當(dāng)它們?nèi)窟B接在一起形成芯片網(wǎng)絡(luò)時(shí),就可能出現(xiàn)了交通死鎖與流量堵塞問(wèn)題。超微半導(dǎo)體研究人員最近提出一種消除死鎖難題的方案,如果能夠徹底解決死鎖問(wèn)題,那么芯粒將為未來(lái)計(jì)算機(jī)設(shè)計(jì)的發(fā)展帶來(lái)新的動(dòng)力。

⑤ 供應(yīng)鏈重塑問(wèn)題

在芯粒模式下,EDA工具提供商、芯片提供商、封測(cè)提供商都要有所改變。比如芯粒模式中出現(xiàn)的問(wèn)題可能最終都需要通過(guò)EDA工具的改進(jìn)來(lái)給出答案,需要EDA工具從架構(gòu)探索、到芯片實(shí)現(xiàn)、甚至到物理設(shè)計(jì)提供全面支持。還有來(lái)自不同的芯片提供商的裸芯片進(jìn)入封裝提供商工廠的進(jìn)度同步問(wèn)題。

結(jié)尾

芯粒將驅(qū)動(dòng)半導(dǎo)體工業(yè)的未來(lái),而這是一場(chǎng)即將到來(lái)的MCP海嘯。大型芯片制造商也正在轉(zhuǎn)向芯粒,若干年后是否會(huì)形成一個(gè)開(kāi)放的產(chǎn)業(yè)生態(tài)、是否要建立芯粒生態(tài)推進(jìn)聯(lián)盟是值得行業(yè)思考的問(wèn)題。
責(zé)任編輯:wv

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    339

    文章

    30737

    瀏覽量

    264173
  • 后摩爾時(shí)代
    +關(guān)注

    關(guān)注

    0

    文章

    13

    瀏覽量

    9334
  • 芯粒
    +關(guān)注

    關(guān)注

    1

    文章

    85

    瀏覽量

    424
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    奇異摩爾參編人工智能加速器互聯(lián)技術(shù)要求團(tuán)體標(biāo)準(zhǔn)發(fā)布

    近日,中國(guó)電子工業(yè)標(biāo)準(zhǔn)化技術(shù)協(xié)會(huì)批準(zhǔn)并發(fā)布了《人工智能超節(jié)點(diǎn)服務(wù)器技術(shù)要求》等28項(xiàng)團(tuán)體標(biāo)準(zhǔn)。其中由中國(guó)移動(dòng)研究院牽頭、奇異摩爾產(chǎn)品市場(chǎng)&研發(fā)部門主要參編的《人工智能加速器互聯(lián)技術(shù)要求
    的頭像 發(fā)表于 01-09 11:20 ?585次閱讀
    奇異<b class='flag-5'>摩爾</b>參編人工智能加速器互聯(lián)<b class='flag-5'>芯</b><b class='flag-5'>粒</b>技術(shù)要求團(tuán)體標(biāo)準(zhǔn)發(fā)布

    首創(chuàng)3D-CIM架構(gòu)!微納核定義摩爾時(shí)代AI算力新范式

    2025年11月24日,杭州微納核電子科技有限公司(以下簡(jiǎn)稱“微納核”)受邀出席珠?!?025 RISC-V產(chǎn)業(yè)發(fā)展大會(huì)暨RDSA國(guó)際論壇”。微納核首席科學(xué)家在“RISC-V新興技術(shù)與應(yīng)用場(chǎng)
    的頭像 發(fā)表于 11-27 16:43 ?752次閱讀
    首創(chuàng)3D-CIM架構(gòu)!微納核<b class='flag-5'>芯</b>定義<b class='flag-5'>后</b><b class='flag-5'>摩爾時(shí)代</b>AI算力新范式

    Chiplet核心挑戰(zhàn)破解之道:瑞沃微先進(jìn)封裝技術(shù)新思路

    作為“摩爾時(shí)代”的關(guān)鍵突破路徑,通過(guò)將多個(gè)不同工藝、不同功能的模塊化芯片,借助先進(jìn)封裝技術(shù)進(jìn)行系統(tǒng)級(jí)整合,成為實(shí)現(xiàn)高帶寬、低延遲、低功耗異構(gòu)計(jì)算的重要載體。然而
    的頭像 發(fā)表于 11-18 16:15 ?1084次閱讀
    Chiplet核心挑戰(zhàn)破解之道:瑞沃微先進(jìn)封裝技術(shù)新思路

    UCIe協(xié)議代際躍遷驅(qū)動(dòng)開(kāi)放生態(tài)構(gòu)建

    在芯片技術(shù)從 “做大單片” (單片SoC)向 “小芯片組合” (式設(shè)計(jì))轉(zhuǎn)型的當(dāng)下,一套統(tǒng)一的互聯(lián)標(biāo)準(zhǔn)變得至關(guān)重要。UCIe協(xié)議便是一套芯片互聯(lián)的 “通用語(yǔ)言”。
    的頭像 發(fā)表于 11-14 14:32 ?1284次閱讀
    UCIe協(xié)議代際躍遷驅(qū)動(dòng)開(kāi)放<b class='flag-5'>芯</b><b class='flag-5'>粒</b>生態(tài)構(gòu)建

    面向設(shè)計(jì)的最佳實(shí)踐

    半導(dǎo)體領(lǐng)域正經(jīng)歷快速變革,尤其是在人工智能(AI)爆發(fā)式增長(zhǎng)、對(duì)更高處理性能及能效需求持續(xù)攀升的背景下。傳統(tǒng)的片上系統(tǒng)(SoC)設(shè)計(jì)方案在尺寸與成本方面逐漸觸及瓶頸。此時(shí),Multi-Die設(shè)計(jì)應(yīng)運(yùn)而生,將SoC拆分為多個(gè)稱為的芯片,并集成到單一封裝內(nèi),成功突破了上述
    的頭像 發(fā)表于 10-24 16:25 ?1100次閱讀

    借助Arm技術(shù)構(gòu)建計(jì)算未來(lái)

    在我們近期與業(yè)界伙伴的多次交流中,明顯發(fā)現(xiàn)時(shí)代的大幕已徐徐拉開(kāi),行業(yè)已經(jīng)不再抱存對(duì)的質(zhì)疑態(tài)度,而是正在合作解決如何借助
    的頭像 發(fā)表于 09-25 17:18 ?1199次閱讀

    奇異摩爾助力OISA全向智感互聯(lián)IO技術(shù)白皮書(shū)發(fā)布

    提供商,奇異摩爾憑借其在領(lǐng)域的深厚技術(shù)積累與產(chǎn)業(yè)實(shí)踐,多方位貢獻(xiàn)于該白皮書(shū)的撰寫(xiě)與關(guān)鍵技術(shù)路徑的梳理工作。
    的頭像 發(fā)表于 09-23 15:55 ?2003次閱讀
    奇異<b class='flag-5'>摩爾</b>助力OISA全向智感互聯(lián)IO<b class='flag-5'>芯</b><b class='flag-5'>粒</b>技術(shù)白皮書(shū)發(fā)布

    技術(shù)的專利保護(hù)挑戰(zhàn)與應(yīng)對(duì)策略

    涉及的專利保護(hù)問(wèn)題多樣且復(fù)雜。技術(shù):摩爾時(shí)代的創(chuàng)新突破系統(tǒng)級(jí)芯片(System-on-a-Chip,簡(jiǎn)稱SoC)作為集成電路領(lǐng)域的核心產(chǎn)品,能夠在單一封裝內(nèi)
    的頭像 發(fā)表于 09-18 12:15 ?1028次閱讀
    <b class='flag-5'>芯</b><b class='flag-5'>粒</b>技術(shù)的專利保護(hù)挑戰(zhàn)與應(yīng)對(duì)策略

    【「AI芯片:科技探索與AGI愿景」閱讀體驗(yàn)】+半導(dǎo)體芯片產(chǎn)業(yè)的前沿技術(shù)

    封裝里。 1)互連: 粒子技術(shù)中的難點(diǎn)、出現(xiàn)最多競(jìng)爭(zhēng)方案的方面是之間的互連。這種連
    發(fā)表于 09-15 14:50

    技術(shù)資訊 I 基于(小晶片)的架構(gòu)掀起汽車設(shè)計(jì)革命

    的通信能力的支持,以提升車輛性能、舒適性和安全性。芯片行業(yè)的關(guān)鍵進(jìn)展之一是(小晶片)技術(shù)的橫空出世。(小晶片)具有靈活、可擴(kuò)展且經(jīng)濟(jì)高效的特點(diǎn),能將多種技術(shù)集
    的頭像 發(fā)表于 09-12 16:08 ?674次閱讀
    技術(shù)資訊 I 基于<b class='flag-5'>芯</b><b class='flag-5'>粒</b>(小晶片)的架構(gòu)掀起汽車設(shè)計(jì)革命

    微電子所在集成電遷移EDA工具研究方向取得重要進(jìn)展

    隨著高性能人工智能算法的快速發(fā)展,(Chiplet)集成系統(tǒng)憑借其滿足海量數(shù)據(jù)傳輸需求的能力,已成為極具前景的技術(shù)方案。該技術(shù)能夠提供高速互連和大帶寬,減少跨封裝互連,具備低成本、高性能等顯著
    的頭像 發(fā)表于 09-01 17:40 ?694次閱讀
    微電子所在<b class='flag-5'>芯</b><b class='flag-5'>粒</b>集成電遷移EDA工具研究方向取得重要進(jìn)展

    華大九天推出(Chiplet)與2.5D/3D先進(jìn)封裝版圖設(shè)計(jì)解決方案Empyrean Storm

    隨著“摩爾時(shí)代”的到來(lái),(Chiplet)與 2.5D/3D 先進(jìn)封裝技術(shù)正成為突破晶體管微縮瓶頸的關(guān)鍵路徑。通過(guò)異構(gòu)集成將不同的芯片模塊化組合,依托2.5D/3D封裝實(shí)現(xiàn)高帶寬
    的頭像 發(fā)表于 08-07 15:42 ?4719次閱讀
    華大九天推出<b class='flag-5'>芯</b><b class='flag-5'>粒</b>(Chiplet)與2.5D/3D先進(jìn)封裝版圖設(shè)計(jì)解決方案Empyrean Storm

    摩爾時(shí)代破局者:物元半導(dǎo)體領(lǐng)航中國(guó)3D集成制造產(chǎn)業(yè)

    在全球半導(dǎo)體產(chǎn)業(yè)邁入“摩爾時(shí)代”的背景下,傳統(tǒng)制程微縮帶來(lái)的性能提升逐漸趨緩,而先進(jìn)封裝技術(shù),尤其是2.5D/3D堆疊封裝,正成為延續(xù)芯片性能增長(zhǎng)的關(guān)鍵路徑。 據(jù)Yole數(shù)據(jù)顯示,2022年全球
    的頭像 發(fā)表于 08-04 15:53 ?1234次閱讀
    <b class='flag-5'>后</b><b class='flag-5'>摩爾時(shí)代</b>破局者:物元半導(dǎo)體領(lǐng)航中國(guó)3D集成制造產(chǎn)業(yè)

    Chiplet與3D封裝技術(shù):摩爾時(shí)代的芯片革命與屹立創(chuàng)的良率保障

    摩爾定律逐漸放緩的背景下,Chiplet(小芯片)技術(shù)和3D封裝成為半導(dǎo)體行業(yè)突破性能與集成度瓶頸的關(guān)鍵路徑。然而,隨著芯片集成度的提高,氣泡缺陷成為影響封裝良率的核心挑戰(zhàn)之一。
    的頭像 發(fā)表于 07-29 14:49 ?1119次閱讀
    Chiplet與3D封裝技術(shù):<b class='flag-5'>后</b><b class='flag-5'>摩爾時(shí)代</b>的芯片革命與屹立<b class='flag-5'>芯</b>創(chuàng)的良率保障

    奇異摩爾出席第三屆開(kāi)發(fā)者大會(huì)AI芯片與系統(tǒng)分論壇

    多名行業(yè)同仁齊聚一堂。由奇異摩爾承辦的“第三屆開(kāi)發(fā)者大會(huì) - AI芯片與系統(tǒng)分論壇”在無(wú)錫成功舉行。
    的頭像 發(fā)表于 07-22 11:34 ?1308次閱讀