91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

目前芯片技術尚不可替代,摩爾定律將長期有效

獨愛72H ? 來源:每日經濟新聞 ? 作者:每日經濟新聞 ? 2020-04-05 17:38 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

(文章來源:每日經濟新聞)
集成電路技術發(fā)展數十年至今,帶來了巨大的變革,也成為國家間競爭的重要砝碼。過去兩年間,從“中興禁芯”到華為被美國納入實體清單,芯片的重要性被國人廣泛認知。近日,美國方面可能會限制包括臺積電在內的芯片制造商對華為供貨的消息,又再次引起人們對芯片產業(yè)的關注?!靶酒谴髧g競爭的制高點,芯片技術和產業(yè)的發(fā)展必然成為國家戰(zhàn)略?!?月1日晚間,清華大學微納電子學系主任、微電子學研究所所長魏少軍在清華大學五道口金融學院聯(lián)合每經智享會推出的“五道口在線學習計劃”上表示。

他指出芯片是技術創(chuàng)新的高地,雖然芯片產業(yè)現有技術路徑面臨著物理、功耗等極限問題,但摩爾定律將長期有效,在可預見的未來,尚沒有能夠替代集成電路技術的其他技術出現。作為最為知名的產業(yè)發(fā)展定律,摩爾定律指引了芯片產業(yè)50余年的發(fā)展.截至2019年年底,按照這一定律,一個芯片上已經可以集成687億個晶體管,這是一個天文數字。

“由于摩爾定律,我們將會重建所有的物質性基礎設施?!蔽荷佘姳硎?,由于人們認為摩爾定律在物理上可以實現,并對此深信不疑,于是就努力地按照摩爾定律發(fā)展,使得芯片技術長期以不可思議的速度發(fā)展,才取得了今天的輝煌成就。芯片也顛覆了不少產業(yè)的發(fā)展。魏少軍以膠片巨頭企業(yè)柯達的興衰為例,這一創(chuàng)立于19世紀晚期的企業(yè),因不敵數碼相機技術的發(fā)展,在2012年申請破產保護。

“新技術因芯片而生,老技術因芯片而亡。”魏少軍表示,任何芯片能夠參與競爭的技術,最終這些技術都不可避免成為失敗者,而如精準農業(yè)、超高清電視、人工智能等前沿技術的發(fā)展,都離不開芯片?!安徽撌乔嗄陮W生還是投資人和創(chuàng)業(yè)者,如果發(fā)現你做的這件事情最終可以被芯片所替代,那你就趕快去做芯片?!蔽荷佘娪哪卣f道。

魏少軍認為,芯片在新一代信息技術中扮演著決定性的賦能作用,是支撐數字經濟發(fā)展的基礎,在可以預見的未來,尚不會出現能夠替代集成電路的其它技術。即使出現了,也需要數十年的時間和花費十數萬億美元才能替代今天的集成電路。摩爾定律失效的說法在近年來甚囂塵上。但魏少軍表示,摩爾定律將長期有效:就當今的技術路徑而言,在尺寸上我們已經達到7納米,5納米將很快到來;而利用二維材料,人們已經制備出了1納米的晶體管,至少在未來很長一段時間內,我們目前技術方向仍然看不到盡頭。

但魏少軍也表示,現行技術路徑主要有四大極限,分別是物理極限、功耗極限、工藝極限、經濟極限。物理極限即是最小尺寸,就現行技術而言,如果材料上沒有突破,最小尺寸可能就在1納米左右,因為1納米之后,將無法控制電子使其有效傳輸,可能會出現漏電現象。

功耗極限是指耗電量將達到極限。在一個小小的芯片上,幾十億、上百億的晶體管集中在一起,盡管每個晶體管耗電極小,但累計起來仍是非常大的耗電量。如果不加控制,芯片的耗電量將一直上升。以家用電熨斗為例,其功率密度為每平方厘米5瓦,而現在的芯片的功率密度在每平方厘米十幾瓦乃至幾十瓦的水平。

工藝極限意味著現有工藝和材料難以滿足芯片技術的發(fā)展需求。由于目前的工藝已十分復雜,工廠每次能夠同時開工制造的產品數量是有限的。此外,芯片技術已使用了元素周期表中的相當一大部分的元素,材料的發(fā)展也制約著芯片技術的進步。芯片技術的發(fā)展,已經不再是芯片技術本身,而是多學科交叉融合發(fā)展。

經濟極限是指未來經濟可行性。建設一個集成電路制造廠的成本,從65納米時的25-30億美元,到22納米時的80-100億美元,再到14、16納米時的120億-150億美元,盡管已經較早期預測的成本低了很多,但仍然是個龐大的數字。而芯片成本的上漲將附加到最終產品中,必須要考慮到消費端的接受能力。

芯片技術之復雜,進入門檻頗高,加之芯片技術非常重要,使其已成為全世界競爭的產業(yè)制高點。又因芯片技術本身的發(fā)展有很強的業(yè)務屬性,因此也成為了全球化最為徹底的一個產業(yè)。

全球半導體的發(fā)展在2019年出現了一次衰退,市場規(guī)模下滑12.1%,是2001年后的最大一次衰退。中國是最大的新興市場,2019年消費占總比35.1%。2019年,中國的半導體產業(yè)增長了16.2%,第一次在設計、制造、封測環(huán)節(jié)的銷售額都超過了2000億美元。魏少軍評價稱,中國的發(fā)展在全球范圍內仍然是可圈可點的。

但從自給自足的能力而言,我們使用的芯片仍有70%需要進口。包括服務器CPU、個人電腦CPU/GPU等市場占有率均為0(四舍五入)。而美國有50%的芯片銷往中國,中國市場是美國最大的半導體市場。美國芯片產業(yè)為何有這么強的能力?魏少軍介紹,美國在芯片產業(yè)的研發(fā)投入是美國之外其他國家的兩倍,美國芯片企業(yè)的毛利率可以達到62%,而中國大陸地區(qū)的芯片企業(yè)的毛利率與此相差甚遠。

產品銷售的利潤規(guī)模不大,就難以提升研發(fā)投入的強度和規(guī)模,這將形成惡性循環(huán)?!爸挥写蠓哟笱邪l(fā)投入,使我們的技術和產品進一步提升,我們才有可能打破現在的怪圈,才能發(fā)展?!蔽荷佘姳硎?。目前,我國正通過國家集成電路產業(yè)投資基金加大對芯片產業(yè)的資本投入,魏少軍呼吁加大芯片產業(yè)研發(fā)投入,“從2014年開始,我們半導體的支出開始慢慢增加,但是資本投入并不代表研發(fā)投入,我們現在研發(fā)投入還是不夠的”。
(責任編輯:fqj)

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    463

    文章

    54163

    瀏覽量

    467758
  • 芯片技術
    +關注

    關注

    1

    文章

    177

    瀏覽量

    18483
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    2.5D封裝關鍵技術的研究進展

    隨著摩爾定律指引下的晶體管微縮逼近物理極限,先進封裝技術通過系統(tǒng)微型化與異構集成,成為突破芯片性能瓶頸的關鍵路徑。
    的頭像 發(fā)表于 03-24 09:10 ?603次閱讀
    2.5D封裝關鍵<b class='flag-5'>技術</b>的研究進展

    Chiplet,改變了芯片

    1965年,英特爾聯(lián)合創(chuàng)始人戈登·摩爾提出了“摩爾定律”。半個多世紀以來,這一定律推動了集成電路(IC)性能的提升和成本的降低,并成為現代數字技術的基礎。
    的頭像 發(fā)表于 10-17 08:33 ?3199次閱讀
    Chiplet,改變了<b class='flag-5'>芯片</b>

    【「AI芯片:科技探索與AGI愿景」閱讀體驗】+半導體芯片產業(yè)的前沿技術

    為我們重點介紹了AI芯片在封裝、工藝、材料等領域的技術創(chuàng)新。 一、摩爾定律 摩爾定律是計算機科學和電子工程領域的一條經驗規(guī)律,指出集成電路上可容納的晶體管數量每18-24個月會增加一倍
    發(fā)表于 09-15 14:50

    CMOS 2.0與Chiplet兩種創(chuàng)新技術的區(qū)別

    摩爾定律正在減速。過去我們靠不斷縮小晶體管尺寸提升芯片性能,但如今物理極限越來越近。在這樣的背景下,兩種創(chuàng)新技術站上舞臺:CMOS 2.0 和 Chiplet(芯粒)。它們都在解決 “如何讓
    的頭像 發(fā)表于 09-09 15:42 ?1109次閱讀

    【「AI芯片:科技探索與AGI愿景」閱讀體驗】+工藝創(chuàng)新繼續(xù)維持著摩爾神話

    。那該如何延續(xù)摩爾神話呢? 工藝創(chuàng)新將是其途徑之一,芯片中的晶體管結構正沿著摩爾定律指出的方向一代代演進,本段加速半導體的微型化和進一步集成,以滿足AI技術及高性能計算飛速發(fā)展的需求。
    發(fā)表于 09-06 10:37

    芯片封裝的功能、等級以及分類

    摩爾定律趨近物理極限、功率器件制程仍停留在百納米節(jié)點的背景下,芯片“尺寸縮小”與“性能提升”之間的矛盾愈發(fā)尖銳。
    的頭像 發(fā)表于 08-28 13:50 ?2088次閱讀

    摩爾定律 “踩剎車” ,三星 、AP、普迪飛共話半導體制造新變革新機遇

    ,揭示行業(yè)正處于從“晶體管密度驅動”向“系統(tǒng)級創(chuàng)新”轉型的關鍵節(jié)點。隨著摩爾定律放緩、供應鏈分散化政策推進,一場融合制造技術革新與供應鏈數字化的產業(yè)變革正在上演。
    的頭像 發(fā)表于 08-19 13:48 ?1444次閱讀
    當<b class='flag-5'>摩爾定律</b> “踩剎車” ,三星 、AP、普迪飛共話半導體制造新變革新機遇

    AI狂飆, FPGA會掉隊嗎? (上)

    ,這與摩爾定律的速度高度相似,而通用GPU的算力增長更是驚人,達到了八年1000倍?!窯PU算力八年1000倍增長」過去我做FAE的時候,客戶經常會問,“你們芯片
    的頭像 發(fā)表于 08-07 09:03 ?1415次閱讀
    AI狂飆, FPGA會掉隊嗎? (上)

    Chiplet與3D封裝技術:后摩爾時代的芯片革命與屹立芯創(chuàng)的良率保障

    摩爾定律逐漸放緩的背景下,Chiplet(小芯片技術和3D封裝成為半導體行業(yè)突破性能與集成度瓶頸的關鍵路徑。然而,隨著芯片集成度的提高,氣泡缺陷成為影響封裝良率的核心挑戰(zhàn)之一。
    的頭像 發(fā)表于 07-29 14:49 ?1243次閱讀
    Chiplet與3D封裝<b class='flag-5'>技術</b>:后<b class='flag-5'>摩爾</b>時代的<b class='flag-5'>芯片</b>革命與屹立芯創(chuàng)的良率保障

    晶心科技:摩爾定律放緩,RISC-V在高性能計算的重要性突顯

    運算還是快速高頻處理計算數據,或是超級電腦,只要設計或計算系統(tǒng)符合三項之一即可稱之為HPC。 摩爾定律走過數十年,從1970年代開始,世界領導廠商建立晶圓廠、提供制程工藝,在28nm之前取得非常大的成功。然而28nm之后摩爾定律在接近物理極限之前遇到大量的困
    的頭像 發(fā)表于 07-18 11:13 ?4350次閱讀
    晶心科技:<b class='flag-5'>摩爾定律</b>放緩,RISC-V在高性能計算的重要性突顯

    鰭式場效應晶體管的原理和優(yōu)勢

    自半導體晶體管問世以來,集成電路技術便在摩爾定律的指引下迅猛發(fā)展。摩爾定律預言,單位面積上的晶體管數量每兩年翻一番,而這一進步在過去幾十年里得到了充分驗證。
    的頭像 發(fā)表于 06-03 18:24 ?2115次閱讀
    鰭式場效應晶體管的原理和優(yōu)勢

    電力電子中的“摩爾定律”(2)

    04平面磁集成技術的發(fā)展在此基礎上,平面磁集成技術開始廣泛應用于高功率密度場景,通過變壓器的繞組(winding)設計在pcb電路板上從而代替利茲線,從而極大降低了變壓器的高度。然而pcb的銅帶厚度并不大,一般不會超過4oz(
    的頭像 發(fā)表于 05-17 08:33 ?709次閱讀
    電力電子中的“<b class='flag-5'>摩爾定律</b>”(2)

    跨越摩爾定律,新思科技掩膜方案憑何改寫3nm以下芯片游戲規(guī)則

    。 然而,隨著摩爾定律逼近物理極限,傳統(tǒng)掩模設計方法面臨巨大挑戰(zhàn),以2nm制程為例,掩膜版上的每個圖形特征尺寸僅為頭發(fā)絲直徑的五萬分之一,任何微小誤差都可能導致芯片失效。對此,新思科技(Synopsys)推出制造解決方案,尤其是
    的頭像 發(fā)表于 05-16 09:36 ?6061次閱讀
    跨越<b class='flag-5'>摩爾定律</b>,新思科技掩膜方案憑何改寫3nm以下<b class='flag-5'>芯片</b>游戲規(guī)則

    電力電子中的“摩爾定律”(1)

    本文是第二屆電力電子科普征文大賽的獲獎作品,來自上??萍即髮W劉賾源的投稿。著名的摩爾定律中指出,集成電路每過一定時間就會性能翻倍,成本減半。那么電力電子當中是否也存在著摩爾定律呢?1965年,英特爾
    的頭像 發(fā)表于 05-10 08:32 ?939次閱讀
    電力電子中的“<b class='flag-5'>摩爾定律</b>”(1)

    玻璃基板在芯片封裝中的應用

    上升,摩爾定律的延續(xù)面臨巨大挑戰(zhàn)。例如,從22納米工藝制程開始,每一代技術的設計成本增加均超過50%,3納米工藝的總設計成本更是高達15億美元。此外,晶體管成本縮放規(guī)律在28納米制程后已經停滯。
    的頭像 發(fā)表于 04-23 11:53 ?3317次閱讀
    玻璃基板在<b class='flag-5'>芯片</b>封裝中的應用