91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

垂直環(huán)繞柵晶體管可縮小MRAM和RRAM存儲單元!

旺材芯片 ? 來源:半導(dǎo)體行業(yè)觀察 ? 作者:半導(dǎo)體行業(yè)觀察 ? 2020-09-04 16:10 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

來源:半導(dǎo)體行業(yè)觀察

位于加利福尼亞州弗里蒙特的MRAM初創(chuàng)公司Spin Memory表示,它已經(jīng)開發(fā)出一種晶體管,可以大大縮小MRAM和電阻性RAM的尺寸。據(jù)該公司稱,該設(shè)備還可以克服DRAM中一個名為Row Hammer的頑固安全漏洞。

Spin Memory的垂直環(huán)繞柵晶體管可以縮小MRAM和RRAM存儲單元。

Spin Memory將設(shè)備稱為“通用選擇器”(Universal Selector)。在存儲器單元中,選擇器是用于訪問所述存儲器元件——MRAM中的一個磁隧道結(jié)。也是RRAM的一種電阻材料RRAM,也就是DRAM的電容器。這些通常內(nèi)置于硅的主體中,而存儲元件則構(gòu)造在其上方。使選擇器更小并簡化與選擇器接觸的互連的布局,可以使存儲單元更緊湊。

一般而言,晶體管是在硅平面的水平上構(gòu)建的。當(dāng)設(shè)備開啟時,電流流過源極和漏極之間的溝道區(qū)域。通用選擇器使該幾何體傾斜90度。源極在底部與埋在硅中的導(dǎo)體相連,溝道區(qū)域是垂直的硅柱,漏極在頂部。柵極是器件中控制電荷流動的部分,四周圍繞著溝道區(qū)離子。

“通用選擇器”就像普通的晶體管一樣,但是傾斜了90度。存儲元件(通常為MRAM)連接到設(shè)備上方的漏極。

這種垂直的gate-all-around 器件類似于用于制造當(dāng)今的多層NAND閃存存儲芯片的器件。但是Spin Memory的設(shè)備僅跨越一層,并且被調(diào)整為在低得多的電壓下運行。

據(jù)該公司稱,這種垂直設(shè)備將使DRAM陣列密度提高20%至35%,并使制造商可以在同一區(qū)域內(nèi)將多達(dá)MRAM或RRAM存儲器的容量提高五倍。

選擇器是Spin Memory正在開發(fā)的三項發(fā)明中的一部分,以促進(jìn)MRAM的采用。另外兩個是改進(jìn)的磁隧道結(jié),以及一種電路設(shè)計,這些都可以提高M(jìn)RAM的耐用性和讀寫速度,并消除錯誤源。該公司產(chǎn)品開發(fā)高級副總裁Jeff Lewis表示,這種結(jié)合將使MRAM的性能達(dá)到與SRAM(當(dāng)今CPU和其他處理器中嵌入的超快存儲器)相當(dāng)?shù)乃健?/p>

使用“通用選擇器”可以實現(xiàn)更緊湊的存儲單元設(shè)計。

Lewis說:“由于其已知的猥瑣問題,將SRAM用作主要的片上存儲器正成為問題?!?由于MRAM只是一個晶體管和一個磁性隧道結(jié),因此有一天可以比由六個晶體管組成的SRAM具有更高的密度優(yōu)勢。更重要的是,與SRAM不同,即使在存儲單元沒有電源的情況下,MRAM也會保留其數(shù)據(jù)。但是,目前,MRAM單元比SRAM大得多?!拔覀兊闹饕繕?biāo)之一是為MRAM設(shè)計一個較小的單元,以使其作為SRAM替代品具有更大的吸引力?!?/p>

有了DRAM(計算機(jī)選擇的主要內(nèi)存),通用選擇器具有一個有趣的副作用:它應(yīng)使內(nèi)存不受 Row Hammer的影響。當(dāng)一行DRAM單元快速充電和放電時,會發(fā)生此漏洞。(基本上,以極高的速率翻轉(zhuǎn)位。)此操作產(chǎn)生的雜散電荷可以遷移到相鄰的單元格行,從而破壞該位的位。

Row Hammer是DRAM可靠性和安全性的主要問題之一,長期以來一直困擾著存儲器行業(yè)。作為DRAM長期以來的主要干擾問題,隨著單元的縮小, Row Hammer.只會成為一個更大的問題,” 思科系統(tǒng)公司設(shè)備可靠性專家Charles Slayman說。

而據(jù)劉易斯稱,由于晶體管通道位于硅主體之外,因此該新器件不受此問題的影響,因此它與漂移電荷隔離。他說:“這是排除Row Hammer的根本原因?!?/p>

為了在DRAM中使用,可能必須將設(shè)備縮小很多。但是改善MRAM是近期目標(biāo)。這將涉及優(yōu)化驅(qū)動電流和設(shè)備其他方面的強(qiáng)度。

來源:半導(dǎo)體行業(yè)觀察

原文標(biāo)題:熱點 | 取代SRAM,MRAM又走近了一步!

文章出處:【微信公眾號:旺材芯片】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • sram
    +關(guān)注

    關(guān)注

    6

    文章

    819

    瀏覽量

    117459
  • 晶體管
    +關(guān)注

    關(guān)注

    78

    文章

    10396

    瀏覽量

    147733
  • MRAM
    +關(guān)注

    關(guān)注

    1

    文章

    250

    瀏覽量

    32914

原文標(biāo)題:熱點 | ?取代SRAM,MRAM又走近了一步!

文章出處:【微信號:wc_ysj,微信公眾號:旺材芯片】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    CGH40006P射頻晶體管

    CGH40006P射頻晶體管CGH40006P是Wolfspeed(原CREE)推出的一款 6W 射頻功率氮化鎵高電子遷移率晶體管(GaN HEMT),采用 28V 電源軌設(shè)計,具備 DC 至
    發(fā)表于 02-03 10:00

    深度解讀晶體管的轉(zhuǎn)移特性曲線

    本文介紹了晶體管轉(zhuǎn)移特性曲線及其核心參數(shù)的意義。曲線描述了壓控制漏極電流的過程,涵蓋關(guān)斷、亞閾值與導(dǎo)通區(qū),是定義數(shù)字邏輯和平衡芯片性能的基石。
    的頭像 發(fā)表于 01-26 17:33 ?5358次閱讀
    深度解讀<b class='flag-5'>晶體管</b>的轉(zhuǎn)移特性曲線

    MUN5136數(shù)字晶體管技術(shù)解析與應(yīng)用指南

    電阻器。MUN5136數(shù)字晶體管具有簡化電路設(shè)計、減少電路板空間和元件數(shù)量的特點。這些數(shù)字晶體管的工作結(jié)溫和存儲溫度范圍為-55°C至150°C。
    的頭像 發(fā)表于 11-24 16:27 ?762次閱讀
    MUN5136數(shù)字<b class='flag-5'>晶體管</b>技術(shù)解析與應(yīng)用指南

    電壓選擇晶體管應(yīng)用電路第二期

    電壓選擇晶體管應(yīng)用電路第二期 以前發(fā)表過關(guān)于電壓選擇晶體管的結(jié)構(gòu)和原理的文章,這一期我將介紹一下電壓選擇晶體管的用法。如圖所示: 當(dāng)輸入電壓Vin等于電壓選擇晶體管QS的柵極控制電壓時
    發(fā)表于 11-17 07:42

    晶體管的基本結(jié)構(gòu)和發(fā)展歷程

    隨著集成電路科學(xué)與工程的持續(xù)發(fā)展,當(dāng)前集成電路已涵蓋二極、晶體管、非易失性存儲器件、功率器件、光子器件、電阻與電容器件、傳感器件共 7 個大族,衍生出 100 多種不同類型的器件,推動集成電路技術(shù)
    的頭像 發(fā)表于 09-22 10:53 ?1630次閱讀
    <b class='flag-5'>晶體管</b>的基本結(jié)構(gòu)和發(fā)展歷程

    多值電場型電壓選擇晶體管結(jié)構(gòu)

    多值電場型電壓選擇晶體管結(jié)構(gòu) 為滿足多進(jìn)制邏輯運算的需要,設(shè)計了一款多值電場型電壓選擇晶體管??刂贫M(jìn)制電路通斷需要二進(jìn)制邏輯門電路,實際上是對電壓的一種選擇,而傳統(tǒng)二進(jìn)制邏輯門電路通常比較復(fù)雜
    發(fā)表于 09-15 15:31

    芯片燒錄的原理

    存儲單元結(jié)構(gòu) 基于 浮晶體管(Floating Gate Transistor) 。 寫入(編程) :在控
    的頭像 發(fā)表于 06-24 11:16 ?8783次閱讀

    半導(dǎo)體存儲芯片核心解析

    速度(MB/s, IOPS)、耐久度(TBW, DWPD)、類型(SLC/MLC/TLC/QLC)。 3.4 NOR Flash - 代碼存儲/嵌入式系統(tǒng) 原理:也是浮晶體管,但單元
    發(fā)表于 06-24 09:09

    下一代高速芯片晶體管解制造問題解決了!

    在半導(dǎo)體工藝演進(jìn)到2nm,1nm甚至0.7nm等節(jié)點以后,晶體管結(jié)構(gòu)該如何演進(jìn)?2017年,imec推出了叉片晶體管(forksheet),作為環(huán)(GAA)晶體管的自然延伸。不過,產(chǎn)
    發(fā)表于 06-20 10:40

    無結(jié)場效應(yīng)晶體管詳解

    場效應(yīng)晶體管(TFET)沿溝道方向有一個 PN結(jié),金屬-半導(dǎo)體場效應(yīng)晶體管(MESFET)或高電子遷移率晶體管(HEMT)垂直于溝道方向含有一個
    的頭像 發(fā)表于 05-16 17:32 ?1415次閱讀
    無結(jié)場效應(yīng)<b class='flag-5'>晶體管</b>詳解

    多值電場型電壓選擇晶體管結(jié)構(gòu)

    多值電場型電壓選擇晶體管結(jié)構(gòu) 為滿足多進(jìn)制邏輯運算的需要,設(shè)計了一款多值電場型電壓選擇晶體管??刂贫M(jìn)制電路通斷需要二進(jìn)制邏輯門電路,實際上是對電壓的一種選擇,而傳統(tǒng)二進(jìn)制邏輯門電路通常比較復(fù)雜
    發(fā)表于 04-15 10:24

    晶體管電路設(shè)計(下)

    晶體管,F(xiàn)ET和IC,F(xiàn)ET放大電路的工作原理,源極接地放大電路的設(shè)計,源極跟隨器電路設(shè)計,F(xiàn)ET低頻功率放大器的設(shè)計與制作,柵極接地放大電路的設(shè)計,電流反饋型OP放大器的設(shè)計與制作,進(jìn)晶體管
    發(fā)表于 04-14 17:24

    RRAM存儲,從嵌入顯示驅(qū)動到存算一體

    電子發(fā)燒友網(wǎng)綜合報道,RRAM(阻變存儲器)存儲是一種新興的非易失性存儲技術(shù),它基于材料的電阻變化來存儲數(shù)據(jù)。其
    發(fā)表于 04-10 00:07 ?2312次閱讀

    晶體管電路設(shè)計(下) [日 鈴木雅臣]

    本書主要介紹了晶體管,F(xiàn)ET和Ic,F(xiàn)ET放大電路的工作原理,源極接地放大電路的設(shè)計,源極跟隨電路的設(shè)計,F(xiàn)ET低頻功率放大器的設(shè)計和制作,柵極接地放大電路的設(shè)計,電流反饋行型op放大器的設(shè)計與制作
    發(fā)表于 03-07 13:55