91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

SelectIO該怎么來實現(xiàn)LVDS的詳細步驟

454398 ? 來源:FPGA2嵌入式 ? 作者:FPGA2嵌入式 ? 2020-12-25 14:21 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作者: 做但不能忘思考,FPGA2嵌入式

當我們使用一種新的IP核的時候,遇到的最大問題是:以前根本沒有接觸過的新東西,我們會感到恐懼,不知道如何下手。比如,SelectIO該怎么來實現(xiàn)LVDS的功能:

Step1,我們新加一個接收的SelectIO的IP核,界面如下圖:

Step2,打開IP核對應的數(shù)據(jù)手冊和文檔來學習IP核的大致使用方法,見EDA中自帶的IP核你會快速用嗎?,根據(jù)參考的數(shù)據(jù)文檔我們大致配置好為:DDR模式2*4的LVDS_25接口,配置完后保存。

Step3,打開IP核對應的Example工程,這個工程里面有對應IP配置下生成的例子工程,有很大的參考價值,如下圖:

o4YBAF9uH1WAVTlpAAXs3M_tjqQ774.png

Step4,我們這時就可以看到Vivado自動生成的IP核工程,接著就可以學習這個工程。

Step5,這個工程里面有TestBench,這個是很有用的,可以通過功能仿真來加速IP核中的功能,特別是時序關系的學習。

下面就是通過功能仿真后看到LVDS的波形圖,通過這些波形圖,能很好的讓我們學習SelectIO中各個信號的功能和時序關系,有時候文檔中描述的無法正確的理解,借助仿真波形就迎刃而解。

通過仿真時序圖,我們能更加直觀的理解LVDS傳輸?shù)臄?shù)據(jù)時序圖,比上網(wǎng)查詢或看文檔快很多了。

總之,EDA工具生成的參考例程和TestBench能更好的幫助我們學習新的IP核,加速項目的開發(fā),這是新IP核學習的正確打開方式。

編輯:hfy


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • IP
    IP
    +關注

    關注

    5

    文章

    1866

    瀏覽量

    155913
  • eda
    eda
    +關注

    關注

    72

    文章

    3114

    瀏覽量

    183085
  • lvds
    +關注

    關注

    2

    文章

    1238

    瀏覽量

    69898
  • Vivado
    +關注

    關注

    19

    文章

    857

    瀏覽量

    71162
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    SN65LVDS822:高性能LVDS接收器的設計與應用解析

    SN65LVDS822:高性能LVDS接收器的設計與應用解析 在電子工程師的日常工作中,選擇合適的低電壓差分信號(LVDS)接收器對于實現(xiàn)高效、穩(wěn)定的數(shù)據(jù)傳輸至關重要。今天,我們就來深
    的頭像 發(fā)表于 02-25 17:00 ?449次閱讀

    TI SN65LVDS048A:高性能LVDS四通道差分線路接收器的深度解析

    的首選。德州儀器(TI)的SN65LVDS048A作為一款典型的LVDS四通道差分線路接收器,在諸多應用場景中展現(xiàn)出了卓越的性能。下面,我們就來詳細了解一下這款產(chǎn)品。 文件下載: SN65LV
    的頭像 發(fā)表于 01-30 16:50 ?648次閱讀

    深入剖析SNx5LVDS3xxxx系列高速差分線路接收器

    SNx5LVDS3xxxx系列器件滿足或超越了ANSI TIA/EIA - 644標準的要求,實現(xiàn)LVDS的電氣特性。技術將5 - V差分標準電平(如EIA/TIA422B)的輸
    的頭像 發(fā)表于 01-04 14:20 ?259次閱讀

    SN65LVDS96 LVDS SERDES接收器:特性、應用與設計要點

    Signaling)技術憑借其低功耗、低電磁干擾(EMI)和高速數(shù)據(jù)傳輸能力,在眾多應用中得到了廣泛應用。今天,我們就來詳細探討一下德州儀器(Texas Instruments)的SN65LVDS96 LVDS
    的頭像 發(fā)表于 01-04 11:15 ?414次閱讀

    深入解析SN65LVDS93 LVDS串行器:特性、應用與設計要點

    深入解析SN65LVDS93 LVDS串行器:特性、應用與設計要點 在電子工程師的日常工作中,選擇合適的芯片實現(xiàn)高效的數(shù)據(jù)傳輸至關重要。今天,我們就來
    的頭像 發(fā)表于 01-04 11:15 ?395次閱讀

    SN75LVDS32與SN75LVDS9637高速差分線接收器:設計與應用指南

    : sn75lvds9637.pdf 一、產(chǎn)品概述 SN75LVDS32和SN75LVDS9637是兩款實現(xiàn)LVDS電氣特性的差分線接收
    的頭像 發(fā)表于 01-04 09:50 ?424次閱讀

    高速差分線路驅動器SN75LVDS31與SN75LVDS9638的深度剖析

    高速差分線路驅動器SN75LVDS31與SN75LVDS9638的深度剖析 在電子工程師的日常工作中,高速差分線路驅動器是實現(xiàn)高效數(shù)據(jù)傳輸?shù)年P鍵組件。今天就來詳細探討一下德州儀器(TI
    的頭像 發(fā)表于 01-04 09:45 ?558次閱讀

    SNx5LVDS3xxxx高速差分線路接收器深度解析

    SNx5LVDS3xxxx系列設備滿足或超越了ANSI TIA/EIA - 644標準的要求,實現(xiàn)LVDS的電氣特性。技術將5 - V差分標準電平(如EIA/TIA422B)的輸
    的頭像 發(fā)表于 01-04 09:20 ?442次閱讀

    SNx5LVDS3xx高速差分線路驅動器:特性、應用與設計要點

    SNx5LVDS3xx高速差分線路驅動器:特性、應用與設計要點 在電子設計領域,高速差分線路驅動器是實現(xiàn)高速數(shù)據(jù)傳輸?shù)年P鍵組件。今天,我們就來詳細探討一下德州儀器(TI)的SNx5LVDS
    的頭像 發(fā)表于 12-31 17:05 ?1559次閱讀

    《SN65LVDS109與SN65LVDS117:LVDS重復器的卓越之選》

    《SN65LVDS109與SN65LVDS117:LVDS重復器的卓越之選》 在電子設計領域,數(shù)據(jù)傳輸?shù)母咝?、穩(wěn)定性與精確性一直是工程師們追求的目標。今天,我們聚焦于德州儀器(TI)推出的兩款
    的頭像 發(fā)表于 12-31 16:15 ?258次閱讀

    深入解析SN65LVDS047:高性能LVDS四通道差分線驅動器

    ,我們就來詳細探討德州儀器(TI)的SN65LVDS047——一款出色的LVDS四通道差分線驅動器。 文件下載: sn65lvds047.pdf 一、SN65
    的頭像 發(fā)表于 12-31 14:45 ?430次閱讀

    SNx5LVDS3xx高速差分線路驅動器:設計與應用全解析

    SNx5LVDS3xx高速差分線路驅動器:設計與應用全解析 在電子工程師的日常設計工作中,高速差分線路驅動器是實現(xiàn)高效數(shù)據(jù)傳輸不可或缺的組件。今天,我們就來深入探討一下SNx5LVDS3xx系列高速
    的頭像 發(fā)表于 12-17 17:40 ?1192次閱讀

    液晶顯示屏LVDS接口JEIAD 、VESA、18bit LVDS關聯(lián)和區(qū)別

    分享下液晶顯示發(fā)展史上一個重要且有趣的階段。LVDS接口不同格式的形成,根本上是成本、帶寬和市場需求之間博弈和演進的結果。 下面我將詳細解釋它們的歷史成因、關聯(lián)與區(qū)別。 核心概念:什么是LVDS接口
    發(fā)表于 08-30 09:13

    LVPECL與LVDS電平互連:直流與交流耦合設計指南

    1.?LVPECL?與LVDS?的互連 1.1 ??LVPECL?與LVDS?的直流耦合 LVPECL?到LVDS?的直流耦合結構需要一個電阻網(wǎng)絡,如圖5?中所示,設計網(wǎng)絡時有這樣幾
    的頭像 發(fā)表于 08-04 16:42 ?1412次閱讀
    LVPECL與<b class='flag-5'>LVDS</b>電平互連:直流與交流耦合設計指南

    openstack搭建詳細步驟

    openstack搭建詳細步驟
    的頭像 發(fā)表于 05-07 14:05 ?2053次閱讀