91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

VARON總線驗證技術(shù)

電子工程師 ? 來源:FPGA技術(shù)支持 ? 作者:FPGA技術(shù)支持 ? 2020-09-28 11:42 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

VARON是一款針對Soc開發(fā)的硬件仿真進行優(yōu)化的軟件,運行于Cent OS Linux系統(tǒng),需要有一定的VCS使用基礎(chǔ),適用于集成度偏高的Soc開發(fā)。VARON通過自主研發(fā)的IP連接到開發(fā)系統(tǒng),并監(jiān)視AXI總線上的多種屬性和性能,從而使開發(fā)者能夠更直觀的觀測系統(tǒng)的運行情況,從而有針對性的進行優(yōu)化調(diào)整。

總線驗證技術(shù)

(1)AMBA(AHB / AXI):許多半導(dǎo)體制造商已經(jīng)啟動了基于ARM總線的驗證環(huán)境,每個公司都充分執(zhí)行了協(xié)議檢查。但是,他們很少使用基于硬件的驗證環(huán)境來驗證性能,例如設(shè)備制造商要求的總線速度,DDR控制器負(fù)載以及固件的吞吐量。VARON使用AMBA性能驗證IP“ VARON-AHB”,并提供性能驗證環(huán)境構(gòu)建服務(wù),以在開發(fā)初期通過仿真以及總線體系結(jié)構(gòu)(例如總線配置和總線帶寬)來執(zhí)行總線性能驗證。我們建議通過檢查對性能進行質(zhì)量保證驗證,并使用實際固件在實際機器上對總線性能進行驗證。

(2)OCP:OCP是一種開放式體系結(jié)構(gòu)核心協(xié)議,它是一種不依賴于CPU的核心協(xié)議,可以在不降低總線性能的情況下開發(fā)高度可重用的IP。將具有不同總線標(biāo)準(zhǔn)的IP連接到OCP通道,可以在不知道總線的情況下配置系統(tǒng)。驗證點包括基于命令的協(xié)議,基于分組的數(shù)據(jù)發(fā)送/接收以及線程功能的操作驗證。但是,目前有許多可選信號作為標(biāo)準(zhǔn),因此需要花費很多精力來設(shè)置和驗證驗證環(huán)境。考慮到上述情況,Vtech提出了一種利用拆分交易類型總線驗證技術(shù)的驗證服務(wù)。

模擬仿真的設(shè)計流程

演示樣本設(shè)計

框圖 每個主機有8個讀通道和8個寫通道

操作時序 運行100,000時鐘,單位時間=200時鐘

AXI時間測量

AXI讀事務(wù)

AXI寫事務(wù)

AXI時間測量

責(zé)任編輯:xj

原文標(biāo)題:AXI總線高性能分析儀——VARON(二)

文章出處:【微信公眾號:FPGA技術(shù)支持】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 分析儀
    +關(guān)注

    關(guān)注

    0

    文章

    1765

    瀏覽量

    54746
  • AXI總線
    +關(guān)注

    關(guān)注

    0

    文章

    68

    瀏覽量

    14759

原文標(biāo)題:AXI總線高性能分析儀——VARON(二)

文章出處:【微信號:HK-FPGA_Dep,微信公眾號:FPGA技術(shù)支持】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    RDMA設(shè)計36:驗證環(huán)境設(shè)計

    Complexes、RefModel 和Scoreboard 組件。各組件間的連接方式如圖 1 所示。 圖1 基于 SV 的驗證平臺的整體架構(gòu)圖. AXI4 Complexes:負(fù)責(zé)監(jiān)測 AXI4 總線接口。在
    發(fā)表于 02-04 15:22

    RDMA設(shè)計35:基于 SV 的驗證平臺

    將其總線接口信號抽象為總線事務(wù)處理。而 QSFP 接口為串行總線接口,由 CMAC 集成塊驅(qū)動,其物理層仿真相對復(fù)雜,需要使用成熟的驗證知識產(chǎn)權(quán)(Verification IP,VIP
    發(fā)表于 02-01 13:14

    CANFD總線多節(jié)點擴展技術(shù):節(jié)點數(shù)量限制與突破方案

    總線節(jié)點數(shù)量限制的核心原因,提供切實可行的擴展方案,并梳理科學(xué)的測試驗證方法,為多節(jié)點系統(tǒng)設(shè)計提供技術(shù)支撐。
    的頭像 發(fā)表于 12-15 17:35 ?1395次閱讀
    CANFD<b class='flag-5'>總線</b>多節(jié)點擴展<b class='flag-5'>技術(shù)</b>:節(jié)點數(shù)量限制與突破方案

    如何利用技術(shù)實現(xiàn)裝置數(shù)據(jù)驗證的全生命周期管理?

    裝置數(shù)據(jù)驗證的全生命周期管理,需覆蓋 需求規(guī)劃、數(shù)據(jù)采集、自動化驗證、存儲歸檔、應(yīng)用迭代、退役審計 6 大核心階段。利用技術(shù)實現(xiàn)這一閉環(huán),需針對各階段的痛點匹配工具與方案,同時兼顧數(shù)據(jù)準(zhǔn)確性、流程
    的頭像 發(fā)表于 09-05 15:23 ?766次閱讀
    如何利用<b class='flag-5'>技術(shù)</b>實現(xiàn)裝置數(shù)據(jù)<b class='flag-5'>驗證</b>的全生命周期管理?

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計24: UVM 驗證包設(shè)計

    和計分板; 序列發(fā)生器根據(jù)測試用例產(chǎn)生事務(wù)。 Axi4_agent 負(fù)責(zé)監(jiān)測 AXI4 總線接口。 由于 AXI4 總線接口用于進行數(shù)據(jù)傳輸,在驗證平臺中該總線接口實際與 AXI BR
    發(fā)表于 08-29 14:33

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計23:UVM驗證平臺

    NVMe over PCIe采用 AXI4-Lite 接口、AXI4 接口和 PCIe3.0X4 接口,其中AXI4-Lite 和 AXI4 總線接口均可抽象為總線事務(wù),而 PCIe 接口信號可被
    發(fā)表于 08-26 09:49

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計23:UVM驗證平臺

    NVMe over PCIe采用 AXI4-Lite 接口、AXI4 接口和 PCIe3.0X4 接口,其中AXI4-Lite 和 AXI4 總線接口均可抽象為總線事務(wù),而 PCIe 接口信號可被
    的頭像 發(fā)表于 08-25 18:53 ?3054次閱讀
    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計23:UVM<b class='flag-5'>驗證</b>平臺

    INTEWORK VBA | Ethernet總線分析、仿真及驗證一站式搞定

    車載Ethernet作為智能網(wǎng)聯(lián)汽車的核心總線,其研發(fā)效率至關(guān)重要。煥新升級的INTEWORKVBAV3.1.0R版本聚焦工程師在車載Ethernet場景下的核心需求,提供覆蓋總線分析、節(jié)點仿真到
    的頭像 發(fā)表于 08-05 16:24 ?657次閱讀
    INTEWORK VBA | Ethernet<b class='flag-5'>總線</b>分析、仿真及<b class='flag-5'>驗證</b>一站式搞定

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計25:UVM驗證平臺

    NVMe over PCIe采用 AXI4-Lite 接口、AXI4 接口和 PCIe3.0X4 接口,其中AXI4-Lite 和 AXI4 總線接口均可抽象為總線事務(wù),而 PCIe 接口信號可被
    的頭像 發(fā)表于 08-04 16:52 ?821次閱讀
    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計25:UVM<b class='flag-5'>驗證</b>平臺

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計18:UVM驗證平臺

    NVMe over PCIe采用 AXI4-Lite 接口、AXI4 接口和 PCIe3.0X4 接口,其中AXI4-Lite 和 AXI4 總線接口均可抽象為總線事務(wù),而 PCIe 接口信號可被
    發(fā)表于 07-31 16:39

    寶馬集團車載總線技術(shù)的發(fā)展歷程

    在汽車電子架構(gòu)的演進歷程中,寶馬集團始終扮演著技術(shù)先鋒的角色。隨著城市化進程的加快和技術(shù)日益發(fā)展,寶馬從早期簡單的LIN總線到如今高性能的CANFD總線,寶馬通過不斷創(chuàng)新,推動了車載通
    的頭像 發(fā)表于 07-25 14:12 ?2298次閱讀

    【電磁兼容技術(shù)案例分享】磁環(huán)電感量的理論計算與仿真驗證分析

    【電磁兼容技術(shù)案例分享】磁環(huán)電感量的理論計算與仿真驗證分析
    的頭像 發(fā)表于 07-15 16:25 ?786次閱讀
    【電磁兼容<b class='flag-5'>技術(shù)</b>案例分享】磁環(huán)電感量的理論計算與仿真<b class='flag-5'>驗證</b>分析

    2025芯華章向新驗證技術(shù)研討會圓滿收官

    近日,芯華章向新驗證技術(shù)研討會于上海圓滿舉辦。此次活動中,芯華章攜手中興微電子、EDA 國創(chuàng)中心的技術(shù)專家,與芯片設(shè)計、系統(tǒng)級公司的驗證工程師們齊聚一堂,聚焦 “
    的頭像 發(fā)表于 07-15 11:51 ?1173次閱讀
    2025芯華章向新<b class='flag-5'>驗證</b><b class='flag-5'>技術(shù)</b>研討會圓滿收官

    硬件輔助驗證(HAV) 對軟件驗證的價值

    硬件輔助驗證 (HAV) 有著悠久的歷史,如今作為軟件驅(qū)動驗證的必備技術(shù),再度受到關(guān)注。 RISC-V 可能是說明這一點的最好例子。HAV 能夠執(zhí)行多個周期的軟件驅(qū)動驗證,是加速 RI
    的頭像 發(fā)表于 05-13 18:21 ?2045次閱讀

    技術(shù)分享 | AVM合成數(shù)據(jù)仿真驗證方案

    AVM 合成數(shù)據(jù)仿真驗證技術(shù)為自動駕駛環(huán)境感知發(fā)展帶來助力,可借助仿真軟件配置傳感器、搭建環(huán)境、處理圖像,生成 AVM 合成數(shù)據(jù),有效加速算法驗證。然而,如何利用仿真軟件優(yōu)化傳感器外參與多場景
    的頭像 發(fā)表于 03-19 09:40 ?3745次閱讀
    <b class='flag-5'>技術(shù)</b>分享 | AVM合成數(shù)據(jù)仿真<b class='flag-5'>驗證</b>方案