91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

PCB疊層設計的8大原則

454398 ? 2023-02-07 17:23 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在設計 PCB(印制電路板)時,需要考慮的一個最基本的問題就是實現(xiàn)電路要求的功能需要多少個布線層、接地平面和電源平面,而印制電路板的布線層、接地平面和電源平面的層數(shù)的確定與電路功能、信號完整性、EMI、EMC、制造成本等要求有關。對于大多數(shù)的設計,PCB 的性能要求、目標成本、制造技術(shù)和系統(tǒng)的復雜程度等因素存在許多相互沖突的要求,PCB 的疊層設計通常是在考慮各方面的因素后折中決定的。高速數(shù)字電路和射須電路通常采用多層板設計。

下面列出了層疊設計要注意的 8 個原則:

1. 分層

在多層 PCB 中,通常包含有信號層(S)、電源(P)平面和接地(GND)平面。電源平面和接地平面通常是沒有分割的實體平面,它們將為相鄰信號走線的電流提供一個好的低阻抗的電流返回路徑。信號層大部分位于這些電源或地參考平面層之間,構(gòu)成對稱帶狀線或非對稱帶狀線。多層 PCB 的頂層和底層通常用于放置元器件和少量走線,這些信號走線要求不能太長,以減少走線產(chǎn)生的直接輻射。

2. 確定單電源參考平面(電源平面)

使用去耦電容是解決電源完整性的一個重要措施。去耦電容只能放置在 PCB 的頂層和底層。去耦電容的走線、焊盤,以及過孔將嚴重影響去耦電容的效果,這就要求設計時必須考慮連接去耦電容的走線應盡量短而寬,連接到過孔的導線也應盡量短。例如,在一個高速數(shù)字電路中,可以將去耦電容放置在 PCB 的頂層,將第 2 層分配給高速數(shù)字電路(如處理器)作為電源層,將第 3 層作為信號層,將第 4 層設置成高速數(shù)字電路地。

此外,要盡量保證由同一個高速數(shù)字器件所驅(qū)動的信號走線以同樣的電源層作為參考平面,而且此電源層為高速數(shù)字器件的供電電源層。

3. 確定多電源參考平面

多電源參考平面將被分割成幾個電壓不同的實體區(qū)域。如果緊靠多電源層的是信號層,那么其附近的信號層上的信號電流將會遭遇不理想的返回路徑,使返回路徑上出現(xiàn)縫隙。對于高速數(shù)字信號,這種不合理的返回路徑設計可能會帶來嚴重的問題,所以要求高速數(shù)字信號布線應該遠離多電源參考平面。

4. 確定多個接地參考平面(接地平面)

多個接地參考平面(接地層)可以提供一個好的低阻抗的電流返回路徑,可以減小共模 EMl。接地平面和電源平面應該緊密耦合,信號層也應該和鄰近的參考平面緊密耦合。減少層與層之間的介質(zhì)厚度可以達到這個目的。

5. 合理設計布線組合

一個信號路徑所跨越的兩個層稱為一個“布線組合”。最好的布線組合設計是避免返回電流從一個參考平面流到另一個參考平面,而是從一個參考平面的一個點(面)流到另一個點(面)。而為了完成復雜的布線,走線的層間轉(zhuǎn)換是不可避免的。在信號層間轉(zhuǎn)換時,要保證返回電流可以順利地從一個參考平面流到另一個參考平面。在一個設計中,把鄰近層作為一個布線組合是合理的。如果一個信號路徑需要跨越多個層,將其作為一個布線組合通常不是合理的設計,因為一個經(jīng)過多層的路徑對于返回電流而言是不通暢的。雖然可以通過在過孔附近放置去耦電容或者減小參考平面間的介質(zhì)厚度等來減小地彈,但也非一個好的設計。

6. 設定布線方向

在同一信號層上,應保證大多數(shù)布線的方向是一致的,同時應與相鄰信號層的布線方向正交。例如,可以將一個信號層的布線方向設為“Y 軸”走向,而將另一個相鄰的信號層布線方向設為“X 軸”走向。

7. 采用偶數(shù)層結(jié)構(gòu)

從所設計的 PCB 疊層可以發(fā)現(xiàn),經(jīng)典的疊層設計幾乎全部是偶數(shù)層的,而不是奇數(shù)層的,這種現(xiàn)急是由多種因素造成的,如下所示。

從印制電路板的制造工藝可以了解到,電路板中的所有導電層救在芯層上,芯層的材料一般是雙面覆板,當全面利用芯層時,印制電路板的導電層數(shù)就為偶數(shù)。

偶數(shù)層印制電路板具有成本優(yōu)勢。由于少一層介質(zhì)和覆銅,故奇數(shù)層印制電路板原材料的成本略低于偶數(shù)層的印制電路板的成本。但因為奇數(shù)層印制電路板需要在芯層結(jié)構(gòu)工藝的基礎上增加非標準的層疊芯層黏合工藝,故造成奇數(shù)層印制電路板的加工成本明顯高于偶數(shù)層印制電路板。與普通芯層結(jié)構(gòu)相比,在芯層結(jié)構(gòu)外添加覆銅將會導致生產(chǎn)效率下降,生產(chǎn)周期延長。在層壓黏合以前,外面的芯層還需要附加的工藝處理,這增加了外層被劃傷和錯誤蝕刻的風險。增加的外層處理將會大幅度提高制造成本。

當印制電路板在多層電路黏合工藝后,其內(nèi)層和外層在冷卻時,不同的層壓張力會使印制電路板上產(chǎn)生不同程度上的彎曲。而且隨著電路板厚度的增加,具有兩個不同結(jié)構(gòu)的復合印制電路板彎曲的風險就越大。奇數(shù)層電路板容易彎曲,偶數(shù)層印制電路板可以避免電路板彎曲。

在設計時,如果出現(xiàn)了奇數(shù)層的疊層,可以采用下面的方法來增加層數(shù)。

如果設計印制電路板的電源層為偶數(shù)而信號層為奇數(shù),則可采用增加信號層的方法。增加的信號層不會導致成本的增加,反而可以縮短加工時間、改善印制電路板質(zhì)量。

如果設計印制電路板的電源層為奇數(shù)而信號層為偶數(shù),則可采用增加電源層這種方法。而另一個簡單的方法是在不改變其他設置的情況下在層疊中間加一個接地層,即先按奇數(shù)層印制電路板布線,再在中間復制一個接地層。

微波電路和混合介質(zhì)(介質(zhì)有不同介電常數(shù))電路中,可以在接近印制電路板層疊中央增加一個空白信號層,這樣可以最小化層疊不平衡性。

8. 成本考慮

在制造成本上,在具有相同的 PCB 面積的情況下,多層電路板的成本肯定比單層和雙層電路板高,而且層數(shù)越多,成本越高。但在考慮實現(xiàn)電路功能和電路板小型化,保證信號完整性、EMl、EMC 等性能指標等因素時,應盡量使用多層電路板。綜合評價,多層電路板與單雙層電路板兩者的成本差異并不會比預期的高很多。

審核編輯黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電源
    +關注

    關注

    185

    文章

    18841

    瀏覽量

    263503
  • pcb
    pcb
    +關注

    關注

    4404

    文章

    23877

    瀏覽量

    424241
  • 信號
    +關注

    關注

    12

    文章

    2914

    瀏覽量

    80124
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    8到30:AI服務器PCB層數(shù)進階,PCle 5.0高速傳輸需求成關鍵

    層數(shù)多集中在 8-16 ,而如今 AI 服務器 PCB 層數(shù)躍升至 20 以上,并非單純的 “層數(shù)堆砌”,而是精準適配 PCle5.0 平臺硬性需求的必然選擇。
    的頭像 發(fā)表于 02-26 17:02 ?522次閱讀

    西門子PCB設計工具Z-planner Enterprise 2510版本的新增功能

    Z-planner Enterprise 是一款設計工具,專注于管理和優(yōu)化您的 PCB 。它能夠盡可能精確的輸出仿真
    的頭像 發(fā)表于 01-04 16:17 ?245次閱讀
    西門子<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設計工具Z-planner Enterprise 2510版本的新增功能

    固態(tài)電容:小型化封裝,釋放PCB更多空間

    固態(tài)電容通過小型化封裝設計,顯著釋放PCB空間,同時保持高性能與可靠性,成為高密度電子系統(tǒng)的理想選擇。
    的頭像 發(fā)表于 12-05 16:15 ?666次閱讀

    電容是如何實現(xiàn)高頻噪聲抑制的?

    主題:求解電容的高頻秘訣:其工藝是如何實現(xiàn)極低ESL和高自諧振頻率的? 我們了解到超低ESR
    發(fā)表于 12-04 09:19

    固態(tài)電容的性能優(yōu)勢

    固態(tài)電容(MLPC)憑借其獨特的結(jié)構(gòu)設計與材料特性,在性能上展現(xiàn)出顯著優(yōu)勢,尤其在小型化、高頻特性、抗振性、高溫穩(wěn)定性及安全性方面表現(xiàn)突出,以下是詳細分析: 一、小型化與高容量密度:突破空間限制
    的頭像 發(fā)表于 11-26 09:30 ?832次閱讀

    貼片電感代理-電感的實際應用

    電感,作為一種基于多層陶瓷或磁性材料制成的電感元件,以其小型化、高頻特性好、品質(zhì)因數(shù)高、散熱性能好及抗干擾能力強等優(yōu)勢,在消費電子、工業(yè)自動化及汽車電子等領域得到了廣泛應用。以下將詳細闡述
    的頭像 發(fā)表于 08-22 17:38 ?884次閱讀
    貼片電感代理-<b class='flag-5'>疊</b><b class='flag-5'>層</b>電感的實際應用

    如何為EMC設計選擇PCB結(jié)構(gòu)

    在設計電磁兼容性(EMC)表現(xiàn)優(yōu)異的 PCB 時,結(jié)構(gòu)的選擇是需要掌握的核心概念之一。
    的頭像 發(fā)表于 07-15 10:25 ?6536次閱讀
    如何為EMC設計選擇<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>結(jié)構(gòu)

    Allegro Skill工藝輔助之導入模板

    PCB設計中,導入模板能夠確保設計的標準化和規(guī)范化,避免因手動設置參數(shù)而可能出現(xiàn)的錯誤或不一致情況。
    的頭像 發(fā)表于 07-10 17:10 ?3163次閱讀
    Allegro Skill工藝輔助之導入<b class='flag-5'>疊</b><b class='flag-5'>層</b>模板

    PCB設計避坑指南

    每次PCB設計最讓你頭疼的是什么?是密密麻麻的走線?還是讓人抓狂的EMI問題?問題的根源可能藏在你看不見的地方——PCB結(jié)構(gòu)。當你的設計從實驗室小批量轉(zhuǎn)到批量生產(chǎn)時,是否遇到過信號
    的頭像 發(fā)表于 06-25 07:36 ?2877次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設計避坑指南

    PCB設計避坑指南

    :TOP-GND-Signal1-PWR-GND-Signal2-PWR-BOTTOM,四信號與四參考平面。 PCB設計五大黃金法
    發(fā)表于 06-24 20:09

    母排在IGBT變流器中的應用(1)

    研究IGBT器件的開關及特性對實現(xiàn)IGBT變流器的高性能具有重要的意義,IGBT DC Link主回路的寄生電感會影響IGBT的開關特性。本文研究IGBT 變流器中常用的母排,分析IGBT尖峰
    的頭像 發(fā)表于 06-17 09:45 ?2017次閱讀
    <b class='flag-5'>疊</b><b class='flag-5'>層</b>母排在IGBT變流器中的應用(1)

    天合光能再度刷新組件功率世界紀錄

    繼6月9日宣布鈣鈦礦/晶體硅30.6%組件效率及829W組件功率雙世界紀錄后,天合光能今日再傳喜訊——
    的頭像 發(fā)表于 06-13 15:58 ?962次閱讀

    高速PCB布局/布線的原則

    目錄:一、布線的一般原則1、PCB板知識2、5-5原則3、20H原則4、3W/4W/10W原則(W:Width)5、重疊電源與地線
    的頭像 發(fā)表于 05-28 19:34 ?2324次閱讀
    高速<b class='flag-5'>PCB</b>布局/布線的<b class='flag-5'>原則</b>

    PCB的EMC設計(一):的設置與排布原則

    PCB的電磁兼容性(EMC)設計首先要考慮的設置,這是因為單板層數(shù)的組成、電源和地層的分布位置以及平面的分割方式對EMC性能有著決定性的影響。為昕MarsPCBlayerstack層數(shù)的合理規(guī)劃
    的頭像 發(fā)表于 05-17 16:17 ?1290次閱讀
    <b class='flag-5'>PCB</b>的EMC設計(一):<b class='flag-5'>層</b>的設置與排布<b class='flag-5'>原則</b>

    捷多邦專家解讀:如何選擇最優(yōu)PCB方案?

    PCB設計中,多層板的設計直接影響信號完整性、電源分配和EMC性能。合理的結(jié)構(gòu)不僅能提升電路板的可靠性,還能優(yōu)化生產(chǎn)成本。作為行業(yè)
    的頭像 發(fā)表于 05-11 10:58 ?796次閱讀