91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

剖析可編程器件的通信檢測系統(tǒng)接口如何設(shè)計

電子工程師 ? 來源:電子技術(shù)應用第10期 ? 作者:吳志抄,譚業(yè)雙, ? 2021-04-23 10:57 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

為提高對通信檢測設(shè)備的靈活性和升級性,本文借鑒虛擬儀器結(jié)構(gòu),設(shè)計某型基層級檢測系統(tǒng),用于對通信設(shè)備進行快速檢測[1]。使用通用計算機和多功能檢測接口構(gòu)建硬件平臺,檢測接口用于接收計算機生成的數(shù)字激勵信號和將采集到的通信設(shè)備響應信號轉(zhuǎn)換為數(shù)字信號傳送到計算機。由于通信設(shè)備接口信號的多樣性,檢測接口應當具有重構(gòu)能力,能夠在不改變硬件結(jié)構(gòu)的前提下通過軟件重新配置,適應對多種信號的檢測需求。

1系統(tǒng)整體設(shè)計

檢測接口電路從功能上可以劃分為激勵生成通道和數(shù)據(jù)采集通道,分別使用DACADC及相應的輔助電路完成數(shù)字信號與模擬信號的相互轉(zhuǎn)換。FPGA是檢測接口電路的信息傳輸與控制單元,向上提供與上位機通信的數(shù)據(jù)和控制接口,向下提供與ADC和DAC的數(shù)字信號通信接口,能夠完成對采集信號的預處理,并用于整個接口電路的控制。

檢測接口結(jié)構(gòu)框圖如圖1所示。其激勵通道由FPGA、DAC、濾波放大電路組成,用于將上位機發(fā)送的數(shù)字激勵信號轉(zhuǎn)換成與通信設(shè)備信號物理特性一致的模擬信號。數(shù)據(jù)采集通道由信號調(diào)理電路、ADC和FPGA組成,用于將采集得到的設(shè)備響應信號轉(zhuǎn)化為數(shù)字信號傳送到上位機進行分析處理?;旌想娐泛妥儔浩髦饕糜趯崿F(xiàn)二線平衡雙工傳輸功能,并提供對外二線接口。

3da099ba-a36a-11eb-aece-12bb97331649.png

2硬件電路設(shè)計

從結(jié)構(gòu)上,檢測接口可以分為DAC單元、濾波放大單元、二線接口單元、混合單元、信號調(diào)理單元、ADC單元和FPGA系統(tǒng)單元。

2.1DAC與濾波放大單元

DAC與濾波放大單元用于將數(shù)字信號轉(zhuǎn)換為模擬信號,并完成對信號的調(diào)理、幅度調(diào)節(jié)與功率放大功能。其硬件電路如圖2所示。

3dad75b8-a36a-11eb-aece-12bb97331649.png

該單元由3部分電路組成,分別是DAC芯片電路、無源濾波電路和差分放大電路。

DAC芯片為ADI公司生產(chǎn)的高性能、低功耗CMOS數(shù)模轉(zhuǎn)換芯片AD9762,AD9762為12位分辨率,支持最高125MS/s的更新速率。該芯片使用5V、3.3V可選單電源供電,最高功耗175mW,2mA~20mA差分電流輸出,負載RLOAD為100Ω時輸出電壓范圍為0.2V~2V[2]。FSADJ引腳連接外接電阻RSET,用于滿量程電流輸出調(diào)節(jié)。REFIO引腳用于基準電壓VRFE輸入/輸出,選擇內(nèi)部1.2V基準電源時通過一個0.1μF電容與模擬地連接。其差分輸出電壓VDOUT與輸入的12位數(shù)字代碼(DCODE)的關(guān)系式為:

3ddbb298-a36a-11eb-aece-12bb97331649.jpg

無源濾波電路由電感與電容組成截止頻率為20MHz的7階巴特沃斯低通濾波器,用于信號整形和消除毛刺干擾。

差分放大電路以全差分放大器AD8476為核心組成,用于將通過無源濾波電路的模擬差分信號進行增益調(diào)節(jié)和功率放大。AD8476是一款功耗極低的全差分精密放大器,其帶寬為6MHz,使用±5V電源供電時的輸出電壓范圍為-4.845V~4.82V[3]。檢測激勵信號的峰峰值為4.3V和6.2V,而DAC的輸出峰峰值電壓為2V,因而差分放大電路的增益應當大于3.1,這樣才能使得激勵生成通道的輸出信號幅值符合檢測需求??紤]到DAC的轉(zhuǎn)換效率和可能存在的誤差,可設(shè)計差分放大電路具有兩個略大于滿幅度輸出的增益值。

圖2中使用外部擴展電阻R1~R6組成反饋電阻網(wǎng)絡(luò),其中R1=R2=10kΩ為輸入電阻,R3=R6=24kΩ、R4=R5=33kΩ為兩組反饋電阻。該電路的增益值分別為A1=R3/R1=2.4,A2=R4/R1=3.3。為了提高檢測接口的自動化程度,使用1個2路2:1電子開關(guān)ADG736用于兩組反饋電阻的切換,通過改變其控制端IN1和IN2的電平邏輯,完成開關(guān)動作。ADG736使用5V供電時,導通電阻RON為2.5Ω,帶寬大于200MHz,通過峰值電壓為5V。

2.2二線接口與混合電路單元

二線接口與混合電路單元用于為信號激勵與數(shù)據(jù)采集提供對外二線接口和實現(xiàn)收發(fā)信號的雙工傳輸。其硬件電路如圖3所示。

3df414fa-a36a-11eb-aece-12bb97331649.png

二線接口電路由電壓比為1的變壓器以及電阻RS1、RS2和電容C9、C10組成,用于提供檢測電路對外的二線接口,實現(xiàn)接收與發(fā)送信號的傳輸,同時可以隔離外部直流信號。RS1、RS2用于與線路負載阻抗匹配并隔離遠端反射和提供線路的能量交換,電容C9、C10用于配合組成激勵發(fā)送端擴展濾波電路。

混合單元的功能是一階模擬回波抵消,用于抵消本地發(fā)送信號。圖2中R7~R10為輸入電阻,同時與C3~C8組成一階低通濾波器。兩個儀表放大器AD8429用于將二線平衡信號轉(zhuǎn)換為單端信號。AD8429為低噪聲、高精度儀表放大器,其增益為1時增益精度為0.02%、CMRR為80dB、帶寬為15MHz,使用±12V電源供電時其輸出電壓范圍為-10.1V~10.7V,使用單個增益控制電阻RG能夠控制其增益范圍為1~1000,其增益控制關(guān)系為G=1+6kΩ/RG[4]。

LT6600-10將一個全差分放大器與一個近似切比雪夫(Chebyshev)頻率響應的四階10MHz低通濾波器集成在一起。芯片為低噪聲全差分輸入/輸出放大器,內(nèi)部集成兩個運算放大器、電阻電容網(wǎng)絡(luò),組成1倍增益放大電路和一個10MHz低通濾波器,使用±5V電源供電時其輸出電壓范圍可達到±5V[5]。

在圖3中,U1為激勵單元輸出差分信號,U3為設(shè)備響應信號,RL為線路負載,假設(shè)通過變壓器初級線圈與次級線圈的電流分別為i1和i2,則有:

3e00f3dc-a36a-11eb-aece-12bb97331649.jpg

因此只要知道RG的值,就能夠通過式(5)準確地對通過混合單元造成的輸入信號幅值的線性誤差進行修正。為了提高檢測接口的自動化程度和實現(xiàn)對RG值的實時感知,選擇數(shù)字電位計AD5272作為第二個AD8429的增益控制電阻。AD5272為1024位分辨率、1%電阻容差誤差、I2C接口和50-TP存儲器數(shù)字變阻器,最大阻值為20kΩ,可使用5V電源供電[6],其阻值調(diào)節(jié)步長為1.95Ω。

2.3信號調(diào)理與ADC單元

信號調(diào)理與ADC單元用于將混合電路輸出的模擬差分信號轉(zhuǎn)換為輸入信號并輸入到FPGA,該部分為數(shù)據(jù)采集的核心單元,其硬件電路如圖4所示。

414d9932-a36a-11eb-aece-12bb97331649.png

由于被測信號的最高頻率不超過2.048MHz,根據(jù)奈奎斯特采樣定理,使用4.096MHz采樣速率進行采樣就能得到信號完整的信息,但是在工程中,通常使用5~10倍速率進行采樣。因此ADC選擇12位、10MS/s采樣速率模/數(shù)轉(zhuǎn)換器AD9220,其為+5V單電源供電,70dB信噪比,86dB無雜散動態(tài)范圍,內(nèi)置片內(nèi)高性能、低噪聲采樣保持放大器和可編程基準電壓源,并具有滿量程輸出指示功能[7]。使用1V基準電壓時其輸入范圍為2V(峰-峰值)。

信號調(diào)理電路應當具有抗混疊濾波和信號幅度調(diào)節(jié)的功能。該電路選擇全差分放大器AD8476組成,考慮到檢測時輸入信號的幅值大于ADC的輸入范圍,因而選擇其輸入電阻為10kΩ,選擇數(shù)字電位器AD5272為反饋電阻RF,則其增益值G4=RF/10kΩ,電路的增益值為0.0002~2可調(diào)。放大器輸出經(jīng)過2個100Ω電阻和2個電容組成的低通濾波器后送至ADC。同時,AD8476以ADC的基準電壓VREF為共模參考電壓。

基于上述內(nèi)容,則可得數(shù)據(jù)采集通道ADC的輸入信號VIN與二線接口輸入檢測信號U3之間的關(guān)系為:

415ae38a-a36a-11eb-aece-12bb97331649.jpg

式中,RF為信號調(diào)理電路數(shù)字電位器AD5272的阻值,RG為混合電路數(shù)字電位器AD5272的阻值。

2.4FPGA單元

FPGA單元以Xilinx公司的FPGA芯片XC3S400為核心電路組成,其程序存儲芯片為XCF02S,使用40MHz有源晶振,5V電源供電,使用穩(wěn)壓芯片提供電路所需的3.3V、2.5V和1.2V電源。USB接口作為微處理器常用的外部總線接口,目前已經(jīng)得到了廣泛的應用[8],因此考慮選用USB2.0接口作為FPGA與上位機之間的數(shù)據(jù)接口。同時采用JTAG接口用于FPGA和其配置芯片的程序燒寫。關(guān)于FPGA電路的設(shè)計、開發(fā)技術(shù)已經(jīng)較為成熟,本設(shè)計相比與其他通用FPGA電路的設(shè)計并無獨特之處,因此不再對FPGA單元進行詳細描述。

3FPGA程序設(shè)計

在檢測接口電路的設(shè)計中,F(xiàn)PGA是檢測接口電路的信息傳輸與控制單元的核心,其可編程配置能力和能夠高速、并行處理數(shù)字信號的能力是檢測接口的靈活性和升級性的關(guān)鍵。其內(nèi)部程序使用Xilinx公司的FPGA開發(fā)環(huán)境ISE進行設(shè)計并完成燒寫。程序設(shè)計使用模塊化設(shè)計思想,其結(jié)構(gòu)示意圖如圖5所示,可以分USB傳輸、管理控制、DAC傳輸、輸出增益控制、混合單元控制、信號調(diào)理控制、ADC傳輸控制和增益補償8個模塊。下面就各個模塊的功能分別進行介紹。

4176d176-a36a-11eb-aece-12bb97331649.png

(1)USB傳輸模塊,用于通過FPGA單元上的USB接口電路實現(xiàn)FPGA芯片與上位機的信息傳輸,具有USB電路的配置功能,并實現(xiàn)標準USB信號封裝、解封裝功能,將接收到的上位機信號解封裝為透明數(shù)據(jù)傳送到管理控制模塊和DAC傳輸模塊,將管理控制模塊、增益補償模塊輸出信號封裝為標準USB信號通過USB接口電路傳輸?shù)缴衔粰C。

(2)管理控制模塊,是整個程序的主控單元。該模塊用于接收USB傳輸模塊輸出的控制信號,對其余的通信模塊進行控制,并輸出檢測電路的工作狀態(tài)到USB傳輸模塊,最終傳輸?shù)缴衔粰C。同時用于控制其余模塊的工作狀態(tài),接收混合單元控制模塊、信號調(diào)理控制模塊、ADC傳輸模塊輸出的反饋信息進行工作狀判斷,根據(jù)混合單元控制模塊、信號調(diào)理控制模塊反饋信息控制增益補償模塊的補償量。

(3)DAC傳輸模塊,在管理控制模塊的控制下工作,接收USB傳輸模塊輸出的激勵信號,并將信號轉(zhuǎn)換為DAC芯片的數(shù)據(jù)輸入信號,同時為DAC芯片提供轉(zhuǎn)換時鐘。

(4)輸出增益控制模塊,用于在管理控制模塊輸出的控制信號下工作,根據(jù)需求通過兩路輸出信號IN1和IN2分別控制差分放大電路的2個電子開關(guān)ADG736。

(5)混合單元控制模塊,用于在管理控制模塊輸出的控制信號下工作,根據(jù)需求通過輸出I2C信號控制混合單元的數(shù)字電位計AD5272的阻值,完成信號混合功能,并將AD5272的阻值信息反饋給管理控制單元。

(6)信號調(diào)理控制模塊,用于在管理控制模塊輸出的控制信號下工作,根據(jù)需求通過輸出2路I2C信號控制信號調(diào)理電路的2個數(shù)字電位計AD5272的阻值,完成信號調(diào)理功能,并將2個AD5272的阻值信息反饋給管理控制單元。

(7)ADC傳輸模塊,在管理控制模塊的控制下工作,接收DAC芯片輸出的采樣數(shù)據(jù),并將數(shù)據(jù)傳輸?shù)皆鲆嫜a償模塊,同時為ADC芯片提供采樣時鐘。該模塊同時接收ADC輸出的滿量程指示信號和數(shù)據(jù)輸入指示信號,并傳送給管理控制模塊。

(8)增益補償模塊,用于接收來自ADC傳輸模塊的采樣數(shù)據(jù)和管理控制模塊輸出的增益補償信息,對ADC芯片采樣獲得的信號進行增益補償,實現(xiàn)檢測信號的完整性。

4結(jié)論

本文根據(jù)檢測需求,選擇了以通用計算機和專用檢測接口結(jié)合的檢測系統(tǒng),重點描述了硬件檢測接口的電路設(shè)計和FPGA硬件描述語言設(shè)計。差分放大、二線接口、混合、信號調(diào)理等電路單元通過仿真,功能、性能均能達到設(shè)計要求。本設(shè)計能夠為類似檢測系統(tǒng)接口電路設(shè)計提供借鑒參考。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22427

    瀏覽量

    636830
  • 電路
    +關(guān)注

    關(guān)注

    173

    文章

    6079

    瀏覽量

    178479
  • 濾波
    +關(guān)注

    關(guān)注

    10

    文章

    704

    瀏覽量

    57995
  • dac
    dac
    +關(guān)注

    關(guān)注

    44

    文章

    2723

    瀏覽量

    197141

原文標題:淺談可編程器件的通信檢測系統(tǒng)接口如何設(shè)計

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設(shè)計論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    深入剖析LM431VBS:高精度可編程參考電壓源的卓越之選

    深入剖析LM431VBS:高精度可編程參考電壓源的卓越之選 在電子設(shè)計領(lǐng)域,參考電壓源是眾多電路的核心組件,其性能直接影響著整個系統(tǒng)的穩(wěn)定性和精度。SG Micro Corp推出的LM431VBS
    的頭像 發(fā)表于 03-12 15:35 ?81次閱讀

    BUF08630:可編程伽馬電壓發(fā)生器的技術(shù)剖析與應用指南

    BUF08630:可編程伽馬電壓發(fā)生器的技術(shù)剖析與應用指南 在電子設(shè)備的設(shè)計中,尤其是TFT - LCD顯示領(lǐng)域,對電壓的精確控制和靈活調(diào)節(jié)至關(guān)重要。TI推出的BUF08630可編程伽馬電壓發(fā)生器
    的頭像 發(fā)表于 03-01 11:40 ?620次閱讀

    深度剖析PSoC 4200M:可編程系統(tǒng)芯片的卓越之選

    深度剖析PSoC 4200M:可編程系統(tǒng)芯片的卓越之選 在嵌入式系統(tǒng)設(shè)計領(lǐng)域,可編程系統(tǒng)芯片(P
    的頭像 發(fā)表于 02-26 16:10 ?121次閱讀

    深入剖析CDCE949與CDCEL949:高性能可編程時鐘發(fā)生器

    工程師們提供了強大而靈活的解決方案。本文將深入剖析這兩款器件的特性、應用及設(shè)計要點,希望能為電子工程師們在實際設(shè)計中提供有益的參考。 文件下載: cdce949.pdf 一、器件概述 CDCE949和CDCEL949屬于
    的頭像 發(fā)表于 02-10 09:10 ?424次閱讀

    CDCE18005:高性能可編程時鐘緩沖器的深度剖析

    CDCE18005:高性能可編程時鐘緩沖器的深度剖析 在電子設(shè)計領(lǐng)域,時鐘信號的穩(wěn)定性和靈活性對于系統(tǒng)的性能至關(guān)重要。TI的CDCE18005作為一款五/十輸出時鐘可編程緩沖器,為我們
    的頭像 發(fā)表于 02-09 16:25 ?115次閱讀

    多協(xié)議可編程USB接口適配器

    多協(xié)議可編程USB接口適配器USB2S,全面支持UART/I2C/SPI/CAN/1-Wire USB2S(USB To Serial ports)是一款多功能可編程接口適配器,支持U
    的頭像 發(fā)表于 01-15 14:06 ?203次閱讀
    多協(xié)議<b class='flag-5'>可編程</b>USB<b class='flag-5'>接口</b>適配器

    深度剖析MAX9939:SPI可編程增益放大器的卓越之選

    深度剖析MAX9939:SPI可編程增益放大器的卓越之選 在電子工程師的設(shè)計工作中,選擇合適的放大器對于信號處理至關(guān)重要。今天,我們就來深入探討一款功能強大的放大器——MAX9939,它是一款SPI
    的頭像 發(fā)表于 01-15 11:05 ?271次閱讀

    SLG47525/28:高性能可編程混合信號矩陣的深度剖析

    SLG47525/28:高性能可編程混合信號矩陣的深度剖析 在電子設(shè)計領(lǐng)域,尋求小型化、低功耗且功能強大的組件是永恒的追求。Renesas的SLG47525/28可編程混合信號矩陣就是這樣一款
    的頭像 發(fā)表于 12-26 18:15 ?1056次閱讀

    深入剖析SN65LVDS311:可編程27位顯示串行接口發(fā)射器的卓越性能與應用

    深入剖析SN65LVDS311:可編程27位顯示串行接口發(fā)射器的卓越性能與應用 在電子工程師的日常工作中,選擇合適的接口器件對于整個系統(tǒng)的性
    的頭像 發(fā)表于 12-24 15:50 ?315次閱讀

    思爾芯邀您共聚 FPT 2025,賦能可編程技術(shù)新未來

    可編程技術(shù)盛會,聚焦可重構(gòu)計算設(shè)備與系統(tǒng)、現(xiàn)場可編程器件等關(guān)鍵領(lǐng)域。FPT不僅是技術(shù)交流的平臺,更是推動產(chǎn)學研深度融合、激發(fā)創(chuàng)新靈感的重要契機。思爾芯作為國內(nèi)首家數(shù)
    的頭像 發(fā)表于 11-25 09:57 ?685次閱讀
    思爾芯邀您共聚 FPT 2025,賦能<b class='flag-5'>可編程</b>技術(shù)新未來

    ?TPLD801 可編程邏輯器件技術(shù)文檔摘要

    該TPLD801是 TI 可編程邏輯器件 (TPLD) 系列器件的一部分,該器件具有具有組合邏輯、順序邏輯和模擬模塊的多功能可編程邏輯 IC。TPLD 提供完全集成的低功耗解決方案,用
    的頭像 發(fā)表于 09-28 14:36 ?1198次閱讀
    ?TPLD801 <b class='flag-5'>可編程邏輯器件</b>技術(shù)文檔摘要

    ?TPLD2001可編程邏輯器件技術(shù)文檔摘要

    該TPLD2001是 TI 可編程邏輯器件 (TPLD) 系列器件的一部分,該器件具有具有組合邏輯、順序邏輯和模擬模塊的多功能可編程邏輯 IC。TPLD 提供集成、緊湊、低功耗的解決方
    的頭像 發(fā)表于 09-28 10:36 ?823次閱讀
    ?TPLD2001<b class='flag-5'>可編程邏輯器件</b>技術(shù)文檔摘要

    ?TPLD801-Q1 可編程邏輯器件技術(shù)文檔總結(jié)

    TPLD801-Q1 是 TI 可編程邏輯器件 (TPLD) 系列器件的一部分,該器件具有具有組合邏輯、順序邏輯和模擬模塊的多功能可編程邏輯 IC。TPLD 提供完全集成的低功耗解決方
    的頭像 發(fā)表于 09-28 10:03 ?691次閱讀
    ?TPLD801-Q1 <b class='flag-5'>可編程邏輯器件</b>技術(shù)文檔總結(jié)

    可編程電源保護電路的通信接口有哪些

    可編程電源的保護電路需通過通信接口實現(xiàn)遠程監(jiān)控、參數(shù)配置和故障報警等功能。其通信接口類型多樣,涵蓋有線、無線、工業(yè)總線及高速數(shù)字
    發(fā)表于 07-03 14:33

    Analog Devices Inc. LT8740可編程器件電源(DPS)數(shù)據(jù)手冊

    Analog Devices LT8740可編程器件電源(DPS)具有高效率、高集成度和高性能。該DPS包含兩個開關(guān)電源,在輸出電壓范圍為30V時,每個可提供高達 ±2A的電流。該器件集成了電流檢測
    的頭像 發(fā)表于 05-26 14:23 ?1508次閱讀
    Analog Devices Inc. LT8740<b class='flag-5'>可編程器件</b>電源(DPS)數(shù)據(jù)手冊