91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

剖析PLL器件的相位校準(zhǔn)與控制

Aztr_Dialog_Sem ? 來源:亞德諾半導(dǎo)體 ? 作者:亞德諾半導(dǎo)體 ? 2021-08-23 10:41 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

顧名思義,鎖相環(huán)(PLL)使用鑒相器比較反饋信號(hào)與參考信號(hào),將兩個(gè)信號(hào)的相位鎖定在一起。雖然這種特性有許多用武之地,但是PLL如今最常用于頻率合成,通常充當(dāng)上變頻器/下變頻器中的本振(LO),或者充當(dāng)高速模數(shù)轉(zhuǎn)換器ADC)或數(shù)模轉(zhuǎn)換器DAC)的時(shí)鐘

直到最近,我們很少注意這些電路中的相位行為。但隨著對效率、帶寬和性能的需求日益增長,RF工程師必須推出新技術(shù)來提高頻譜和功率效率。信號(hào)相位的重復(fù)性、可預(yù)測性和可調(diào)性在現(xiàn)代通信儀器儀表應(yīng)用中均起到日益重要的作用。

一切都是相對的

關(guān)于相位測量,如果不是相對于另一個(gè)信號(hào)或相對于原始相位則毫無意義。例如,使用矢量網(wǎng)絡(luò)分析儀(VNA)對放大器之類的兩端口網(wǎng)絡(luò)進(jìn)行相位測量,就是相對于輸入相位ANG(S21)測量輸出相位的。單輸入相位指相對于入射相位ANG(S11)的反射相位。

在PLL合成器上,相位測量指的是相對于輸入?yún)⒖枷辔坏臏y量或信號(hào)間的相位測量。任何相位測量的理想狀態(tài)就是測得與原始相位相比的精確期望值,但是非線性、非理想性、溫差和電路板跡線以及其他制造差異都會(huì)使得相位在信號(hào)生成中更容易發(fā)生改變。對于本文而言,“同相”是指幅度和時(shí)序特性相同的信號(hào);確定性相位是指信號(hào)之間的相移是已知和可預(yù)測的。

示波器測量相位

為了比較兩個(gè)不同頻率的相位,可以使用高速示波器比較輸出相位與參考相位,這是一種相對直觀的方法。為了直觀可見,輸入相位和輸出相位通常必須是彼此的整數(shù)倍。這在許多時(shí)鐘電路中相對比較常見。對于整數(shù)N分頻PLL,輸入頻率(REFIN)和輸出頻率(RFOUT)之間的關(guān)系通常是確定和可重復(fù)的。

只需將示波器探頭放在REFIN和RFOUT上,但注意僅捕獲確定已建立相位時(shí)的信號(hào)。像RTO1044這樣的高級示波器,只有在滿足某些條件時(shí)才允許事件觸發(fā)激活:比如將特定的數(shù)字模式寫入PLL器件以及已知信號(hào)的上升沿出現(xiàn)時(shí)。鑒于數(shù)字模式的寫入與最終信號(hào)穩(wěn)定之間可能會(huì)有一些延遲,因此在這兩個(gè)事件之間插入一些延遲至關(guān)重要,這種特定型號(hào)的儀器就可以實(shí)現(xiàn)這一功能。

測量是為了確認(rèn)ADF4356 PLL相對于已知參考信號(hào)(在這種情況下,另一個(gè)ADF4356設(shè)定相同的輸出頻率)的相位延遲在上電時(shí)是否恒定和可重復(fù)。為了正確設(shè)置儀器,將兩個(gè)低速探頭連接到ADF4356 SPI接口的CLK線路和DATA線路。若要將數(shù)字模式寫入特定頻率,則必須等待1秒鐘,儀器才能捕獲顯示兩個(gè)PLL輸出的時(shí)域圖。

對于此測量,兩個(gè)ADF4356 PLL鎖定在4GHz的VCO頻率并在8MHz至500MHz的范圍內(nèi)分頻,其中一個(gè)PLL使用軟件掉電功能反復(fù)開啟和關(guān)閉。示波器采用無限持續(xù)模式進(jìn)行119次采集,兩個(gè)PLL之間的相位差恒定且可重復(fù)。

為了確保相位差可重復(fù),需遵循許多注意事項(xiàng)。相比較而言,低的R分頻值比高的R分頻值帶來的不確定性較少,而且將來自VCO輸出的分頻反饋饋送到N計(jì)數(shù)器輸入至關(guān)重要。鑒于ADF4356 PLL和VCO包含1024個(gè)不同的VCO頻段,務(wù)必使用手動(dòng)校準(zhǔn)覆蓋程序來消除此不確定性。

相位再同步定義

相位再同步是指小數(shù)N分頻PLL在每個(gè)給定頻率下返回相同相移的能力。也就是說,相位為P1的頻率A在改為頻率B后,當(dāng)頻率重新設(shè)定為回到F1時(shí),觀察到仍具有相同的原始相位P1。該定義忽略了由VCO漂移、漏電流、溫度變化等因素引起的變化。

再同步將復(fù)位脈沖發(fā)送到小數(shù)N分頻∑-?調(diào)制器,從而使其處于已知的可重復(fù)狀態(tài)。在完成VCO頻段選擇和環(huán)路濾波器建立時(shí)間等頻率建立機(jī)制之后,需要施加此復(fù)位脈沖。其值由寄存器12中的超時(shí)計(jì)數(shù)器控制。新近的PLL能夠調(diào)整此復(fù)位脈沖的時(shí)序,實(shí)現(xiàn)了一定程度的輸出信號(hào)可調(diào)性。此外,它還能以360°/225步進(jìn)改變時(shí)序,比大多數(shù)儀器更輕松地完成測量。

對于本實(shí)驗(yàn),兩個(gè)ADF4356 VCO的頻率均設(shè)定為4002.5 MHz且采用8分頻。第二個(gè)PLL的VCO頻率設(shè)定為4694MHz,然后設(shè)定為回到4002.5 MHz。通過使用示波器檢查PLL行為可以看出,在1700次頻率變化后,PLL每次都穩(wěn)定在同一相位。

為了表征不同的相移特性,相位字設(shè)定為4194304/225(相當(dāng)于90°)。設(shè)定90°、180°、270°和0°的相應(yīng)類似值。

相對于通道1上的原始信號(hào),觀察到四個(gè)間隔相等的信號(hào),從而確認(rèn)了具有可編程偏移的相位再同步的準(zhǔn)確性。

該功能非常有用,意味著可以為每個(gè)用戶頻率創(chuàng)建相位值查找表,在每次使用時(shí)記錄相位值。在需要組合四個(gè)同相LO頻率的應(yīng)用中,相位再同步和偏移功能用于調(diào)整輸出相位,從而共同提供低6dB的相位噪聲。

如果用作可調(diào)LO(可能在信號(hào)分析儀的第一級上),再同步和相移功能允許用戶在上電時(shí)執(zhí)行一次性校準(zhǔn)以確定每個(gè)LO的精確相位值。在用作LO時(shí),可以根據(jù)需要按照每個(gè)LO設(shè)定相位值,從而無需在每個(gè)頻率下執(zhí)行校準(zhǔn)。

對于像網(wǎng)絡(luò)分析儀這樣的相位關(guān)鍵型應(yīng)用,該電路可以在上電時(shí)測量每個(gè)頻率下的相位值,然后根據(jù)需要設(shè)定,因?yàn)長O會(huì)作用于整個(gè)目標(biāo)范圍。

測量相位、矢量信號(hào)和網(wǎng)絡(luò)分析儀

矢量信號(hào)和網(wǎng)絡(luò)分析儀也可用于表征相位行為,盡管其僅限用于比較器件的相位與其初始值??梢詫SWP等高級分析儀置于FM解調(diào)模式并選擇相位輸出。

這對于評估ADF4356 PLL上的相位再同步功能非常有用。下面的跡線表示ADF4356相位在5025MHz的輸出頻率下變化了180°。

相位調(diào)整

相位調(diào)整功能可避免∑-?調(diào)制器復(fù)位,只需為現(xiàn)有相位添加一個(gè)0°至360°之間的相位字即可。在不希望相位復(fù)位的應(yīng)用中,這一操作非常有用。它可以用于動(dòng)態(tài)調(diào)整相位字以補(bǔ)償由于溫度等影響而產(chǎn)生的相位差。

相位調(diào)整在R0每次更新(采用寄存器3的編程值)時(shí)為現(xiàn)有信號(hào)添加相位。它不包含相位再同步等復(fù)位脈沖。以下來自FSWP的測量結(jié)果表示的是原始信號(hào)增加90°(圖6)和270°(圖7)的情況。在這兩種情況下,ADF4356的輸出頻率在相位更改之前都設(shè)置為5025 MHz。

整個(gè)溫度范圍內(nèi)的行為

電感器的物理參數(shù)隨溫度而變化,其電特性也一樣,表現(xiàn)為相位變化。為了減少這種相位變化,用戶可以設(shè)定所需的相移以保持相同的相位。輸出頻率設(shè)定為4GHz的兩個(gè)ADF4356 PLL,以相同相位放置在同一爐室中,密切跟蹤彼此的相位,從而證明用戶可以根據(jù)溫度調(diào)整相位。

5G

波束成形是實(shí)現(xiàn)5G網(wǎng)絡(luò)架構(gòu)的一種關(guān)鍵技術(shù)。這些網(wǎng)絡(luò)中使用多個(gè)天線陣列元件,每個(gè)元件具有不同的相位和幅度,將天線能量直接傳導(dǎo)到最終用戶。對于該應(yīng)用,相位重復(fù)性是關(guān)鍵。波束成形需要LO相位具有可重復(fù)性,并且如果該相位具有不確定性,則需要波束成形電路進(jìn)行額外校準(zhǔn)。

天線輻射圖幾乎是全向的,觀察不到波束成形。圖10顯示了由90°異相信號(hào)驅(qū)動(dòng)的兩個(gè)元件,得到的輻射圖顯示輻射圖更加集中。隨著元件陣列數(shù)量的增加,朝向最終用戶的輻射圖的準(zhǔn)確度也有所提升,進(jìn)一步提高了光譜效率。

相位再同步功能確保消除了LO相位特性的不確定性。此外,還能夠調(diào)整此相位,為用戶提供了另一種方法來克服存在于電路中而波束成形器或基帶電路難以調(diào)整的任何其他相位延遲。

結(jié)論

相位再同步將ADF4356以及類似的PLL器件置于已知相位,這樣可以實(shí)現(xiàn)許多應(yīng)用并大大簡化校準(zhǔn)程序。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 分析儀
    +關(guān)注

    關(guān)注

    0

    文章

    1766

    瀏覽量

    54795
  • 天線
    +關(guān)注

    關(guān)注

    71

    文章

    3402

    瀏覽量

    144108
  • FM
    FM
    +關(guān)注

    關(guān)注

    1

    文章

    196

    瀏覽量

    61394
  • 5G
    5G
    +關(guān)注

    關(guān)注

    1368

    文章

    49178

    瀏覽量

    620299

原文標(biāo)題:為你實(shí)例剖析PLL器件的相位校準(zhǔn)與控制!

文章出處:【微信號(hào):Dialog_Semiconductor,微信公眾號(hào):Dialog半導(dǎo)體公司】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    PLL控制器和分辨率模式切換詳解

    pll_controller.v 是一個(gè)PLL動(dòng)態(tài)重配置控制器,用于根據(jù)不同的視頻模式(mode)動(dòng)態(tài)配置Altera PLL IP的時(shí)鐘頻率參數(shù)。
    的頭像 發(fā)表于 03-13 10:00 ?69次閱讀
    <b class='flag-5'>PLL</b><b class='flag-5'>控制</b>器和分辨率模式切換詳解

    LTC3816:單相位寬輸入范圍DC/DC控制器的深度剖析

    LTC3816:單相位寬輸入范圍DC/DC控制器的深度剖析 在電子設(shè)計(jì)領(lǐng)域,DC/DC控制器是至關(guān)重要的組件,它能高效地將輸入電壓轉(zhuǎn)換為所需的輸出電壓,滿足不同設(shè)備的供電需求。今天,我
    的頭像 發(fā)表于 03-11 15:25 ?85次閱讀

    深入剖析LMX2470:高性能Delta - Sigma分?jǐn)?shù)N PLL的全方位解讀

    深入剖析LMX2470:高性能Delta - Sigma分?jǐn)?shù)N PLL的全方位解讀 在當(dāng)今的電子設(shè)備設(shè)計(jì)中,頻率合成器扮演著至關(guān)重要的角色。TI的LMX2470作為一款高性能的Delta
    的頭像 發(fā)表于 02-10 13:50 ?252次閱讀

    德州儀器PLL1707與PLL1708:低抖動(dòng)多時(shí)鐘發(fā)生器的卓越之選

    PLL)多時(shí)鐘發(fā)生器,能夠從27 - MHz的參考輸入頻率生成四個(gè)系統(tǒng)時(shí)鐘。這兩款器件除了模式控制不同外,使用相同的
    的頭像 發(fā)表于 02-10 13:50 ?173次閱讀

    CDCVF25084:高性能時(shí)鐘乘法器的深度剖析

    PLL)時(shí)鐘乘法器。它利用PLL技術(shù),能精確地將輸出時(shí)鐘的頻率和相位與輸入時(shí)鐘信號(hào)對齊,并且具有四倍的乘法因子。該器件的標(biāo)稱電源
    的頭像 發(fā)表于 02-10 13:50 ?162次閱讀

    剖析TRF3761系列整數(shù) - N PLL頻率合成器:優(yōu)勢、應(yīng)用與設(shè)計(jì)要點(diǎn)

    剖析TRF3761系列整數(shù) - N PLL頻率合成器:優(yōu)勢、應(yīng)用與設(shè)計(jì)要點(diǎn) 引言 在電子工程領(lǐng)域,頻率合成器是無線通信、雷達(dá)、測試測量等眾多系統(tǒng)中的關(guān)鍵組件,其性能直接影響到整個(gè)系統(tǒng)的穩(wěn)定性和可靠性
    的頭像 發(fā)表于 02-09 16:30 ?200次閱讀

    深入剖析LMX2485Q - Q1:高性能雙PLL頻率合成器的卓越之選

    深入剖析LMX2485Q - Q1:高性能雙PLL頻率合成器的卓越之選 在電子設(shè)計(jì)領(lǐng)域,頻率合成器是至關(guān)重要的組件,它的性能直接影響著整個(gè)系統(tǒng)的穩(wěn)定性和可靠性。今天,我們就來深入了解一款高性能的雙
    的頭像 發(fā)表于 02-09 10:45 ?159次閱讀

    探究PLL1705與PLL1706:3.3V雙PLL多時(shí)鐘發(fā)生器的卓越性能

    一下德州儀器(Texas Instruments)推出的兩款低相位噪聲、高性能的3.3V雙PLL多時(shí)鐘發(fā)生器——PLL1705和PLL1706。 文件下載:
    的頭像 發(fā)表于 02-04 09:35 ?238次閱讀

    矢量網(wǎng)絡(luò)分析儀測量相位差的原理與方法

    在射頻電路設(shè)計(jì)、通信系統(tǒng)調(diào)試、雷達(dá)與微波器件測試等場景中發(fā)揮著不可替代的作用。測量相位差,本質(zhì)上是獲取待測器件(DUT)對輸入信號(hào)造成的相位偏移,其過程結(jié)合了精密硬件架構(gòu)與系統(tǒng)
    的頭像 發(fā)表于 01-22 15:57 ?269次閱讀
    矢量網(wǎng)絡(luò)分析儀測量<b class='flag-5'>相位</b>差的原理與方法

    ?CDCVF2505 3.3V PLL時(shí)鐘驅(qū)動(dòng)器技術(shù)文檔總結(jié)

    該CDCVF2505是一款高性能、低偏斜、低抖動(dòng)、鎖相環(huán) (PLL) 時(shí)鐘 司機(jī)。該器件使用 PLL 將輸出時(shí)鐘(1Y[0-3] 和 CLKOUT)精確對齊到 頻率和相位的輸入時(shí)鐘信號(hào)
    的頭像 發(fā)表于 09-22 16:17 ?913次閱讀
    ?CDCVF2505 3.3V <b class='flag-5'>PLL</b>時(shí)鐘驅(qū)動(dòng)器技術(shù)文檔總結(jié)

    PLL1708雙PLL多時(shí)鐘發(fā)生器技術(shù)文檔總結(jié)

    PLL1707成本低、鎖相 環(huán)路 (PLL) 多時(shí)鐘發(fā)生器。PLL1707和 PLL1708可以從 27 MHz 生成四個(gè)系統(tǒng)時(shí)鐘 參考輸入頻率。的時(shí)鐘輸出
    的頭像 發(fā)表于 09-22 14:01 ?845次閱讀
    <b class='flag-5'>PLL</b>1708雙<b class='flag-5'>PLL</b>多時(shí)鐘發(fā)生器技術(shù)文檔總結(jié)

    ?PLL1707/PLL1708 雙PLL多時(shí)鐘發(fā)生器技術(shù)文檔總結(jié)

    PLL1707成本低、鎖相 環(huán)路 (PLL) 多時(shí)鐘發(fā)生器。PLL1707和 PLL1708可以從 27 MHz 生成四個(gè)系統(tǒng)時(shí)鐘 參考輸入頻率。的時(shí)鐘輸出
    的頭像 發(fā)表于 09-22 13:57 ?783次閱讀
    ?<b class='flag-5'>PLL</b>1707/<b class='flag-5'>PLL</b>1708 雙<b class='flag-5'>PLL</b>多時(shí)鐘發(fā)生器技術(shù)文檔總結(jié)

    智多晶PLL使用注意事項(xiàng)

    在FPGA設(shè)計(jì)中,PLL(鎖相環(huán))模塊作為核心時(shí)鐘管理單元,通過靈活的倍頻、分頻和相位調(diào)整功能,為系統(tǒng)提供多路高精度時(shí)鐘信號(hào)。它不僅解決了時(shí)序同步問題,還能有效消除時(shí)鐘偏移,提升系統(tǒng)穩(wěn)定性。本文將深入探討智多晶PLL在實(shí)際應(yīng)用中
    的頭像 發(fā)表于 06-13 16:37 ?1621次閱讀
    智多晶<b class='flag-5'>PLL</b>使用注意事項(xiàng)

    PLL用法

    易靈思的FPGA在生成PLL的方式與別的廠家稍有區(qū)別,這與其的core和interface架構(gòu)是相對應(yīng)的。對于易靈思的FPGA來講,PLL,GPIO,MIPI,LVDS和DDR相對于core部分都是
    的頭像 發(fā)表于 06-07 16:18 ?1438次閱讀
    <b class='flag-5'>PLL</b>用法

    AD9573 PCI-Express時(shí)鐘發(fā)生器IC,PLL內(nèi)核,分頻器,兩路輸出技術(shù)手冊

    AD9573是一款高度集成的雙路輸出時(shí)鐘發(fā)生器 , 包括一個(gè)針對PCI-e應(yīng)用而優(yōu)化的片內(nèi)PLL內(nèi)核 。 整數(shù)N分頻PLL設(shè)計(jì)基于ADI公司成熟的高性能、低抖動(dòng)頻率合成器系列 , 可實(shí)現(xiàn)線路卡的較高性能 。 這款器件也適合
    的頭像 發(fā)表于 04-11 09:51 ?1025次閱讀
    AD9573 PCI-Express時(shí)鐘發(fā)生器IC,<b class='flag-5'>PLL</b>內(nèi)核,分頻器,兩路輸出技術(shù)手冊