91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PLL用法

XL FPGA技術(shù)交流 ? 來(lái)源:易靈思FPGA技術(shù)交流 ? 作者:易靈思FPGA技術(shù)交流 ? 2025-06-07 16:18 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

易靈思的FPGA在生成PLL的方式與別的廠家稍有區(qū)別,這與其的core和interface架構(gòu)是相對(duì)應(yīng)的。對(duì)于易靈思的FPGA來(lái)講,PLL,GPIO,MIPI,LVDS和DDR相對(duì)于core部分都是外設(shè)。而這些外設(shè)的設(shè)置都是在interface designer中的。下面以pll的添加為例,對(duì)于trion系列的設(shè)置簡(jiǎn)單說(shuō)明。鈦金系列會(huì)稍微的區(qū)別,但是只要了解了一個(gè),另一個(gè)都是大同小異的。

一、PLL的添加

(1)打開(kāi)interface desinger。

wKgZO2gkCYmADW2tAABJ5gg5BTg912.png

(2)選擇pll 右擊選擇Create block,就可以添加pll

wKgZO2gkCYmAWL_wAACKiVp9eOE240.png

(3)這里我們把pll的例化名修改為pll_inst,并且按回車(必須回車)。

PLL resource對(duì)應(yīng)PLL的位置,這也是易靈思的PLL使用與別家有區(qū)別的地方,必須要指定PLL的位置。

clock source是指pll參考時(shí)鐘的源來(lái)自哪里,包括外部和內(nèi)部。

External clock:指示參考時(shí)鐘的源,包括參考時(shí)鐘0,參考時(shí)鐘1。

wKgZO2gkCYqAbeIfAAI-JWm1vOU144.png

(4)點(diǎn)擊Automated Clock Calculation打開(kāi)時(shí)鐘設(shè)置界面。trion最多可以設(shè)置3個(gè)時(shí)鐘,紅包框中的箭頭和x可以用于打開(kāi)和關(guān)閉相應(yīng)的時(shí)鐘。

wKgZO2gkCYqAJ_tiAAFLPrEheZ4083.png

(5)設(shè)置完成上面的操作之后,我們需要指定PLL的參考時(shí)鐘來(lái)源。從ds上我們可以看到PLL_BL0有兩個(gè)時(shí)鐘源,分別是REFCLK0和REFCLK1,分別對(duì)應(yīng)GPIOL_15_PLLIN0和GPIOL_19_PLLIN1。

然后再添加PLL的參考時(shí)鐘腳,這里我們例化為pll_ref_clk,并要把connection Type設(shè)置為pll_clkin。并分配到GPIOL_15_PLLIN0上,因?yàn)樯厦孢x擇了External Clock0。這樣PLL的設(shè)置就差不多了。

wKgZO2gkCYqAbBe4AAL6HNBaD8o350.pngwKgZO2gkCYqAONpRAAIXgc1SGm4241.png

二、關(guān)于時(shí)鐘源

wKgZO2gkCYqANAYlAAAXQN--8OE828.png

在選擇clock source時(shí),有三個(gè)選項(xiàng),分別是external, core和dynamic。

external好理解,就是參考時(shí)鐘從外部IO進(jìn)入的,上面的設(shè)置就是。

core是指時(shí)鐘從FPGA內(nèi)部給PLL的參考,比如一個(gè)PLL的輸出給另一個(gè)PLL做參考時(shí),第二個(gè)PLL的參考就是設(shè)置成core,或者從GCLK進(jìn)入FPGA再環(huán)到PLL的輸入。

至于Dynamic Clock就是動(dòng)態(tài)輸入選擇,支持多路選擇,如下圖,可以支持兩個(gè)core和兩個(gè)external時(shí)鐘。但是因?yàn)镻LL不支持動(dòng)態(tài)重配置,所以這個(gè)功能應(yīng)用有限。

wKgZO2gkCYqAPubYAAA4InC6HV8443.png

三、PLL的反饋方式

PLL有三種反饋,core,Local和internal。

wKgZO2gkCYqAdtHZAAFMTCQ7rjg181.png

從下面的圖來(lái)看,不同的反饋位置是不一樣的。core的反饋路徑是從FPGA的core內(nèi)部來(lái)反饋,可以保證輸入時(shí)鐘與輸出時(shí)鐘同頻同相。這在源同步設(shè)計(jì)中是很有用的。而local和internal可以支持輸出更多的頻率,大家可以在操作中發(fā)現(xiàn)如果是core反饋的話,有些頻率是設(shè)置不出來(lái)的,而local和interanl卻可以。


wKgZO2gkCYuAYkXRAACegVVe7a0608.png


關(guān)于PLL的注意事項(xiàng)

(1) PLL的反饋時(shí)鐘的頻率不能超過(guò)refclk的4倍。

(2)經(jīng)常會(huì)有客戶反應(yīng)上電之后PLL存在失鎖的情況,這是什么原因呢?這個(gè)是因?yàn)樯想姇r(shí)PLL的參考時(shí)鐘不穩(wěn)定,造成PLL不能鎖定在固定的頻率,這樣之后,即使后繼參考時(shí)鐘穩(wěn)定也不能鎖定。

那解決方案是什么呢?要求等參考時(shí)鐘穩(wěn)定之后再釋放PLL的復(fù)位,或者等參考時(shí)鐘穩(wěn)定之后再?gòu)?fù)位一次。

(3)當(dāng)需要使用PLL的locked信號(hào)做為復(fù)位時(shí),要求pll的locked信號(hào)拉高25us之后再釋放復(fù)位。如下圖,在locked信號(hào)之后添加計(jì)數(shù)器,記數(shù)到25us之后釋放器件的SR。

wKgZO2gkCYuAMhLaAACu3t1p-_E748.png

上面描述其實(shí)描述相對(duì)粗糙,語(yǔ)句什么的也沒(méi)有太去考慮措辭,花半個(gè)小時(shí)BB下,能用起來(lái)就行,如果實(shí)在有看不懂的,歡迎留言。

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pll
    pll
    +關(guān)注

    關(guān)注

    6

    文章

    981

    瀏覽量

    138149
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    Texas Instruments PLL1705/PLL1706:3.3-V 雙 PLL 多時(shí)鐘發(fā)生器的卓越之選

    Texas Instruments PLL1705/PLL1706:3.3-V 雙 PLL 多時(shí)鐘發(fā)生器的卓越之選 在電子設(shè)計(jì)領(lǐng)域,時(shí)鐘發(fā)生器是確保系統(tǒng)穩(wěn)定運(yùn)行的關(guān)鍵組件。今天,我們要深入探討
    的頭像 發(fā)表于 02-10 14:15 ?145次閱讀

    德州儀器PLL1707與PLL1708:低抖動(dòng)多時(shí)鐘發(fā)生器的卓越之選

    德州儀器PLL1707與PLL1708:低抖動(dòng)多時(shí)鐘發(fā)生器的卓越之選 在電子設(shè)計(jì)領(lǐng)域,時(shí)鐘發(fā)生器是確保系統(tǒng)穩(wěn)定運(yùn)行的關(guān)鍵組件。今天,我們將深入探討德州儀器(Texas Instruments)推出
    的頭像 發(fā)表于 02-10 13:50 ?155次閱讀

    Texas Instruments PLL1707和PLL1708:低抖動(dòng)多時(shí)鐘發(fā)生器的卓越之選

    Texas Instruments PLL1707和PLL1708:低抖動(dòng)多時(shí)鐘發(fā)生器的卓越之選 在電子設(shè)計(jì)領(lǐng)域,時(shí)鐘發(fā)生器的性能對(duì)系統(tǒng)的穩(wěn)定性和性能起著至關(guān)重要的作用。今天我們來(lái)深入探討一下
    的頭像 發(fā)表于 02-10 13:45 ?209次閱讀

    德州儀器PLL1705/PLL1706:低抖動(dòng)多時(shí)鐘發(fā)生器的卓越之選

    德州儀器PLL1705/PLL1706:低抖動(dòng)多時(shí)鐘發(fā)生器的卓越之選 在電子設(shè)計(jì)領(lǐng)域,時(shí)鐘發(fā)生器對(duì)于系統(tǒng)的穩(wěn)定運(yùn)行起著至關(guān)重要的作用。今天,我們就來(lái)深入了解一下德州儀器(TI)推出的兩款低抖動(dòng)多時(shí)
    的頭像 發(fā)表于 02-04 09:35 ?212次閱讀

    探究PLL1705與PLL1706:3.3V雙PLL多時(shí)鐘發(fā)生器的卓越性能

    探究PLL1705與PLL1706:3.3V雙PLL多時(shí)鐘發(fā)生器的卓越性能 在電子設(shè)備的復(fù)雜世界中,時(shí)鐘發(fā)生器就像是設(shè)備的“心臟起搏器”,為整個(gè)系統(tǒng)提供穩(wěn)定而精準(zhǔn)的時(shí)鐘信號(hào)。今天,我們就來(lái)深入探討
    的頭像 發(fā)表于 02-04 09:35 ?218次閱讀

    德州儀器PLL1707和PLL1708:低抖動(dòng)多時(shí)鐘發(fā)生器的卓越之選

    德州儀器PLL1707和PLL1708:低抖動(dòng)多時(shí)鐘發(fā)生器的卓越之選 在電子設(shè)計(jì)領(lǐng)域,時(shí)鐘發(fā)生器是確保系統(tǒng)穩(wěn)定運(yùn)行的關(guān)鍵組件。今天,我們就來(lái)深入探討德州儀器(Texas Instruments)推出
    的頭像 發(fā)表于 02-04 09:20 ?159次閱讀

    德州儀器PLL1707和PLL1708:低抖動(dòng)多時(shí)鐘發(fā)生器的卓越之選

    德州儀器PLL1707和PLL1708:低抖動(dòng)多時(shí)鐘發(fā)生器的卓越之選 在電子設(shè)計(jì)的世界里,時(shí)鐘發(fā)生器扮演著至關(guān)重要的角色,尤其是在對(duì)時(shí)鐘精度和抖動(dòng)要求極高的音頻和視頻應(yīng)用中。德州儀器的PLL
    的頭像 發(fā)表于 02-04 09:15 ?112次閱讀

    修改 PLL 參數(shù)的流程

    步驟 1:設(shè)置 SYSCTRL_CR1.PLLEN 為 0,關(guān)閉 PLL; 步驟 2:等待 SYSCTRL_PLL.STABLE 標(biāo)志被系統(tǒng)硬件清零; 步驟 3:更改 PLL 的參數(shù); 步驟 4
    發(fā)表于 12-11 06:38

    PLL1708雙PLL多時(shí)鐘發(fā)生器技術(shù)文檔總結(jié)

    PLL1707成本低、鎖相 環(huán)路 (PLL) 多時(shí)鐘發(fā)生器。PLL1707和 PLL1708可以從 27 MHz 生成四個(gè)系統(tǒng)時(shí)鐘 參考輸入頻率。的時(shí)鐘輸出
    的頭像 發(fā)表于 09-22 14:01 ?814次閱讀
    <b class='flag-5'>PLL</b>1708雙<b class='flag-5'>PLL</b>多時(shí)鐘發(fā)生器技術(shù)文檔總結(jié)

    ?PLL1707/PLL1708 雙PLL多時(shí)鐘發(fā)生器技術(shù)文檔總結(jié)

    PLL1707成本低、鎖相 環(huán)路 (PLL) 多時(shí)鐘發(fā)生器。PLL1707和 PLL1708可以從 27 MHz 生成四個(gè)系統(tǒng)時(shí)鐘 參考輸入頻率。的時(shí)鐘輸出
    的頭像 發(fā)表于 09-22 13:57 ?758次閱讀
    ?<b class='flag-5'>PLL</b>1707/<b class='flag-5'>PLL</b>1708 雙<b class='flag-5'>PLL</b>多時(shí)鐘發(fā)生器技術(shù)文檔總結(jié)

    PLL1707-Q1 3.3V雙PLL多時(shí)鐘發(fā)生器技術(shù)文檔總結(jié)

    PLL1707是一款低成本鎖相環(huán)(PLL)多時(shí)鐘發(fā)生器。該PLL1707可以從27 MHz基準(zhǔn)輸入頻率生成四個(gè)系統(tǒng)時(shí)鐘。的時(shí)鐘輸出 PLL1707可以通過(guò)采樣頻率控制引腳進(jìn)行控制。該
    的頭像 發(fā)表于 09-16 14:27 ?681次閱讀
    <b class='flag-5'>PLL</b>1707-Q1 3.3V雙<b class='flag-5'>PLL</b>多時(shí)鐘發(fā)生器技術(shù)文檔總結(jié)

    易靈思 FPGA TJ375的PLL的動(dòng)態(tài)配置

    TJ375已經(jīng)支持PLL的動(dòng)態(tài)配置。打開(kāi)PLL在Advance Settings中的Dynamic Reconfiguration中勾選Enable就可以了。最大可以支持85組配置參數(shù)。動(dòng)態(tài)配置框圖
    的頭像 發(fā)表于 07-14 18:14 ?3850次閱讀
    易靈思 FPGA TJ375的<b class='flag-5'>PLL</b>的動(dòng)態(tài)配置

    智多晶PLL使用注意事項(xiàng)

    在FPGA設(shè)計(jì)中,PLL(鎖相環(huán))模塊作為核心時(shí)鐘管理單元,通過(guò)靈活的倍頻、分頻和相位調(diào)整功能,為系統(tǒng)提供多路高精度時(shí)鐘信號(hào)。它不僅解決了時(shí)序同步問(wèn)題,還能有效消除時(shí)鐘偏移,提升系統(tǒng)穩(wěn)定性。本文將深入探討智多晶PLL在實(shí)際應(yīng)用中的關(guān)鍵注意事項(xiàng),幫助工程師規(guī)避常見(jiàn)設(shè)計(jì)風(fēng)險(xiǎn)。
    的頭像 發(fā)表于 06-13 16:37 ?1554次閱讀
    智多晶<b class='flag-5'>PLL</b>使用注意事項(xiàng)

    原廠方案:利用力科示波器設(shè)置PLL參數(shù)

    。由鎖相環(huán)(PLL)跟蹤到的低頻率信號(hào)邊緣變化不被視為抖動(dòng),因?yàn)樗鼈儽?b class='flag-5'>PLL有效去除。相反,沒(méi)有被PLL跟蹤到的高頻率信號(hào)邊緣變化則被測(cè)量為抖動(dòng)。因此,時(shí)鐘恢復(fù)方法的選擇影響了PLL
    發(fā)表于 06-05 19:29 ?785次閱讀
    原廠方案:利用力科示波器設(shè)置<b class='flag-5'>PLL</b>參數(shù)

    harmony OS NEXT-Navagation基本用法

    # Navagation基本用法 > Navigation組件是路由導(dǎo)航的根視圖容器,一般作為Page頁(yè)面的根容器使用,其內(nèi)部默認(rèn)包含了標(biāo)題欄,內(nèi)容欄和公工具欄,其中內(nèi)容區(qū)默認(rèn)首頁(yè)顯示導(dǎo)航內(nèi)容
    的頭像 發(fā)表于 04-27 17:39 ?925次閱讀