91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Vivado 設(shè)計(jì)輸入紀(jì)事—RTL 設(shè)計(jì)輸入

C29F_xilinx_inc ? 來(lái)源:賽靈思 ? 作者:賽靈思 ? 2022-02-16 16:21 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

注:本文轉(zhuǎn)自賽靈思中文社區(qū)論壇,源文鏈接在此。本文原作者為XILINX工程師

以下為個(gè)人譯文,僅供參考,如有疏漏之處,還請(qǐng)不吝賜教。

本篇博文是面向希望學(xué)習(xí)使用 Vivado 進(jìn)行 FPGA 設(shè)計(jì)輸入的新手的系列博文第一講。

這些實(shí)踐旨在為用戶提供快速入門指導(dǎo),幫助其簡(jiǎn)要了解工具流程原理。我們選擇了一項(xiàng)非常簡(jiǎn)單的設(shè)計(jì),便于讀者理解流程中的不同步驟。

這些實(shí)踐將按如下順序展示:RTL 流程、基于 IP 的流程、基于 HLS 的流程、基于 IP integrator 的流程,最后是混用前述流程創(chuàng)建設(shè)計(jì)。

第一項(xiàng)實(shí)踐是 RTL 流程。 每個(gè)步驟都包含截屏,以便用戶自行嘗試時(shí)參考。

步驟如下:

1.調(diào)用 Vivado。

poYBAGIMpuSAGSPYAADTnxfgDPo794.png

2.用戶提供自己選擇的工程名稱(該工具使用的默認(rèn)工程名稱為 project_1),并提供工程創(chuàng)建路徑,然后單擊“下一步 (Next)”。

poYBAGIMpuSAGSPYAADTnxfgDPo794.png

3.默認(rèn)情況下,該工具會(huì)選中“選擇 RTL 工程 (Select RTL Project)”,然后單擊“下一步 (Next)”。

poYBAGIMpuSAGSPYAADTnxfgDPo794.png

4. 該工具會(huì)提示您選擇“Add Sources”以添加源文件。選擇“添加文件 (Add Files)”,然后提供此處隨附的 RTL 文件 (top.v)。

單擊“下一步 (Next)”。

poYBAGIMpuiATdUtAACa5Gb2xmY151.png

以下提供了 RTL 的詳細(xì)信息:

pYYBAGIMpuqAS1aHAADhF-IAkIo838.png

RTL 用于描述自由運(yùn)行的簡(jiǎn)單 32 位計(jì)數(shù)器。當(dāng)該計(jì)數(shù)器達(dá)到其最大值時(shí),就會(huì)翻轉(zhuǎn)觸發(fā)器。此觸發(fā)器連接到輸出。

這樣會(huì)使用另一個(gè)緩沖器 (IBUFDS) 來(lái)創(chuàng)建時(shí)鐘差分對(duì),其輸出將在設(shè)計(jì)中使用。在下一節(jié)中,我們將講解為何使用此緩沖器。

5. 您將看到“添加約束 (Add Constraints)”對(duì)話框,其中包含“添加 (Add Files)”選項(xiàng)。

選擇“Add Files”,提供此處隨附的 top.xdc,然后單擊“Next”。

pYYBAGIMpuuAQJhiAACDA0JtVMw359.png

6.單擊開(kāi)發(fā)板選項(xiàng)卡,搜索 zcu102,然后選擇此處顯示的開(kāi)發(fā)板(Zynq UltraScale+ ZCU102 評(píng)估板)。

單擊“下一步 (Next)”。

poYBAGIMpu2AVS7pAAEFxM43emY110.png

7.在以下窗口中,單擊“完成 (Finish)”。

8.在左側(cè),您將看到“生成比特流 (Generate Bitstream)”按鈕。

單擊此按鈕。

pYYBAGIMpu-AQ1SbAABD3JCQ8NI025.png

9.這樣將顯示如下提示:

poYBAGIMpvCACPaQAADukalIHsI021.png

單擊“是 (Yes)”。這樣將彈出另一條提示,要求您啟動(dòng)運(yùn)行。單擊“OK”。

這樣就會(huì)觸發(fā)綜合 (Synthesis),然后實(shí)現(xiàn) (Implementation),并且將生成比特流。

實(shí)踐至此完成。

XDC 文件內(nèi)容:

XDC 文件包含:

create_clock -name clk_p -period 8 [get_ports clk_p]
set_property LOC G21 [get_ports clk_p]
set_property LOC AG14 [get_ports dout]

set_property IOSTANDARD LVCMOS18 [get_ports dout]
set_property IOSTANDARD DIFF_HSTL_I_18 [get_ports clk_p]

使用 IBUFDS 的原因:

使用 IBUFDS 的原因是因?yàn)槲覀冞x擇的開(kāi)發(fā)板需要差分時(shí)鐘。

每塊開(kāi)發(fā)板都有其自己特定的管腳 LOC 及其支持的系統(tǒng)時(shí)鐘頻率。

此開(kāi)發(fā)板支持 300Mhz 和 125Mhz,因此我們使用 125Mhz 和與之對(duì)應(yīng)的管腳 LOC。輸出連接至 LED,其 LOC 為 AG14。最后 2 條語(yǔ)句用于指定端口的 IOSTANDARD。

審核編輯:符乾江

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • RTL
    RTL
    +關(guān)注

    關(guān)注

    1

    文章

    394

    瀏覽量

    62697
  • Vivado
    +關(guān)注

    關(guān)注

    19

    文章

    857

    瀏覽量

    71172
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    XZ6411輸入電壓6V 帶載能力450mA 輸出電壓1.8V與2.8V,3.3V與2.8V,3.3V與3.3

    輸入電壓
    jf_56831014
    發(fā)布于 :2026年03月13日 09:54:51

    XZ6105E,輸入電壓3.6V-100V 開(kāi)關(guān)限流9A 大功率LED升壓驅(qū)動(dòng)芯片

    輸入電壓
    jf_56831014
    發(fā)布于 :2026年03月12日 10:00:16

    XU9246輸入電壓1.8-5.25V,輸出電壓2.5-5.5V,輸出電流3A

    輸入電壓
    jf_56831014
    發(fā)布于 :2026年03月11日 10:52:44

    XZ6920輸入電壓2.5-100V 輸出電流ADJ(10mA-6A)

    輸入電壓
    jf_56831014
    發(fā)布于 :2026年03月05日 09:58:30

    XZ1822,100VIN,2A 工作頻率140K 寬輸入電壓范圍8V~90V

    輸入電壓
    jf_56831014
    發(fā)布于 :2026年02月06日 10:24:56

    XU9242輸入電壓0.65V-Vout 輸出電壓ADJ( 1.8V-5.5V) 輸出電流>500mA

    輸入電壓
    jf_56831014
    發(fā)布于 :2026年02月05日 10:07:28

    XZ6219輸入電壓6V 輸出電壓0.8-5V 輸出電流500mA

    輸入電壓
    jf_56831014
    發(fā)布于 :2026年01月31日 10:19:37

    IGBT的原理,輸入輸出和控制信號(hào)

    IGBT的原理,輸入輸出和控制信號(hào)
    的頭像 發(fā)表于 12-06 06:38 ?2968次閱讀

    win10環(huán)境下使用vivado生成.bit與.mcs文件

    。 3.Search框中輸入200tfbg484-2,選擇第一個(gè),然后Next就創(chuàng)建好了。 4.添加rtl文件。將e203_hbirdv2工程中整個(gè)rtl文件夾復(fù)制到工程目錄中,再將
    發(fā)表于 10-27 08:25

    如何解決將e203的rtl導(dǎo)入vivado后報(bào)語(yǔ)法錯(cuò)誤的問(wèn)題

    主要內(nèi)容是介紹一下如何解決將e203的rtl導(dǎo)入vivado后,報(bào)語(yǔ)法錯(cuò)誤的問(wèn)題。 二、分享內(nèi)容 如圖所示,導(dǎo)入源碼后跑仿真,會(huì)報(bào)語(yǔ)法錯(cuò)誤。 這是因?yàn)檫@些文件里面有用system verilog
    發(fā)表于 10-24 09:49

    vcs和vivado聯(lián)合仿真

    文件夾下輸入仿真命令如下: ./tb_top.sh verdi -f filelist.f -ssf tb_top.fsdb 即可實(shí)現(xiàn)用vcs和verdi對(duì)rtl代碼進(jìn)行仿真。
    發(fā)表于 10-24 07:28

    AMD Vivado設(shè)計(jì)套件2025.1版本的功能特性

    隨著 AMD Spartan UltraScale+ 系列現(xiàn)已投入量產(chǎn),解鎖其功能集的最快途徑便是采用最新 AMD Vivado 工具版本( 2025.1 或更高版本)和全新操作指南資源。該集
    的頭像 發(fā)表于 09-23 09:15 ?1653次閱讀
    AMD <b class='flag-5'>Vivado</b>設(shè)計(jì)套件2025.1版本的功能特性

    怎么選擇合適的差分探頭-輸入電容

    輸入電容在選購(gòu)差分探頭時(shí),通常有輸入電容大小參數(shù)一欄,以下是選擇輸入電容大小需要考慮以下的因素:被測(cè)信號(hào)的特征如信號(hào)帶寬/上升時(shí)間。通常測(cè)高頻信號(hào)需要極低的輸入電容,且由于
    的頭像 發(fā)表于 07-29 15:30 ?448次閱讀
    怎么選擇合適的差分探頭-<b class='flag-5'>輸入</b>電容

    Vivado HLS設(shè)計(jì)流程

    為了盡快把新產(chǎn)品推向市場(chǎng),數(shù)字系統(tǒng)的設(shè)計(jì)者需要考慮如何加速設(shè)計(jì)開(kāi)發(fā)的周期。設(shè)計(jì)加速主要可以從“設(shè)計(jì)的重用”和“抽象層級(jí)的提升”這兩個(gè)方面來(lái)考慮。Xilinx 推出的 Vivado HLS 工具可以
    的頭像 發(fā)表于 04-16 10:43 ?1658次閱讀
    <b class='flag-5'>Vivado</b> HLS設(shè)計(jì)流程