91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

WinForms的XceedInput驗(yàn)證器

哲想軟件 ? 來(lái)源:哲想軟件 ? 作者:哲想軟件 ? 2022-11-22 09:59 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

概述

WinForms的簡(jiǎn)單、自連接文本驗(yàn)證。每個(gè)驗(yàn)證標(biāo)準(zhǔn)的可視化配置和可定制的錯(cuò)誤消息。

無(wú)需編寫代碼

表單級(jí)或控制級(jí)驗(yàn)證

支持正則表達(dá)式,包括許多預(yù)構(gòu)建

XceedGrid for WinForms的一部分,也是XeedUltimate Suite的一部分

a718bb2c-69fa-11ed-8abf-dac502259ad0.png

即時(shí)驗(yàn)證,無(wú)需代碼!只需將其拖放到任何WindowsForm上,它就會(huì)將驗(yàn)證屬性直接添加到所有兼容的控件中。

可視化配置控件驗(yàn)證或設(shè)置自動(dòng)添加到每個(gè)兼容控件的新屬性。

對(duì)于大多數(shù)控件,當(dāng)發(fā)生驗(yàn)證錯(cuò)誤時(shí),它們旁邊會(huì)閃爍警告圖標(biāo)。將鼠標(biāo)懸停在圖標(biāo)上以了解規(guī)則的解釋。

表單級(jí)或控制級(jí)驗(yàn)證、完全可自定義和本地化的錯(cuò)誤消息、正則表達(dá)式驗(yàn)證(包括許多)、正則表達(dá)式測(cè)試儀、各種驗(yàn)證運(yùn)算符和選項(xiàng),等等。

提供獨(dú)特的功能,例如將組合框中輸入的值限制為一組預(yù)定義值,并將一個(gè)輸入組件中包含的值與另一個(gè)輸入組件中包含的值進(jìn)行比較。

a70d7816-69fa-11ed-8abf-dac502259ad0.png 特點(diǎn)

NET技術(shù)

完全用托管C#代碼編寫。Blueprint許可證中包含的源代碼。

包括VB.NET和VisualStudio的C#示例。

面向?qū)ο笤O(shè)計(jì),專為客戶創(chuàng)建.NETFramework。

全面的文檔完全集成到VisualStudio中。

所有錯(cuò)誤處理都可以通過(guò).NET異常類。

符合CLS(通用語(yǔ)言規(guī)范)。

不使用不安全的區(qū)塊來(lái)滿足最低許可要求。

與儀表板和商業(yè)智能軟件很好地集成。

獨(dú)特的創(chuàng)新

實(shí)現(xiàn)輸入組件驗(yàn)證的完全可視化方法。

驗(yàn)證錯(cuò)誤消息可覆蓋且可本地化。

設(shè)置驗(yàn)證標(biāo)準(zhǔn)時(shí),可使用多種操作員和選項(xiàng)。

當(dāng)焦點(diǎn)離開(kāi)特定輸入組件或調(diào)用通用驗(yàn)證方法時(shí),標(biāo)準(zhǔn)驗(yàn)證可用。

與.NETFramework的文本框和組合框控件,以及XceedGrid for WinForms單元格和XceedEditors for WinForms兼容。

可通過(guò)從驗(yàn)證標(biāo)準(zhǔn)或驗(yàn)證表達(dá)式類派生進(jìn)行擴(kuò)展。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 代碼
    +關(guān)注

    關(guān)注

    30

    文章

    4968

    瀏覽量

    74011
  • 可視化
    +關(guān)注

    關(guān)注

    1

    文章

    1354

    瀏覽量

    22809

原文標(biāo)題:XceedInput Validator for WinForms

文章出處:【微信號(hào):哲想軟件,微信公眾號(hào):哲想軟件】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    揭秘傳感淋雨試驗(yàn):如何模擬真實(shí)降雨環(huán)境驗(yàn)證可靠性?

    傳感淋雨試驗(yàn)是驗(yàn)證各類傳感在戶外或潮濕環(huán)境中抵抗雨水侵入、保持功能穩(wěn)定性和結(jié)構(gòu)完整性的關(guān)鍵環(huán)境可靠性試驗(yàn)。隨著智能交通、工業(yè)物聯(lián)網(wǎng)、電力巡檢、航空航天等領(lǐng)域?qū)鞲?b class='flag-5'>器戶外部署需求激增
    的頭像 發(fā)表于 03-05 16:19 ?97次閱讀
    揭秘傳感<b class='flag-5'>器</b>淋雨試驗(yàn):如何模擬真實(shí)降雨環(huán)境<b class='flag-5'>驗(yàn)證</b>可靠性?

    RDMA設(shè)計(jì)38:寄存功能驗(yàn)證與分析

    的控制,需要通過(guò) AXI-Lite接口訪問(wèn)系統(tǒng)控制模塊的響應(yīng)寄存。而在驗(yàn)證平臺(tái)中,AXI-Lite 接口與 AXI-Lite Complexes對(duì)接,因此可以直接編寫測(cè)試用例來(lái)對(duì)寄存功能進(jìn)行仿真
    發(fā)表于 02-09 10:26

    RDMA設(shè)計(jì)36:驗(yàn)證環(huán)境設(shè)計(jì)

    本博文主要交流設(shè)計(jì)思路,在本博客已給出相關(guān)博文160多篇(含文章),希望對(duì)初學(xué)者有用。注意這里只是拋磚引玉,切莫認(rèn)為參考這就可以完成商用IP設(shè)計(jì)。 驗(yàn)證平臺(tái)的主要功能是為待測(cè)設(shè)備提供激勵(lì)信號(hào)并監(jiān)測(cè)其
    發(fā)表于 02-04 15:22

    RDMA設(shè)計(jì)35:基于 SV 的驗(yàn)證平臺(tái)

    設(shè)計(jì)。 FPGA IP(知識(shí)產(chǎn)權(quán)核)使用SystemVerilog(SV)進(jìn)行驗(yàn)證,主要基于其在驗(yàn)證效率、代碼復(fù)用性和工程協(xié)作方面的顯著優(yōu)勢(shì)。本IP采用它進(jìn)行驗(yàn)證以確保其可靠性。 這里主要對(duì)RoCE
    發(fā)表于 02-01 13:14

    如何驗(yàn)證硬件冗余設(shè)計(jì)的有效性?

    硬件冗余設(shè)計(jì)的核心目標(biāo)是應(yīng)對(duì)單點(diǎn)故障、保障系統(tǒng)連續(xù)運(yùn)行,其有效性驗(yàn)證需圍繞 “故障發(fā)生時(shí)的切換能力、數(shù)據(jù)完整性、業(yè)務(wù)連續(xù)性” 三大核心指標(biāo)展開(kāi),通過(guò) “靜態(tài)配置檢查 + 動(dòng)態(tài)故障模擬 + 長(zhǎng)期穩(wěn)定性
    的頭像 發(fā)表于 09-18 16:36 ?1265次閱讀
    如何<b class='flag-5'>驗(yàn)證</b>硬件冗余設(shè)計(jì)的有效性?

    利用事務(wù)級(jí)加速實(shí)現(xiàn)高速、高質(zhì)量的RISC-V驗(yàn)證

    引言RISC-V架構(gòu)以其開(kāi)放性和高度可定制的特性,正在重塑處理設(shè)計(jì)格局。然而,這種靈活性也帶來(lái)了顯著的驗(yàn)證挑戰(zhàn),使其驗(yàn)證復(fù)雜度遠(yuǎn)超傳統(tǒng)固定架構(gòu)處理。RISC-V的
    的頭像 發(fā)表于 09-18 10:08 ?2038次閱讀
    利用事務(wù)級(jí)加速實(shí)現(xiàn)高速、高質(zhì)量的RISC-V<b class='flag-5'>驗(yàn)證</b>

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計(jì)24: UVM 驗(yàn)證包設(shè)計(jì)

    和計(jì)分板; 序列發(fā)生根據(jù)測(cè)試用例產(chǎn)生事務(wù)。 Axi4_agent 負(fù)責(zé)監(jiān)測(cè) AXI4 總線接口。 由于 AXI4 總線接口用于進(jìn)行數(shù)據(jù)傳輸,在驗(yàn)證平臺(tái)中該總線接口實(shí)際與 AXI BRAM IP 對(duì)接
    發(fā)表于 08-29 14:33

    開(kāi)芯院采用芯華章P2E硬件驗(yàn)證平臺(tái)加速RISC-V驗(yàn)證

    學(xué),基于開(kāi)芯院昆明湖4核設(shè)計(jì),預(yù)期實(shí)現(xiàn)倍數(shù)級(jí)的效率提升,解決RISC-V CPU設(shè)計(jì)在驗(yàn)證中用例運(yùn)行時(shí)間長(zhǎng)和調(diào)試難度大的雙重挑戰(zhàn)。 復(fù)雜的RISC-V處理設(shè)計(jì)驗(yàn)證,往往存在用例運(yùn)行時(shí)間長(zhǎng)和調(diào)試難度大的雙重挑戰(zhàn),因此?CPU 設(shè)
    的頭像 發(fā)表于 07-18 10:08 ?2489次閱讀
    開(kāi)芯院采用芯華章P2E硬件<b class='flag-5'>驗(yàn)證</b>平臺(tái)加速RISC-V<b class='flag-5'>驗(yàn)證</b>

    編譯功能安全驗(yàn)證的關(guān)鍵要素

    在汽車、工業(yè)、醫(yī)療等安全關(guān)鍵型應(yīng)用中,確保功能安全合規(guī)性需要嚴(yán)格的工具鏈驗(yàn)證。開(kāi)發(fā)安全關(guān)鍵型軟件的企業(yè)必須遵守ISO 26262、IEC 61508、ISO 62304等國(guó)際標(biāo)準(zhǔn)對(duì)編譯工具鏈進(jìn)行全面的驗(yàn)證。
    的頭像 發(fā)表于 07-05 13:37 ?1586次閱讀

    Kawaiimqtt如何使用mbedtls雙向驗(yàn)證

    Kawaiimqtt如何使用mbedtls雙向驗(yàn)證
    發(fā)表于 06-13 08:23

    Veloce Primo補(bǔ)全完整的SoC驗(yàn)證環(huán)境

    在芯片構(gòu)建之前完成。雖然硬件加速和桌面原型板是這項(xiàng)驗(yàn)證中兩個(gè)眾所周知的參與者,但企業(yè)原型同樣具備重要的意義。 盡管仿真在設(shè)計(jì)的早期階段占據(jù)主導(dǎo)地位,但由于性能的原因,其更多的適用于模塊級(jí)驗(yàn)證。一旦開(kāi)始全芯片
    的頭像 發(fā)表于 06-12 14:39 ?1427次閱讀
    Veloce Primo補(bǔ)全完整的SoC<b class='flag-5'>驗(yàn)證</b>環(huán)境

    雷擊浪涌發(fā)生的波形驗(yàn)證

    波前時(shí)間、開(kāi)路電壓持續(xù)時(shí)間、短路電流峰值、短路電流波前時(shí)間、短路電流持續(xù)時(shí)間等。驗(yàn)證浪涌發(fā)生的波形通常定期進(jìn)行,也可以在校準(zhǔn)期間進(jìn)行。這是通過(guò)根據(jù)基礎(chǔ)標(biāo)準(zhǔn)驗(yàn)證電壓
    的頭像 發(fā)表于 06-06 09:30 ?1152次閱讀
    雷擊浪涌發(fā)生<b class='flag-5'>器</b>的波形<b class='flag-5'>驗(yàn)證</b>

    硬件輔助驗(yàn)證(HAV) 對(duì)軟件驗(yàn)證的價(jià)值

    硬件輔助驗(yàn)證 (HAV) 有著悠久的歷史,如今作為軟件驅(qū)動(dòng)驗(yàn)證的必備技術(shù),再度受到關(guān)注。 RISC-V 可能是說(shuō)明這一點(diǎn)的最好例子。HAV 能夠執(zhí)行多個(gè)周期的軟件驅(qū)動(dòng)驗(yàn)證,是加速 RISC-V
    的頭像 發(fā)表于 05-13 18:21 ?2034次閱讀

    FPGA EDA軟件的位流驗(yàn)證

    位流驗(yàn)證,對(duì)于芯片研發(fā)是一個(gè)非常重要的測(cè)試手段,對(duì)于純軟件開(kāi)發(fā)人員,最難理解的就是位流驗(yàn)證。在FPGA芯片研發(fā)中,位流驗(yàn)證是在做什么,在哪些階段需要做位流驗(yàn)證,如何做?都是問(wèn)題。
    的頭像 發(fā)表于 04-25 09:42 ?2434次閱讀
    FPGA EDA軟件的位流<b class='flag-5'>驗(yàn)證</b>

    技術(shù)分享 | AVM合成數(shù)據(jù)仿真驗(yàn)證方案

    AVM 合成數(shù)據(jù)仿真驗(yàn)證技術(shù)為自動(dòng)駕駛環(huán)境感知發(fā)展帶來(lái)助力,可借助仿真軟件配置傳感、搭建環(huán)境、處理圖像,生成 AVM 合成數(shù)據(jù),有效加速算法驗(yàn)證。然而,如何利用仿真軟件優(yōu)化傳感外參
    的頭像 發(fā)表于 03-19 09:40 ?3743次閱讀
    技術(shù)分享 | AVM合成數(shù)據(jù)仿真<b class='flag-5'>驗(yàn)證</b>方案