AIU:32個(gè)處理器核心、230億個(gè)晶體管
IBM在AI芯片技術(shù)上的不斷升級(jí)

更多熱點(diǎn)文章閱讀
“極寒之地”!數(shù)據(jù)稱硅谷裁員占全球科技公司三分之一,至少8家企業(yè)裁員過(guò)千 AI技術(shù)“偏科”,V2X反應(yīng)不及人眼?自動(dòng)駕駛從L3過(guò)渡L4面臨哪些挑戰(zhàn) 英國(guó)阻撓中企收購(gòu)!已完成收購(gòu),卻被要求剝離86%的股權(quán)! 對(duì)標(biāo)蘋果M系列芯片,高通推出Oryon芯片內(nèi)核,PC市場(chǎng)又起戰(zhàn)事 轉(zhuǎn)向美國(guó)制造,蘋果大幅調(diào)整供應(yīng)鏈的背后邏輯是什么?
原文標(biāo)題:IBM全新AIU芯片:5nm工藝,230億晶體管!深度學(xué)習(xí)處理性能強(qiáng)勁!
文章出處:【微信公眾號(hào):電子發(fā)燒友網(wǎng)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。
舉報(bào)投訴
-
電子發(fā)燒友網(wǎng)
+關(guān)注
關(guān)注
1013文章
544瀏覽量
167364
原文標(biāo)題:IBM全新AIU芯片:5nm工藝,230億晶體管!深度學(xué)習(xí)處理性能強(qiáng)勁!
文章出處:【微信號(hào):elecfans,微信公眾號(hào):電子發(fā)燒友網(wǎng)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
熱點(diǎn)推薦
揭秘芯片測(cè)試:如何驗(yàn)證數(shù)十億個(gè)晶體管
微觀世界的“體檢”難題在一枚比指甲蓋還小的芯片中,集成了數(shù)十億甚至上百億個(gè)晶體管,例如NVIDIA的H100GPU包含800億個(gè)晶體管。要如何確定每一個(gè)
深度解讀晶體管的轉(zhuǎn)移特性曲線
本文介紹了晶體管轉(zhuǎn)移特性曲線及其核心參數(shù)的意義。曲線描述了柵壓控制漏極電流的過(guò)程,涵蓋關(guān)斷、亞閾值與導(dǎo)通區(qū),是定義數(shù)字邏輯和平衡芯片性能的基石。
探索BFU520Y:雙NPN寬帶硅射頻晶體管的卓越性能
探索BFU520Y:雙NPN寬帶硅射頻晶體管的卓越性能 在射頻晶體管的領(lǐng)域中,NXP的BFU520Y脫穎而出,成為高速、低噪聲應(yīng)用的理想之選。今天,我們就來(lái)深入剖析這款雙NPN寬帶硅射頻晶體管
漏致勢(shì)壘降低效應(yīng)如何影響晶體管性能
隨著智能手機(jī)、電腦等電子設(shè)備不斷追求輕薄化,芯片中的晶體管尺寸已縮小至納米級(jí)(如3nm、2nm)。但尺寸縮小的同時(shí),一個(gè)名為“漏致勢(shì)壘降低效應(yīng)(DIBL)”的物理現(xiàn)象逐漸成為制約
NSVT5551M雙極晶體管技術(shù)深度解析與應(yīng)用指南
安森美 (onsemi) NSVT5551M雙極晶體管通過(guò)了AEC-Q101認(rèn)證,是一款NPN通用型低V~CE(sat)~ 放大器。這款NPN雙極晶體管具有匹配的芯片,存放溫度范圍為-55°C至
三星公布首批2納米芯片性能數(shù)據(jù)
三星公布了即將推出的首代2nm芯片性能數(shù)據(jù);據(jù)悉,2nm工藝采用的是全柵極環(huán)繞(GAA)晶體管技
多值電場(chǎng)型電壓選擇晶體管結(jié)構(gòu)
多值電場(chǎng)型電壓選擇晶體管結(jié)構(gòu)
為滿足多進(jìn)制邏輯運(yùn)算的需要,設(shè)計(jì)了一款多值電場(chǎng)型電壓選擇晶體管??刂贫M(jìn)制電路通斷需要二進(jìn)制邏輯門電路,實(shí)際上是對(duì)電壓的一種選擇,而傳統(tǒng)二進(jìn)制邏輯門電路通常比較復(fù)雜
發(fā)表于 09-15 15:31
【「AI芯片:科技探索與AGI愿景」閱讀體驗(yàn)】+半導(dǎo)體芯片產(chǎn)業(yè)的前沿技術(shù)
為我們重點(diǎn)介紹了AI芯片在封裝、工藝、材料等領(lǐng)域的技術(shù)創(chuàng)新。
一、摩爾定律
摩爾定律是計(jì)算機(jī)科學(xué)和電子工程領(lǐng)域的一條經(jīng)驗(yàn)規(guī)律,指出集成電路上可容納的晶體管數(shù)量每18-24個(gè)月會(huì)增加一倍,同時(shí)芯
發(fā)表于 09-15 14:50
【「AI芯片:科技探索與AGI愿景」閱讀體驗(yàn)】+工藝創(chuàng)新將繼續(xù)維持著摩爾神話
。那該如何延續(xù)摩爾神話呢?
工藝創(chuàng)新將是其途徑之一,芯片中的晶體管結(jié)構(gòu)正沿著摩爾定律指出的方向一代代演進(jìn),本段加速半導(dǎo)體的微型化和進(jìn)一步集成,以滿足AI技術(shù)及高性能計(jì)算飛速發(fā)展的需求。
發(fā)表于 09-06 10:37
今日看點(diǎn)丨蔚來(lái)自研全球首顆車規(guī)5nm芯片??;沃爾沃中國(guó)區(qū)啟動(dòng)裁員計(jì)劃
低延時(shí),快速響應(yīng)?!贝送?,李斌還表示,這款芯片對(duì)全行業(yè)開放,誰(shuí)想用都可以找我們,還可以降本。 ? 據(jù)悉,神璣NX9031芯片和底層軟件均實(shí)現(xiàn)自主設(shè)計(jì),擁有超過(guò)500億顆晶體管。
發(fā)表于 07-08 10:50
?2164次閱讀
下一代高速芯片晶體管解制造問題解決了!
在半導(dǎo)體工藝演進(jìn)到2nm,1nm甚至0.7nm等節(jié)點(diǎn)以后,晶體管結(jié)構(gòu)該如何演進(jìn)?2017年,imec推出了叉片
發(fā)表于 06-20 10:40
薄膜晶體管技術(shù)架構(gòu)與主流工藝路線
導(dǎo)語(yǔ)薄膜晶體管(TFT)作為平板顯示技術(shù)的核心驅(qū)動(dòng)元件,通過(guò)材料創(chuàng)新與工藝優(yōu)化,實(shí)現(xiàn)了從傳統(tǒng)非晶硅向氧化物半導(dǎo)體、柔性電子的技術(shù)跨越。本文將聚焦于薄膜晶體管制造技術(shù)與前沿發(fā)展。
Cadence UCIe IP在Samsung Foundry的5nm汽車工藝上實(shí)現(xiàn)流片成功
我們很高興能在此宣布,Cadence 基于 UCIe 標(biāo)準(zhǔn)封裝 IP 已在 Samsung Foundry 的 5nm 汽車工藝上實(shí)現(xiàn)首次流片成功。這一里程碑彰顯了我們持續(xù)提供高性能車規(guī)級(jí) IP 解決方案?的承諾,可滿足新一代汽
多值電場(chǎng)型電壓選擇晶體管結(jié)構(gòu)
多值電場(chǎng)型電壓選擇晶體管結(jié)構(gòu)
為滿足多進(jìn)制邏輯運(yùn)算的需要,設(shè)計(jì)了一款多值電場(chǎng)型電壓選擇晶體管??刂贫M(jìn)制電路通斷需要二進(jìn)制邏輯門電路,實(shí)際上是對(duì)電壓的一種選擇,而傳統(tǒng)二進(jìn)制邏輯門電路通常比較復(fù)雜
發(fā)表于 04-15 10:24
晶體管電路設(shè)計(jì)(下)
晶體管,F(xiàn)ET和IC,F(xiàn)ET放大電路的工作原理,源極接地放大電路的設(shè)計(jì),源極跟隨器電路設(shè)計(jì),F(xiàn)ET低頻功率放大器的設(shè)計(jì)與制作,柵極接地放大電路的設(shè)計(jì),電流反饋型OP放大器的設(shè)計(jì)與制作,進(jìn)晶體管
發(fā)表于 04-14 17:24
IBM全新AIU芯片:5nm工藝,230億晶體管!深度學(xué)習(xí)處理性能強(qiáng)勁!
評(píng)論