91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

IBM全新AIU芯片:5nm工藝,230億晶體管!深度學(xué)習(xí)處理性能強(qiáng)勁!

lPCU_elecfans ? 來(lái)源:未知 ? 2022-11-24 07:10 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電子發(fā)燒友網(wǎng)報(bào)道(文/李彎彎)不久前,IBM 研究院推出了一款AI處理器,名為人工智能單元(Artificial Intelligent Unit,AIU),這是IBM首個(gè)用于運(yùn)行和訓(xùn)練深度學(xué)習(xí)模型的完整 SoC。IBM聲稱,其比通用CPU工作更快、更高效。

AIU:32個(gè)處理器核心、230億個(gè)晶體管

這款A(yù)IU芯片是IBM研究院AI硬件中心投入五年開發(fā)出的結(jié)果,AI硬件中心于2019年啟動(dòng),專注于開發(fā)下一代芯片與AI系統(tǒng)。該中心的目標(biāo)是,計(jì)劃未來(lái)每年將AI硬件效率提升2.5倍。到2029年,將AI模型的訓(xùn)練和運(yùn)行速度拉高1000倍。
據(jù)IBM介紹,該芯片采用5nm制程工藝,共有32個(gè)處理器核心和230億個(gè)晶體管,在設(shè)計(jì)易用性方面,與普通顯卡相當(dāng),能夠介入任何帶有PCI插槽的計(jì)算機(jī)或服務(wù)器。AIU芯片,旨在支持多種格式并簡(jiǎn)化從圖像識(shí)別到自然語(yǔ)言處理的人工智能工作流程。
AIU芯片與傳統(tǒng)用于訓(xùn)練的GPU芯片有何不同?一直以來(lái),深度學(xué)習(xí)模型依賴于CPU加GPU協(xié)處理器的組合進(jìn)行訓(xùn)練與運(yùn)行。GPU最初是為沉浸圖形圖像而開發(fā),后來(lái)人們發(fā)現(xiàn)其在AI領(lǐng)域有著顯著優(yōu)勢(shì),因此GPU在AI訓(xùn)練領(lǐng)域占據(jù)了非常重要的位置。
IBM開發(fā)的AIU并非圖形處理器,它是專為深度學(xué)習(xí)模型加速設(shè)計(jì)的,針對(duì)矩陣和矢量計(jì)算進(jìn)行了優(yōu)化。AIU能夠解決高復(fù)雜計(jì)算問題,并以遠(yuǎn)超CPU的速度執(zhí)行數(shù)據(jù)分析。
AIU芯片有何特點(diǎn)呢?過(guò)去這些年,AI與深度學(xué)習(xí)模型在各行各業(yè)中快速普及,同時(shí)深度學(xué)習(xí)的發(fā)展也給算力資源帶來(lái)了巨大的壓力。深度學(xué)習(xí)模型的體量越來(lái)越大,包含數(shù)十億甚至數(shù)萬(wàn)億個(gè)參數(shù)。而硬件效率的發(fā)展卻似乎跟不上深度學(xué)習(xí)模型的增長(zhǎng)速度。
過(guò)去,計(jì)算一般集中在高精度64位與32位浮點(diǎn)運(yùn)算層面。IBM認(rèn)為,有些計(jì)算任務(wù)并不需要這樣的精度,于是提出了降低傳統(tǒng)計(jì)算精度的新術(shù)語(yǔ)——近似計(jì)算。
如何理解呢?IBM認(rèn)為對(duì)于常見的深度學(xué)習(xí)任務(wù),其實(shí)并不需要那么高的計(jì)算精度,就比如說(shuō)人類大腦,即使沒有高分辨率,也能夠分辨出家人或者小貓。也就是說(shuō)各種任務(wù),其實(shí)都可以通過(guò)近似計(jì)算來(lái)處理。
在AIU芯片的設(shè)計(jì)中,近似計(jì)算發(fā)揮著重要作用。IBM研究人員設(shè)計(jì)的AIU芯片精度低于CPU,而這種較低精度也讓新型AIU硬件加速器獲得了更高的計(jì)算密度。IBM使用混合8位浮點(diǎn)(HFP)計(jì)算,而非AI訓(xùn)練中常見的32位或16點(diǎn)浮點(diǎn)計(jì)算。由于精度較低,因此該芯片的運(yùn)算執(zhí)行速度可達(dá)到FP16的2倍,同時(shí)繼續(xù)保持類似的訓(xùn)練效能。

IBM在AI芯片技術(shù)上的不斷升級(jí)

在去年2月的國(guó)際固態(tài)電路會(huì)議(ISSCC 2021)上,IBM也曾發(fā)布過(guò)一款性能優(yōu)異的AI芯片,據(jù)IBM稱它是當(dāng)時(shí)全球首款高能效AI芯片,采用7nm制程工藝,可達(dá)到80%以上的訓(xùn)練利用率和60%以上的推理利用率,而通常情況下,GPU的利用率在30%以下。
有對(duì)比數(shù)據(jù)顯示,IBM 7nm高能效AI芯片的性能和能效,不同程度地超過(guò)了IBM此前推出的14nm芯片、韓國(guó)科學(xué)院(KAIST)推出的65nm芯片、平頭哥推出的12nm芯片含光800、NVIDIA推出的7nm芯片A100、聯(lián)發(fā)科推出的7nm芯片。
IBM去年推出的這款7nm AI芯片支持fp8、fp16、fp32、int4、int2混合精度。在fp32和fp8精度下,這款芯片每秒浮點(diǎn)運(yùn)算次數(shù)分別達(dá)到16TFLOPS和25.6TFLOPS,能效比為3.5TFLOPS/W和1.9TFLOPS。而被業(yè)界高度認(rèn)可的NVIDIA A100 GPU在fp16精度下的能效比為0.78TFLOPS/W,低于IBM這款高能效AI芯片。
IBM在官網(wǎng)中稱,這款A(yù)I芯片之所以能夠兼顧能效和性能,是因?yàn)樵撔酒С殖途然旌?位浮點(diǎn)格式((HFP8,hybrid FP8)。這是IBM于2019年發(fā)布的一種高度優(yōu)化設(shè)計(jì),允許AI芯片在低精度下完成訓(xùn)練任務(wù)和不同AI模型的推理任務(wù),同時(shí)避免任何質(zhì)量損失。
可以看到IBM此次發(fā)布的新款A(yù)IU與去年2月發(fā)布的7nm AI芯片,都采用了IBM此前提出的近似計(jì)算。從性能來(lái)看,去年推出的那款A(yù)I芯片一定程度上甚至超過(guò)了目前業(yè)界訓(xùn)練場(chǎng)景普遍使用的NVIDIA A100 GPU,而今年新推出的AIU無(wú)論是在制程工藝、晶體管數(shù)量上都有升級(jí),可想而知性能水平將會(huì)更高。

聲明:本文由電子發(fā)燒友原創(chuàng),轉(zhuǎn)載請(qǐng)注明以上來(lái)源。如需入群交流,請(qǐng)?zhí)砑游⑿舉lecfans999,投稿爆料采訪需求,請(qǐng)發(fā)郵箱huangjingjing@elecfans.com。


更多熱點(diǎn)文章閱讀

  • “極寒之地”!數(shù)據(jù)稱硅谷裁員占全球科技公司三分之一,至少8家企業(yè)裁員過(guò)千
  • AI技術(shù)“偏科”,V2X反應(yīng)不及人眼?自動(dòng)駕駛從L3過(guò)渡L4面臨哪些挑戰(zhàn)
  • 英國(guó)阻撓中企收購(gòu)!已完成收購(gòu),卻被要求剝離86%的股權(quán)!
  • 對(duì)標(biāo)蘋果M系列芯片,高通推出Oryon芯片內(nèi)核,PC市場(chǎng)又起戰(zhàn)事
  • 轉(zhuǎn)向美國(guó)制造,蘋果大幅調(diào)整供應(yīng)鏈的背后邏輯是什么?


原文標(biāo)題:IBM全新AIU芯片:5nm工藝,230億晶體管!深度學(xué)習(xí)處理性能強(qiáng)勁!

文章出處:【微信公眾號(hào):電子發(fā)燒友網(wǎng)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

原文標(biāo)題:IBM全新AIU芯片:5nm工藝,230億晶體管!深度學(xué)習(xí)處理性能強(qiáng)勁!

文章出處:【微信號(hào):elecfans,微信公眾號(hào):電子發(fā)燒友網(wǎng)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    揭秘芯片測(cè)試:如何驗(yàn)證數(shù)十億個(gè)晶體管

    微觀世界的“體檢”難題在一枚比指甲蓋還小的芯片中,集成了數(shù)十億甚至上百億個(gè)晶體管,例如NVIDIA的H100GPU包含800個(gè)晶體管。要如何確定每一個(gè)
    的頭像 發(fā)表于 03-06 10:03 ?92次閱讀
    揭秘<b class='flag-5'>芯片</b>測(cè)試:如何驗(yàn)證數(shù)十億個(gè)<b class='flag-5'>晶體管</b>

    深度解讀晶體管的轉(zhuǎn)移特性曲線

    本文介紹了晶體管轉(zhuǎn)移特性曲線及其核心參數(shù)的意義。曲線描述了柵壓控制漏極電流的過(guò)程,涵蓋關(guān)斷、亞閾值與導(dǎo)通區(qū),是定義數(shù)字邏輯和平衡芯片性能的基石。
    的頭像 發(fā)表于 01-26 17:33 ?5592次閱讀
    <b class='flag-5'>深度</b>解讀<b class='flag-5'>晶體管</b>的轉(zhuǎn)移特性曲線

    探索BFU520Y:雙NPN寬帶硅射頻晶體管的卓越性能

    探索BFU520Y:雙NPN寬帶硅射頻晶體管的卓越性能 在射頻晶體管的領(lǐng)域中,NXP的BFU520Y脫穎而出,成為高速、低噪聲應(yīng)用的理想之選。今天,我們就來(lái)深入剖析這款雙NPN寬帶硅射頻晶體管
    的頭像 發(fā)表于 12-30 17:35 ?1319次閱讀

    漏致勢(shì)壘降低效應(yīng)如何影響晶體管性能

    隨著智能手機(jī)、電腦等電子設(shè)備不斷追求輕薄化,芯片中的晶體管尺寸已縮小至納米級(jí)(如3nm、2nm)。但尺寸縮小的同時(shí),一個(gè)名為“漏致勢(shì)壘降低效應(yīng)(DIBL)”的物理現(xiàn)象逐漸成為制約
    的頭像 發(fā)表于 12-26 15:17 ?773次閱讀
    漏致勢(shì)壘降低效應(yīng)如何影響<b class='flag-5'>晶體管</b><b class='flag-5'>性能</b>

    NSVT5551M雙極晶體管技術(shù)深度解析與應(yīng)用指南

    安森美 (onsemi) NSVT5551M雙極晶體管通過(guò)了AEC-Q101認(rèn)證,是一款NPN通用型低V~CE(sat)~ 放大器。這款NPN雙極晶體管具有匹配的芯片,存放溫度范圍為-55°C至
    的頭像 發(fā)表于 11-25 10:50 ?642次閱讀
    NSVT5551M雙極<b class='flag-5'>晶體管</b>技術(shù)<b class='flag-5'>深度</b>解析與應(yīng)用指南

    三星公布首批2納米芯片性能數(shù)據(jù)

    三星公布了即將推出的首代2nm芯片性能數(shù)據(jù);據(jù)悉,2nm工藝采用的是全柵極環(huán)繞(GAA)晶體管
    的頭像 發(fā)表于 11-19 15:34 ?1247次閱讀

    多值電場(chǎng)型電壓選擇晶體管結(jié)構(gòu)

    多值電場(chǎng)型電壓選擇晶體管結(jié)構(gòu) 為滿足多進(jìn)制邏輯運(yùn)算的需要,設(shè)計(jì)了一款多值電場(chǎng)型電壓選擇晶體管??刂贫M(jìn)制電路通斷需要二進(jìn)制邏輯門電路,實(shí)際上是對(duì)電壓的一種選擇,而傳統(tǒng)二進(jìn)制邏輯門電路通常比較復(fù)雜
    發(fā)表于 09-15 15:31

    【「AI芯片:科技探索與AGI愿景」閱讀體驗(yàn)】+半導(dǎo)體芯片產(chǎn)業(yè)的前沿技術(shù)

    為我們重點(diǎn)介紹了AI芯片在封裝、工藝、材料等領(lǐng)域的技術(shù)創(chuàng)新。 一、摩爾定律 摩爾定律是計(jì)算機(jī)科學(xué)和電子工程領(lǐng)域的一條經(jīng)驗(yàn)規(guī)律,指出集成電路上可容納的晶體管數(shù)量每18-24個(gè)月會(huì)增加一倍,同時(shí)
    發(fā)表于 09-15 14:50

    【「AI芯片:科技探索與AGI愿景」閱讀體驗(yàn)】+工藝創(chuàng)新將繼續(xù)維持著摩爾神話

    。那該如何延續(xù)摩爾神話呢? 工藝創(chuàng)新將是其途徑之一,芯片中的晶體管結(jié)構(gòu)正沿著摩爾定律指出的方向一代代演進(jìn),本段加速半導(dǎo)體的微型化和進(jìn)一步集成,以滿足AI技術(shù)及高性能計(jì)算飛速發(fā)展的需求。
    發(fā)表于 09-06 10:37

    今日看點(diǎn)丨蔚來(lái)自研全球首顆車規(guī)5nm芯片??;沃爾沃中國(guó)區(qū)啟動(dòng)裁員計(jì)劃

    低延時(shí),快速響應(yīng)?!贝送?,李斌還表示,這款芯片對(duì)全行業(yè)開放,誰(shuí)想用都可以找我們,還可以降本。 ? 據(jù)悉,神璣NX9031芯片和底層軟件均實(shí)現(xiàn)自主設(shè)計(jì),擁有超過(guò)500晶體管
    發(fā)表于 07-08 10:50 ?2164次閱讀

    下一代高速芯片晶體管解制造問題解決了!

    在半導(dǎo)體工藝演進(jìn)到2nm,1nm甚至0.7nm等節(jié)點(diǎn)以后,晶體管結(jié)構(gòu)該如何演進(jìn)?2017年,imec推出了叉片
    發(fā)表于 06-20 10:40

    薄膜晶體管技術(shù)架構(gòu)與主流工藝路線

    導(dǎo)語(yǔ)薄膜晶體管(TFT)作為平板顯示技術(shù)的核心驅(qū)動(dòng)元件,通過(guò)材料創(chuàng)新與工藝優(yōu)化,實(shí)現(xiàn)了從傳統(tǒng)非晶硅向氧化物半導(dǎo)體、柔性電子的技術(shù)跨越。本文將聚焦于薄膜晶體管制造技術(shù)與前沿發(fā)展。
    的頭像 發(fā)表于 05-27 09:51 ?2957次閱讀
    薄膜<b class='flag-5'>晶體管</b>技術(shù)架構(gòu)與主流<b class='flag-5'>工藝</b>路線

    Cadence UCIe IP在Samsung Foundry的5nm汽車工藝上實(shí)現(xiàn)流片成功

    我們很高興能在此宣布,Cadence 基于 UCIe 標(biāo)準(zhǔn)封裝 IP 已在 Samsung Foundry 的 5nm 汽車工藝上實(shí)現(xiàn)首次流片成功。這一里程碑彰顯了我們持續(xù)提供高性能車規(guī)級(jí) IP 解決方案?的承諾,可滿足新一代汽
    的頭像 發(fā)表于 04-16 10:17 ?1102次閱讀
    Cadence UCIe IP在Samsung Foundry的<b class='flag-5'>5nm</b>汽車<b class='flag-5'>工藝</b>上實(shí)現(xiàn)流片成功

    多值電場(chǎng)型電壓選擇晶體管結(jié)構(gòu)

    多值電場(chǎng)型電壓選擇晶體管結(jié)構(gòu) 為滿足多進(jìn)制邏輯運(yùn)算的需要,設(shè)計(jì)了一款多值電場(chǎng)型電壓選擇晶體管??刂贫M(jìn)制電路通斷需要二進(jìn)制邏輯門電路,實(shí)際上是對(duì)電壓的一種選擇,而傳統(tǒng)二進(jìn)制邏輯門電路通常比較復(fù)雜
    發(fā)表于 04-15 10:24

    晶體管電路設(shè)計(jì)(下)

    晶體管,F(xiàn)ET和IC,F(xiàn)ET放大電路的工作原理,源極接地放大電路的設(shè)計(jì),源極跟隨器電路設(shè)計(jì),F(xiàn)ET低頻功率放大器的設(shè)計(jì)與制作,柵極接地放大電路的設(shè)計(jì),電流反饋型OP放大器的設(shè)計(jì)與制作,進(jìn)晶體管
    發(fā)表于 04-14 17:24