91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

可創(chuàng)建小型組合與時(shí)序邏輯電路的PLU可編程邏輯單元

恩智浦MCU加油站 ? 來源:恩智浦NXP社區(qū) ? 作者:恩智浦NXP社區(qū) ? 2022-12-01 09:17 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在進(jìn)行MCU開發(fā)時(shí),有時(shí)需要用到一些簡單的數(shù)字邏輯電路,LPC804與LPC55XX系列集成了PLU(Programmable Logic Unit),即可編程邏輯單元,可創(chuàng)建小型組合與時(shí)序邏輯電路,降低成本。

有些客戶在使用PLU時(shí),對(duì)PLU的概念以及使用方法有些許疑問,本文對(duì)此進(jìn)行講解。

1、PLU簡介

LPC804與LPC55XX的PLU在使用上是完全相同的。包含了6個(gè)輸入、8個(gè)輸出、26個(gè)5輸入查找表(LUT)、4個(gè)觸發(fā)器(state Flip-Flops),其中26個(gè)PLU是相互連接的,輸出與查找表、觸發(fā)器之間采用多路復(fù)用,如下:

數(shù)字邏輯電路分為組合邏輯電路與時(shí)序邏輯電路,只有時(shí)序邏輯電路需要使用觸發(fā)器。當(dāng)使用觸發(fā)器時(shí),需要外部向PLU_CLKIN提供時(shí)鐘輸入,即使用組合邏輯電路無需外部提供時(shí)鐘,使用時(shí)序邏輯電路時(shí)需要外部時(shí)鐘。如下:

2、PLU配置

測(cè)試最簡單的組合邏輯電路與時(shí)序邏輯電路,如下:

根據(jù)LPC55S69-EVK引出的引腳,如下:

配置引腳,如下:

配置時(shí)鐘,PLU的CLKIN時(shí)鐘設(shè)置為10K輸入,如下:

配置PLU外設(shè),如下:

配置PWM外設(shè),設(shè)置PWM為50%占空比,10K頻率,如下:

3、PLU Configuration tool 配置

NXP開發(fā)了PLU Configuration tool,此工具可以根據(jù)數(shù)字邏輯電路生成對(duì)應(yīng)代碼,去配置PLU及其真值表,下載鏈接可以在PLU外設(shè)配置界面復(fù)制,鏈接如下:

https://www.nxp.com/mcu-plu-config-tool

3.1 原理圖配置

打開PLU配置工具,選擇原理圖設(shè)計(jì),做一個(gè)簡單的或運(yùn)算與D觸發(fā)器實(shí)驗(yàn),如下:

點(diǎn)擊菜單欄File-》Export-》PLU source file將其導(dǎo)出為C文件,將C文件的內(nèi)容復(fù)制到main函數(shù)中,如下:

/* LUT0 (or01) */
PLU->LUT[0].INP_MUX[0] = 0x00000003; /* IN3 (IN3) */
PLU->LUT[0].INP_MUX[1] = 0x00000004; /* IN4 (IN4) */
PLU->LUT[0].INP_MUX[2] = 0x0000003F; /* default */
PLU->LUT[0].INP_MUX[3] = 0x0000003F; /* default */
PLU->LUT[0].INP_MUX[4] = 0x0000003F; /* default */
PLU->LUT_TRUTH[0] = 0xeeeeeeee; /* or01 (or01) STD 2 INPUT OR */
PLU->OUTPUT_MUX[5] = 0x0000001a; /* FF0 (FF01) -> OUT5 */

邏輯分析儀檢測(cè)結(jié)果如下:

3.2 Verilog配置

打開PLU配置工具,選擇導(dǎo)入verilog文件,將寫好的.v文件導(dǎo)入,做一個(gè)簡單的與運(yùn)算實(shí)驗(yàn),如下:

注意只有在verilog文件中聲明posedge clock才會(huì)使用到觸發(fā)器,而且不能使用negedge sys_rst_n用來復(fù)位。always語句中的posedge clock將由CLKIN引腳的時(shí)鐘輸入代替,所以clock引腳是不起作用的。將生成的代碼復(fù)制到main函數(shù)中,用邏輯分析儀測(cè)試的結(jié)果如下:

審核編輯:郭婷


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • mcu
    mcu
    +關(guān)注

    關(guān)注

    147

    文章

    18929

    瀏覽量

    398456
  • 觸發(fā)器
    +關(guān)注

    關(guān)注

    14

    文章

    2056

    瀏覽量

    63415
  • plu
    plu
    +關(guān)注

    關(guān)注

    1

    文章

    6

    瀏覽量

    7384

原文標(biāo)題:LPC804與LPC55XX中的可編程邏輯單元PLU介紹及實(shí)例分析

文章出處:【微信號(hào):NXP_SMART_HARDWARE,微信公眾號(hào):恩智浦MCU加油站】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    SiLM8263DAHB-DG 雙輸入可編程死區(qū)緊湊型半橋驅(qū)動(dòng)器

    ,輸出側(cè)驅(qū)動(dòng)電壓最高支持30V。芯片集成了可編程死區(qū)時(shí)間功能,并設(shè)有DIS全局關(guān)斷引腳。其3V至18V的寬邏輯輸入電壓兼容性強(qiáng),為對(duì)空間布局和時(shí)序控制有精細(xì)要求的緊湊型功率應(yīng)用提供了一個(gè)高集成度
    發(fā)表于 02-09 08:44

    基于東芝產(chǎn)品的可編程邏輯控制器解決方案

    在工業(yè)自動(dòng)化浪潮中,可編程邏輯控制器(PLC)如同設(shè)備的“大腦”,重要性不言而喻。
    的頭像 發(fā)表于 01-24 14:05 ?2396次閱讀
    基于東芝產(chǎn)品的<b class='flag-5'>可編程</b><b class='flag-5'>邏輯</b>控制器解決方案

    【「龍芯之光 自主可控處理器設(shè)計(jì)解析」閱讀體驗(yàn)】--LoongArch邏輯綜合、芯片設(shè)計(jì)

    IntegratedCircuit,ASIC)綜合和可編程邏輯器件(Programmable Logic Device,PLD)綜合。 邏輯綜合過程大致包括3個(gè)階段翻譯(translation)、邏輯優(yōu)化(logic
    發(fā)表于 01-18 14:15

    Zynq全可編程片上系統(tǒng)詳解

    Zynq 是由賽靈思(Xilinx,現(xiàn)為 AMD 的一部分)推出的一系列全可編程片上系統(tǒng)。它的革命性創(chuàng)新在于,它不是傳統(tǒng)的 FPGA,也不是傳統(tǒng)的處理器,而是將高性能的 ARM Cortex-A 系列處理器與傳統(tǒng)的 FPGA 可編程邏輯
    的頭像 發(fā)表于 01-13 11:41 ?1868次閱讀
    Zynq全<b class='flag-5'>可編程</b>片上系統(tǒng)詳解

    ?TPLD801 可編程邏輯器件技術(shù)文檔摘要

    該TPLD801是 TI 可編程邏輯器件 (TPLD) 系列器件的一部分,該器件具有具有組合邏輯、順序邏輯和模擬模塊的多功能可編程
    的頭像 發(fā)表于 09-28 14:36 ?1191次閱讀
    ?TPLD801 <b class='flag-5'>可編程邏輯</b>器件技術(shù)文檔摘要

    ?TPLD2001-Q1 汽車級(jí)可編程邏輯器件技術(shù)文檔摘要

    TPLD2001-Q1 是 TI 可編程邏輯器件 (TPLD) 系列器件的一部分,該器件具有具有組合邏輯、順序邏輯和模擬模塊的多功能可編程
    的頭像 發(fā)表于 09-28 10:42 ?841次閱讀
    ?TPLD2001-Q1 汽車級(jí)<b class='flag-5'>可編程邏輯</b>器件技術(shù)文檔摘要

    ?TPLD2001可編程邏輯器件技術(shù)文檔摘要

    該TPLD2001是 TI 可編程邏輯器件 (TPLD) 系列器件的一部分,該器件具有具有組合邏輯、順序邏輯和模擬模塊的多功能可編程
    的頭像 發(fā)表于 09-28 10:36 ?808次閱讀
    ?TPLD2001<b class='flag-5'>可編程邏輯</b>器件技術(shù)文檔摘要

    ?TPLD1201-Q1 可編程邏輯器件技術(shù)文檔摘要

    TPLD1201-Q1 是 TI 可編程邏輯器件 (TPLD) 系列器件的一部分,該器件具有具有組合邏輯、順序邏輯和模擬模塊的多功能可編程
    的頭像 發(fā)表于 09-28 10:06 ?722次閱讀
    ?TPLD1201-Q1 <b class='flag-5'>可編程邏輯</b>器件技術(shù)文檔摘要

    ?TPLD801-Q1 可編程邏輯器件技術(shù)文檔總結(jié)

    TPLD801-Q1 是 TI 可編程邏輯器件 (TPLD) 系列器件的一部分,該器件具有具有組合邏輯、順序邏輯和模擬模塊的多功能可編程
    的頭像 發(fā)表于 09-28 10:03 ?682次閱讀
    ?TPLD801-Q1 <b class='flag-5'>可編程邏輯</b>器件技術(shù)文檔總結(jié)

    可編程邏輯控制器PLC是什么?如何實(shí)現(xiàn)上網(wǎng)通信?

    可編程邏輯控制器(PLC)是一種專為工業(yè)環(huán)境設(shè)計(jì)的數(shù)字運(yùn)算操作電子系統(tǒng),其核心是通過可編程存儲(chǔ)器存儲(chǔ)邏輯運(yùn)算、順序控制、定時(shí)、計(jì)數(shù)和算術(shù)運(yùn)算等指令,并通過數(shù)字或模擬輸入/輸出控制各類機(jī)
    的頭像 發(fā)表于 09-22 17:27 ?981次閱讀

    咨詢符合國標(biāo)GB/T 4728.12-2022的邏輯電路設(shè)計(jì)軟件

    不正確呀。 咨詢 1、開源免費(fèi)的軟件,能夠繪制符合國家標(biāo)準(zhǔn)GB/T 4728.12-2022的邏輯電路,繪制和驗(yàn)證簡單的邏輯電路,最好提供74LS系列等常用的芯片,以及基本門電路芯片
    發(fā)表于 09-09 09:46

    實(shí)用電子電路設(shè)計(jì)(全6本)——數(shù)字邏輯電路的ASIC設(shè)計(jì)

    由于資料內(nèi)存過大,分開上傳,有需要的朋友可以去主頁搜索下載哦~ 本文以實(shí)現(xiàn)高速高可靠性的數(shù)字系統(tǒng)設(shè)計(jì)為目標(biāo),以完全同步式電路為基礎(chǔ),從技術(shù)實(shí)現(xiàn)的角度介紹ASIC邏輯電路設(shè)計(jì)技術(shù)。內(nèi)容包括:邏輯
    發(fā)表于 05-15 15:22

    H5U系列可編程邏輯控制器指令手冊(cè)

    INOVANCE匯川-H5U系列可編程邏輯控制器指令手冊(cè)-中文
    發(fā)表于 04-30 16:38 ?7次下載

    組合邏輯電路

    需要完整版資料可下載附件查看哦!
    發(fā)表于 04-18 14:34

    數(shù)字電路—22、時(shí)序邏輯電路

    時(shí)序電路邏輯功能可用邏輯表達(dá)式、狀態(tài)表、卡諾圖、狀態(tài)圖、時(shí)序圖和邏輯圖6種方式表示,這些表示方法在本質(zhì)上是相同的,可以互相轉(zhuǎn)換
    發(fā)表于 03-26 15:03