由于測試芯片的復(fù)雜性和覆蓋范圍的原因,單個(gè)小芯片對復(fù)合材料成品率下降的影響正在為晶圓測試帶來新的性能要求。從測試的角度來看,使小芯片成為主流技術(shù)取決于確保以合理的測試成本獲得“足夠好的模具”。

晶圓級(jí)測試在小芯片制造過程中扮演著至關(guān)重要的角色。以HBM(高帶寬內(nèi)存)為例,它可以及早發(fā)現(xiàn)有缺陷的DRAM和邏輯芯片,以便可以在復(fù)雜而昂貴的堆疊階段之前將其刪除。堆疊后晶圓的進(jìn)一步測試可確保完成的堆疊在切割成獨(dú)立組件之前具有完整的功能。理想情況下,每個(gè)DRAM芯片在堆疊之前都應(yīng)進(jìn)行已知良好芯片(KGD)測試,以獨(dú)立驗(yàn)證其性能。但這在經(jīng)濟(jì)上通常是不可行的。在某些時(shí)候,測試成本超過了系統(tǒng)完成后增加的價(jià)值。 因此,需要一種平衡測試成本和未做芯片不良率檢測的測試策略,以將異構(gòu)集成引入大批量生產(chǎn)。
得益于MEMS探針卡技術(shù)的創(chuàng)新,F(xiàn)ormFactor的產(chǎn)品可以幫助客戶實(shí)現(xiàn)全流程的KGD測試(例如支持45μm柵格陣列間距微凸點(diǎn)測試的Altius探針卡,用于高速HBM和Interposer插入連接器的良品率驗(yàn)證),并且可以接受有限的測試成本(例如SmartMatrix探針卡,通過同時(shí)測試300mm晶圓上的數(shù)千個(gè)芯片,大大降低了每個(gè)芯片的測試成本)。最終,我們在小型芯片制造過程的每個(gè)階段獲得有關(guān)產(chǎn)品性能和成品率的更多信息,從而幫助客戶降低總體制造成本。
審核編輯 :李倩
-
晶圓
+關(guān)注
關(guān)注
53文章
5410瀏覽量
132284 -
芯片制造
+關(guān)注
關(guān)注
11文章
719瀏覽量
30466
原文標(biāo)題:探針臺(tái)測試,從晶圓測試角度來看,使小芯片(Chiplet)成為主流技術(shù)所面臨的最大挑戰(zhàn)是什么?
文章出處:【微信號(hào):gh_064d56de9e11,微信公眾號(hào):芯睿半導(dǎo)體】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評(píng)論請先 登錄
先進(jìn)封裝時(shí)代,芯片測試面臨哪些新挑戰(zhàn)?
多Chiplet異構(gòu)集成的先進(jìn)互連技術(shù)
芯片可靠性面臨哪些挑戰(zhàn)
躍昉科技受邀出席第四屆HiPi Chiplet論壇
Chiplet核心挑戰(zhàn)破解之道:瑞沃微先進(jìn)封裝技術(shù)新思路
Chiplet封裝設(shè)計(jì)中的信號(hào)與電源完整性挑戰(zhàn)
開發(fā)無線通信系統(tǒng)所面臨的設(shè)計(jì)挑戰(zhàn)
Chiplet與3D封裝技術(shù):后摩爾時(shí)代的芯片革命與屹立芯創(chuàng)的良率保障
Chiplet與先進(jìn)封裝設(shè)計(jì)中EDA工具面臨的挑戰(zhàn)
淺談Chiplet與先進(jìn)封裝
智慧路燈的推廣面臨哪些挑戰(zhàn)?
Chiplet技術(shù)的優(yōu)勢和挑戰(zhàn)
全面剖析倒裝芯片封裝技術(shù)的內(nèi)在機(jī)制、特性優(yōu)勢、面臨的挑戰(zhàn)及未來走向
Chiplet:芯片良率與可靠性的新保障!
使小芯片(Chiplet)成為主流技術(shù)所面臨的最大挑戰(zhàn)是什么?
評(píng)論