91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

AI訓練不可或缺的存儲,HBM3 DRAM再升級

晶芯觀察 ? 來源:電子發(fā)燒友網(wǎng) ? 作者:黃晶晶 ? 2023-04-23 00:01 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電子發(fā)燒友網(wǎng)報道(文/黃晶晶) SK海力士近日發(fā)布全球首次實現(xiàn)垂直堆疊12個單品DRAM芯片,成功開發(fā)出最高容量24GB的HBM3 DRAM新產(chǎn)品。


圖源:SK海力士


目前已向數(shù)多全球客戶公司提供了24GB HBM3 DRAM樣品正在進行性能驗證,預計從今年下半年起將其推向市場。而現(xiàn)有HBM3 DRAM的最大容量是垂直堆疊8個單品DRAM芯片的16GB。無論是堆疊數(shù)量還是容量上,此次發(fā)布的新品都有顯著提升。

HBM(高帶寬存儲器)是高價值、高性能存儲器,垂直互連多個DRAM芯片。目前SK海力士在HBM市場處于領先地位,約有60%-70%的份額。


圖源:SK海力士


SK海力士于2013年首次開發(fā)HBM DRAM(第一代)產(chǎn)品,隨后以HBM2(第二代)、HBM2E(第三代)、HBM3(第四代)的順序開發(fā)。早在去年6月,SK海力士宣布其HBM3將與NVIDIA H100Tensor CoreGPU結合用于加速計算,SK hynix于2022年第三季度開始發(fā)貨。今年年初隨著ChatGPT的火爆,HBM訂單激增。那么SK海力士有哪些技術來提升HBM的性能呢,以下結合SK海力士多位技術專家的分享進行一些解讀。

訓練計算需匹配高性能存儲

訓練GPT-3、Megatron-Turing NLG 530B等超大語言模型所要求的算力提升速度呈數(shù)倍到數(shù)百倍的增長。尤其是ChatGPT的訓練,ChatGPT人工智能語言模型的背后就是Transformer架構。這個架構突破了傳統(tǒng)的循環(huán)神經(jīng)網(wǎng)絡(RNN)和長短時記憶網(wǎng)絡(LSTM)的局限性,能夠在大規(guī)模數(shù)據(jù)集上進行高效訓練。為了實現(xiàn)高效訓練計算,就需要有與之匹配的高性能存儲。


圖源:SK海力士


SK海力士于2021年10月推出全球首款HBM3,并在2022年6月實現(xiàn)量產(chǎn)。據(jù)介紹,該款HBM3每個引腳傳輸速率達6.4Gbps,1024位寬接口,最高帶寬可達819GB/s,較HBM2E(460GB/s)高約78%。16Gb內(nèi)核密度、尖端的TSV垂直堆疊技術,滿足了系統(tǒng)對更高密度的要求,該技術可實現(xiàn)12層堆疊內(nèi)存立方體,從而實現(xiàn)最大24GB封裝密度。HBM3配備On-die ECC(糾錯碼)可靠性功能,可自我檢測和糾正數(shù)據(jù)錯誤,從而在SoC和DRAM之間實時傳輸海量數(shù)據(jù)。


圖源:SK海力士

先進的封裝技術

此次新產(chǎn)品采用了先進(Advanced)MR-MUF和TSV技術。SK海力士表示,通過先進MR-MUF技術加強了工藝效率和產(chǎn)品性能的穩(wěn)定性,又利用TSV技術將12個比現(xiàn)有芯片薄40%的單品DRAM芯片垂直堆疊,實現(xiàn)了與16GB產(chǎn)品相同的高度。這兩項技術也是SK海力士先進封裝技術的重要組成。

首先來看先進MR-MUF技術。根據(jù)SK海力士的官方資料,MR-MUF(Mass Reflow Molded Underfill, 批量回流模制底部填充)將半導體芯片貼附在電路上,并在堆疊芯片時使用“EMC (Epoxy Molding Compound, 液態(tài)環(huán)氧樹脂模塑料”填充芯片之間或芯片與凸塊之間間隙的工藝。這種新的工藝主要是比之前的NCF技術工藝有了很大提升。此前的NCF技術是在芯片之間使用薄膜進行堆疊。與NCF相比,MR-MUF導熱率高出兩倍左右,工藝速度和良率都有提升。

圖源:SK海力士

另一個是TSV(Through Silicon Via, 硅通孔技術)。TSV技術是在DRAM芯片打上數(shù)千個細微的孔,并通過垂直貫通的電極連接上下芯片的先進封裝技術。這種技術已經(jīng)成為一種提升DRAM性能和密度的重要手段,可以應用于3D-TSV DRAM和HBM。

圖源:SK海力士

HBM主要用于彌補SoC高帶寬需求與主存儲器最大帶寬供應能力之間的帶寬缺口。SK海力士專家表示,特別是在AI應用中,每個SoC的帶寬需求可能都會超過幾TB/s,這是常規(guī)主存儲器無法滿足的。例如具有3200Mbps DDR4 DIMM的單個主存儲器通道只能提供25.6GB/s的帶寬。即使是具有8個存儲器通道的CPU平臺,其速度也只能達到204.8GB/s。而圍繞單個SoC的4個HBM2堆疊可提供大于1TB/s的帶寬。根據(jù)不同的應用程序,HBM既可以單獨用作緩存,也可以用作兩層存儲中的第一層。

圖源:SK海力士

實際上除了GPU搭載了HBM之外,CPU也實現(xiàn)了封裝HBM。去年底,英特爾就正式推出了全球首款配備 HBM 內(nèi)存的 x86 CPU——Intel Xeon Max 系列。根據(jù)下圖介紹,它具有64 GB的HBM2e 內(nèi)存,分為4個16 GB的集群,總內(nèi)存帶寬為1 TB / s,每個內(nèi)核的HBM都超過1 GB。


圖源:Intel

當前HBM的技術方向主要是在速度、密度、功耗、占板空間等方面的提升。SK海力士通過提高引腳數(shù)據(jù)速率、I/O總線位寬等方式提升速率;通過擴展Die堆疊層數(shù)和物理堆疊高度,以及增加核心Die密度以優(yōu)化堆疊密度。通過評估內(nèi)存結構和操作方案,最大限度地降低每帶寬擴展的絕對功耗;為了實現(xiàn)總內(nèi)存Die尺寸最小化,則是通過在不擴大現(xiàn)有物理尺寸的情況下增加存儲單元數(shù)量和功能。

小結

顯然,人工智能、數(shù)據(jù)中心的應用還將拉動HBM的需求,但從成本來看,HBM的平均售價至少是DRAM的三倍,前不久受ChatGPT的拉動,HBM的價格更是水漲船高,消息人士稱,與性能最高的DRAM相比HBM3的價格上漲了五倍。不過,這一市場前景也正是DRAM存儲廠商投入技術和產(chǎn)品的動力。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 塊存儲
    +關注

    關注

    0

    文章

    6

    瀏覽量

    2444
  • HBM3
    +關注

    關注

    0

    文章

    75

    瀏覽量

    483
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    如何突破AI存儲墻?深度解析ONFI 6.0高速接口與Chiplet解耦架構

    的帶寬(如HBM3/E)來支撐張量處理單元。? 存儲瓶頸:傳統(tǒng)NAND閃存接口已無法支撐企業(yè)級PCIe 5.0 SSD的吞吐要求,亟需更高效的互聯(lián)協(xié)議。 2. 奎芯科技(MSquare)的突破性方案
    發(fā)表于 01-29 17:32

    HBM3E反常漲價20%,AI算力競賽重塑存儲芯片市場格局

    明年HBM3E價格,漲幅接近20%。 ? 此次漲價背后,是AI算力需求爆發(fā)與供應鏈瓶頸的共同作用。隨著英偉達H200、谷歌TPU、 亞馬遜Trainium 等AI芯片需求激增,HBM3
    的頭像 發(fā)表于 12-28 09:50 ?2983次閱讀

    AI時代,如何用服務器存儲如何升級?

    相對于HBM、GDDR和DRAM,企業(yè)級SSD優(yōu)勢在于彌補了數(shù)據(jù)供給速度與計算速度之間的巨大鴻溝,特別是全新的CPU、GPU在算力、核心數(shù)量、AI吞吐量井噴式的增長,以往的低速存儲很容
    的頭像 發(fā)表于 11-03 14:46 ?1611次閱讀
    <b class='flag-5'>AI</b>時代,如何用服務器<b class='flag-5'>存儲</b>如何<b class='flag-5'>升級</b>?

    AI時代,服務器存儲如何升級?

    和新應用挑戰(zhàn)。無論是CXL與內(nèi)存擴展技術的落地,還是PCIe 5.0和PCIe 6.0與AI數(shù)據(jù)密集型應用推動的本地高速存儲,都將企業(yè)級固態(tài)硬盤推向了非常重要角色。存儲已經(jīng)從系統(tǒng)的配套設施,變身成新平臺性能釋放的關鍵。 相對于
    的頭像 發(fā)表于 11-03 13:11 ?715次閱讀

    HBM技術在CowoS封裝中的應用

    HBM通過使用3D堆疊技術,將多個DRAM(動態(tài)隨機存取存儲器)芯片堆疊在一起,并通過硅通孔(TSV,Through-Silicon Via)進行連接,從而實現(xiàn)高帶寬和低功耗的特點。
    的頭像 發(fā)表于 09-22 10:47 ?2199次閱讀

    SK海力士宣布量產(chǎn)HBM4芯片,引領AI存儲新變革

    HBM4 的開發(fā),并在全球首次構建了量產(chǎn)體系,這一消息猶如一顆重磅炸彈,在半導體行業(yè)乃至整個科技領域激起千層浪。 ? 高帶寬存儲器(HBM)作為一種能夠實現(xiàn)高速、寬帶寬數(shù)據(jù)傳輸?shù)南乱淮?DR
    的頭像 發(fā)表于 09-16 17:31 ?1790次閱讀

    HBM應用在手機上,可行嗎?

    ? 電子發(fā)燒友網(wǎng)報道(文/梁浩斌)最近有不少關于HBM技術被應用到手機的消息,此前有消息稱蘋果會在20周年iPhone,也就是2027年推出使用HBM DRAM的iPhone手機,提高端側AI
    的頭像 發(fā)表于 07-13 06:09 ?7259次閱讀

    最新人工智能硬件培訓AI基礎入門學習課程參考2025版(離線AI語音視覺識別篇)

    端側離線 AI 智能硬件作為 AI 技術的重要載體之一,憑借其無需依賴網(wǎng)絡即可實現(xiàn)智能功能的特性,在一些網(wǎng)絡條件受限或對數(shù)據(jù)隱私有較高要求的場景中,發(fā)揮著不可或缺的作用。本章基于CSK6大模型語音
    發(fā)表于 07-04 11:14

    存儲DRAM:擴張與停產(chǎn)雙重奏

    電子發(fā)燒友網(wǎng)報道(文/黃晶晶)高帶寬存儲HBM因數(shù)據(jù)中心、AI訓練而大熱,HBM三強不同程度地受益于這一
    的頭像 發(fā)表于 05-10 00:58 ?8975次閱讀

    HBM重構DRAM市場格局,2025年首季DRAM市占排名

    增長42.5%至267.29億美元,環(huán)比減少8.5%。 ? 然而不可忽視的是,在2025年一季度,SK海力士憑借在HBM領域的絕對優(yōu)勢,終結三星長達四十多年的市場統(tǒng)治地位,以36.7%的市場份額首度登頂全球DRAM市場第一。 ?
    的頭像 發(fā)表于 05-06 15:50 ?1444次閱讀
    <b class='flag-5'>HBM</b>重構<b class='flag-5'>DRAM</b>市場格局,2025年首季<b class='flag-5'>DRAM</b>市占排名

    海思SD3403邊緣計算AI數(shù)據(jù)訓練概述

    模型,將模型轉化為嵌入式AI模型,模型升級AI攝像機,進行AI識別應用。 AI訓練模型是不斷迭
    發(fā)表于 04-28 11:11

    三星在4nm邏輯芯片上實現(xiàn)40%以上的測試良率

    三星電子在 HBM3 時期遭遇了重大挫折,將 70% 的 HBM 內(nèi)存市場份額拱手送給主要競爭對手 SK 海力士,更是近年來首度讓出了第一大 DRAM 原廠的寶座。這迫使三星在 HBM
    發(fā)表于 04-18 10:52

    SK海力士強化HBM業(yè)務實力的戰(zhàn)略規(guī)劃

    隨著人工智能技術的迅猛發(fā)展,作為其核心支撐技術的高帶寬存儲器(以下簡稱HBM)實現(xiàn)了顯著的增長,為SK海力士在去年實創(chuàng)下歷史最佳業(yè)績做出了不可或缺的重要貢獻。業(yè)內(nèi)普遍認為,SK海力士的成長不僅體現(xiàn)在銷售額的大幅提升上,更彰顯了其
    的頭像 發(fā)表于 04-18 09:25 ?1251次閱讀

    曙光存儲全新升級AI存儲方案

    近日,曙光存儲全新升級AI存儲方案,秉持“AI加速”理念,面向AI
    的頭像 發(fā)表于 03-31 11:27 ?1335次閱讀

    為何原理圖比對是電子設計中不可或缺的功能?

    為何原理圖比對是電子設計中不可或缺的功能?原理圖比對功能是現(xiàn)代電子設計流程中不可或缺的一部分,能夠提高設計的準確性、效率和協(xié)作能力。它不僅能夠幫助團隊在設計階段減少錯誤,還能在后期的維護和版本管理中
    的頭像 發(fā)表于 03-10 11:02 ?858次閱讀
    為何原理圖比對是電子設計中<b class='flag-5'>不可或缺</b>的功能?