91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

CTS時(shí)鐘樹綜合對(duì)uncertainty的影響

冬至子 ? 來源:FPGA探索者 ? 作者:FPGA探索者 ? 2023-06-26 16:49 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

時(shí)鐘電路的設(shè)計(jì)中,存在 jitter 和 skew 問題。請解釋下:

  1. 什么是 jitter,什么是 skew?
  2. 在 pre-CTS 的時(shí)序約束中,setup 和 hold 的 clock uncertainty 分別由什么組成。

解析:

(1)名詞解釋

jitter,時(shí)鐘抖動(dòng);

skew,時(shí)鐘偏斜;

uncertainty,時(shí)鐘不確定性,包括 jitter 和 skew;

Clock Tree Synthesis,時(shí)鐘樹綜合,簡稱CTS;

(2)具體分析

clock 時(shí)鐘有不確定性(clock uncertainty),其中包括 clock jitter(時(shí)鐘抖動(dòng))和 clock skew(時(shí)鐘偏斜)。

圖片

clock jitter ,抖動(dòng)來自時(shí)鐘的產(chǎn)生源,比如晶振、PLL,可以理解為 PLL jitter, 是頻率上的不確定性,是頻偏,即針對(duì)這一個(gè)時(shí)鐘,前后周期在變 ,jitter = T2 - T1(或者也存在占空比上的不確定性);

clock skew ,偏斜來自時(shí)鐘樹的延遲,是 一個(gè)時(shí)鐘到達(dá)不同時(shí)序邏輯單元的時(shí)刻不同 ,但是周期是不變的, 存在相位差,是相偏 ,可以理解為 clock tree skew, 是相位上的不確定性 ;

對(duì)于 jitter,是晶振本身或者 PLL 電路帶來的,受到溫度等影響,有一定的振蕩頻率偏移,設(shè)計(jì)者可以更換穩(wěn)定性更好的晶振來降低 jitter;

對(duì)于 skew,是時(shí)鐘樹上的延遲,可以通過插入 buffer 來改變,時(shí)鐘樹綜合布線后,skew 值確定;

圖片

圖片

對(duì)于同****一個(gè)時(shí)鐘到達(dá)不同的時(shí)序邏輯單元

圖片

pre-CTS 預(yù)布局階段 ,時(shí)鐘樹 clock tree 還沒有綜合,所以 clock tree 的 skew 還不確定,在分析 setup 和 hold 的時(shí)候都需要考慮 skew;

對(duì)于 setup ,由于發(fā)射沿和捕獲沿是相鄰的兩個(gè)沿,所以 要考慮 skew,也要考慮 jitter ;

對(duì)于 hold ,由于發(fā)射沿和捕獲沿是同一個(gè)沿,所以 只要考慮 skew,不需要要考慮 jitter

如下圖所示:

圖片

post-CTS 后布局階段 ,時(shí)鐘樹 clock tree 已經(jīng)綜合,所以 clock tree 的 skew 已經(jīng)確定 ,在分析 setup 和 hold 時(shí)的clock uncertainty 不確定性時(shí),不需要將 skew 作為時(shí)鐘不確定性的一部分(clock uncertainty);

對(duì)于 setup ,由于發(fā)射沿和捕獲沿是相鄰的兩個(gè)沿,所以不確定性要 考慮 jitter ;

對(duì)于 hold ,由于發(fā)射沿和捕獲沿是同一個(gè)沿,不需要要考慮 jitter, 沒有時(shí)鐘不確定性 。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 時(shí)序邏輯電路
    +關(guān)注

    關(guān)注

    2

    文章

    94

    瀏覽量

    17134
  • 時(shí)鐘電路
    +關(guān)注

    關(guān)注

    10

    文章

    247

    瀏覽量

    53733
  • PLL電路
    +關(guān)注

    關(guān)注

    0

    文章

    94

    瀏覽量

    7089
  • CTS
    CTS
    +關(guān)注

    關(guān)注

    0

    文章

    35

    瀏覽量

    15357
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    時(shí)鐘優(yōu)化與有用時(shí)鐘延遲

    時(shí)鐘優(yōu)化與有用時(shí)鐘延遲在 “后端時(shí)序修正基本思路” 提到了時(shí)序優(yōu)化的基本步驟。其中,最關(guān)鍵的階段就是時(shí)鐘建立。
    發(fā)表于 10-26 09:29 ?5032次閱讀
    <b class='flag-5'>時(shí)鐘</b><b class='flag-5'>樹</b>優(yōu)化與有用<b class='flag-5'>時(shí)鐘</b>延遲

    射頻識(shí)別芯片設(shè)計(jì)中時(shí)鐘功耗的優(yōu)化與實(shí)現(xiàn)

    TypeC協(xié)議的UHF RFID標(biāo)簽基帶處理器的的優(yōu)化和實(shí)現(xiàn)。##降低功耗主要方法##RTL階段手工加時(shí)鐘門控##綜合階段工具插于集成門控單元##時(shí)鐘
    發(fā)表于 03-24 14:36 ?7186次閱讀

    數(shù)字IC設(shè)計(jì)中的分段時(shí)鐘綜合

    為什么需要分段去做時(shí)鐘呢?因?yàn)樵谀承┣闆r下,按照傳統(tǒng)的方法讓每一個(gè)clock group單獨(dú)去balance,如果不做額外干預(yù),時(shí)鐘天然是做不平的。
    的頭像 發(fā)表于 12-04 14:42 ?4154次閱讀
    數(shù)字IC設(shè)計(jì)中的分段<b class='flag-5'>時(shí)鐘</b><b class='flag-5'>樹</b><b class='flag-5'>綜合</b>

    CTS的前世今生

    ClockTree Synthesis,時(shí)鐘綜合,簡稱CTS。時(shí)鐘
    發(fā)表于 01-18 17:35

    時(shí)鐘網(wǎng)格與時(shí)鐘設(shè)計(jì)方法對(duì)比研究

    基于片上偏差對(duì)芯片性能的影響,分析對(duì)比了時(shí)鐘設(shè)計(jì)與時(shí)鐘網(wǎng)格設(shè)計(jì),重點(diǎn)分析了時(shí)鐘網(wǎng)格抗OCV影響的優(yōu)點(diǎn),并利用實(shí)際電路應(yīng)用兩種方法分別進(jìn)行設(shè)計(jì)對(duì)比,通過結(jié)果分析,驗(yàn)證
    發(fā)表于 05-07 14:13 ?36次下載
    <b class='flag-5'>時(shí)鐘</b>網(wǎng)格與<b class='flag-5'>時(shí)鐘</b><b class='flag-5'>樹</b>設(shè)計(jì)方法對(duì)比研究

    !大量收購/回收CTS60綜合測試儀CTS60 孫峰/何S:13549469921

    !大量收購/回收CTS60綜合測試儀CTS60 孫峰/何S:13549469921 東莞市宏達(dá)電子儀器有限公司 聯(lián)系人:孫峰/何S(銷售工程師):13549469921 客 服QQ
    的頭像 發(fā)表于 03-27 05:11 ?1603次閱讀

    multi-tap的FlexHtree自動(dòng)化時(shí)鐘綜合流程

    時(shí)鐘綜合CTS)相結(jié)合來控制整個(gè)時(shí)鐘的clock skew[1]。
    的頭像 發(fā)表于 08-15 10:01 ?1.3w次閱讀
    multi-tap的FlexHtree自動(dòng)化<b class='flag-5'>時(shí)鐘</b><b class='flag-5'>樹</b><b class='flag-5'>綜合</b>流程

    STM32F429--RCC時(shí)鐘

    RCC時(shí)鐘的簡單分析
    發(fā)表于 11-29 16:36 ?7次下載
    STM32F429--RCC<b class='flag-5'>時(shí)鐘</b><b class='flag-5'>樹</b>

    STM32時(shí)鐘

    STM32時(shí)鐘問題1:為什么需要時(shí)鐘?答:STM 32的時(shí)鐘系統(tǒng)類似于人的心臟,需要為芯片提供時(shí)鐘芯片才能正常工作,而STM32有很多的外
    發(fā)表于 12-06 09:51 ?16次下載
    STM32<b class='flag-5'>時(shí)鐘</b><b class='flag-5'>樹</b>

    評(píng)價(jià)時(shí)鐘質(zhì)量的方法

    時(shí)鐘綜合,通常我們也叫做CTS時(shí)鐘綜合就是建立
    的頭像 發(fā)表于 09-05 10:11 ?2817次閱讀

    時(shí)鐘設(shè)計(jì)師的 5 個(gè)問題

    時(shí)鐘設(shè)計(jì)師的 5 個(gè)問題
    的頭像 發(fā)表于 01-04 11:17 ?1727次閱讀
    <b class='flag-5'>時(shí)鐘</b><b class='flag-5'>樹</b>設(shè)計(jì)師的 5 個(gè)問題

    時(shí)鐘綜合CTS階段如何去降低Latency和Skew

    對(duì)于時(shí)鐘綜合,各位后端工程師應(yīng)該都很熟悉,做好一個(gè)模塊/一個(gè)chip的時(shí)鐘,對(duì)整個(gè)項(xiàng)目 的功耗和Timing影響都是巨大的。
    的頭像 發(fā)表于 05-22 09:38 ?6869次閱讀
    <b class='flag-5'>時(shí)鐘</b><b class='flag-5'>樹</b><b class='flag-5'>綜合</b><b class='flag-5'>CTS</b>階段如何去降低Latency和Skew

    時(shí)序分析基本概念介紹&lt;Uncertainty&gt;

    今天我們要介紹的時(shí)序分析命令是uncertainty,簡稱時(shí)鐘不確定性。
    的頭像 發(fā)表于 07-07 17:23 ?4640次閱讀
    時(shí)序分析基本概念介紹&lt;<b class='flag-5'>Uncertainty</b>&gt;

    時(shí)鐘是什么?介紹兩種時(shí)鐘樹結(jié)構(gòu)

    今天來聊一聊時(shí)鐘。首先我先講一下我所理解的時(shí)鐘是什么,然后介紹兩種時(shí)鐘樹結(jié)構(gòu)。
    的頭像 發(fā)表于 12-06 15:23 ?3492次閱讀

    時(shí)鐘設(shè)計(jì)優(yōu)化實(shí)戰(zhàn)

    理解并掌握先進(jìn)的時(shí)鐘設(shè)計(jì)策略。 下圖展示了典型的時(shí)鐘樹結(jié)構(gòu)(Clock Tree),用于平衡時(shí)鐘延遲與偏斜。 2、核心技術(shù)詳解 I. CTS 優(yōu)化:消除時(shí)序違例的第一步
    的頭像 發(fā)表于 10-09 10:07 ?529次閱讀