91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于ARM和FPGA設(shè)計(jì)高速圖像數(shù)據(jù)采集傳輸系統(tǒng)

FPGA設(shè)計(jì)論壇 ? 來(lái)源:未知 ? 2023-09-27 10:45 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

點(diǎn)擊上方藍(lán)字關(guān)注我們

1.概述
隨著圖像處理技術(shù)的快速發(fā)展,圖像采集處理系統(tǒng)在提高工業(yè)生產(chǎn)自動(dòng)化程度中的應(yīng)用越來(lái)越廣泛。本文結(jié)合實(shí)際系統(tǒng)中的前端圖像處理和圖像數(shù)據(jù)傳輸?shù)男枰?,充分利?a target="_blank">ARM的靈活性和FPGA的并行性的特點(diǎn),設(shè)計(jì)了一種基于ARM+FPGA的高速圖像數(shù)據(jù)采集傳輸系統(tǒng)。所選用的ARM體系結(jié)構(gòu)是32位嵌入式RISC微處理器結(jié)構(gòu),該微處理器擁有豐富的指令集且編程靈活;而FPGA則在速度和并行運(yùn)算方面有很大優(yōu)勢(shì),適合圖像處理的實(shí)時(shí)性要求;并且通過(guò)千兆以太網(wǎng)接口實(shí)現(xiàn)了采集板與上位機(jī)之間圖像數(shù)據(jù)的高速遠(yuǎn)程傳輸。
2.硬件設(shè)計(jì)方案
2.1 系統(tǒng)總體設(shè)計(jì)
本設(shè)計(jì)采用的ARM芯片為三星公司的S3C2440A、FPGA芯片為Xilinx公司生產(chǎn)的Spartan系列的S3C500E芯片,系統(tǒng)組成還包括千兆以太網(wǎng)控制芯片AX88180、千兆PHY芯片88E1111、存儲(chǔ)器、嵌入式Linux、網(wǎng)絡(luò)驅(qū)動(dòng)程序等(如圖1所示)。

本設(shè)計(jì)的主控芯片S3C2440A是基于ARM920T核的16/32位RISC微處理器,采用了0.13um的CMOS標(biāo)準(zhǔn)宏單元和存儲(chǔ)器單元,運(yùn)行頻率高達(dá)500MHz.ARM920T 實(shí)現(xiàn)了MMU,AMBA BUS和Harvard高速緩沖體系結(jié)構(gòu)構(gòu)。這一結(jié)構(gòu)具有獨(dú)立的16KB指令Cache和16KB數(shù)據(jù)Cache.每個(gè)都是由具有8字長(zhǎng)的行組成。通過(guò)提供一套完整的通用系統(tǒng)外設(shè),S3C2440A減少整體系統(tǒng)成本和無(wú)需配置額外的組件。它主要面向手持設(shè)備以及高性?xún)r(jià)比、低功耗的應(yīng)用,具有非常豐富的片上資源。
FPGA芯片S3C500E主要用于圖像傳感器的控制、圖像數(shù)據(jù)的緩存及外圍芯片時(shí)序的產(chǎn)生。它通過(guò)控制A/D實(shí)現(xiàn)數(shù)據(jù)采集,并保存至SRAM,對(duì)ARM的讀寫(xiě)信號(hào)進(jìn)行譯碼以將目標(biāo)數(shù)據(jù)讀回ARM并傳到上位機(jī)。
ARM芯片S3C2440A負(fù)責(zé)整個(gè)系統(tǒng)的控制,它通過(guò)讀寫(xiě)總線上的地址來(lái)進(jìn)行指令和數(shù)據(jù)的傳輸以控制FPGA的所有動(dòng)作[1-2]。嵌入式Linux內(nèi)核負(fù)責(zé)系統(tǒng)任務(wù)的管理并集成TCP/IP協(xié)議,方便實(shí)現(xiàn)網(wǎng)絡(luò)控制功能。
S3C2440A與AX88180以總線方式連接,是通信控制的主體。S3C2440A通過(guò)網(wǎng)絡(luò)驅(qū)動(dòng)程序?qū)崿F(xiàn)對(duì)AX88180內(nèi)部寄存器編程,以及對(duì)以太網(wǎng)數(shù)據(jù)的發(fā)送和接收,從而完成網(wǎng)絡(luò)與系統(tǒng)之間的數(shù)據(jù)傳輸。
AX88180與88E1111之間采用RGMII接口方式互連,負(fù)責(zé)數(shù)據(jù)傳送底層協(xié)議的實(shí)現(xiàn)。
2.2 數(shù)據(jù)采集接口設(shè)計(jì)
系統(tǒng)設(shè)計(jì)的難點(diǎn)在于數(shù)據(jù)采集接口的設(shè)計(jì),它是數(shù)據(jù)傳輸?shù)耐ǖ?,同時(shí)也是連接系統(tǒng)前后端的橋梁。本系統(tǒng)采用S3C2440A和S3C500E配合共同實(shí)現(xiàn)數(shù)據(jù)的高速采集。
直接內(nèi)存存?。?a href="http://m.makelele.cn/tags/dma/" target="_blank">DMA)作為一種獨(dú)立于CPU的后臺(tái)批量數(shù)據(jù)傳輸技術(shù),以其快速、高效的特點(diǎn)在數(shù)據(jù)采集領(lǐng)域得到了廣泛的應(yīng)用。本設(shè)計(jì)中,S3C2440A采用外部DMA方式采集FPGA內(nèi)部存儲(chǔ)數(shù)據(jù),其接口信號(hào)連接如圖2所示。

接口設(shè)計(jì)的FPGA部分主要包括異步FIFO模塊、復(fù)位模塊和數(shù)據(jù)緩沖模塊組成。異步FIFO模塊主要解決圖像輸出數(shù)據(jù)頻率和數(shù)據(jù)采集的頻率不匹配的問(wèn)題,系統(tǒng)采用的異步FIFO寬度為8bits,深度為2048.復(fù)位模塊在控制信號(hào)的作用下實(shí)現(xiàn)對(duì)系統(tǒng)的FIFO的復(fù)位控制。
系統(tǒng)采用DMA通道0采集圖像數(shù)據(jù)。
其中,DREQ0和DACK0分別為DMA的請(qǐng)求和應(yīng)答信號(hào)。FPGA的空信號(hào)EMPTY與DREQ0相連,讀請(qǐng)求RDREQ與DACK0相連。FPGA寫(xiě)時(shí)鐘由圖像輸出位同步信號(hào)提供,讀時(shí)鐘由S3C2440A的時(shí)鐘輸出引腳CLKOUT0提供。CLKOUT0根據(jù)S3C2440A內(nèi)部寄存器的設(shè)置可以輸出幾種不同的時(shí)鐘頻率。FIFO的讀操作與ARM的DMA操作配合進(jìn)行。系統(tǒng)采用單服務(wù)命令模式的DMA操作,每次傳輸一個(gè)字節(jié)數(shù)據(jù)位。當(dāng)DREQ0信號(hào)變?yōu)榈碗娖綍r(shí)DMA操作開(kāi)始,每次傳輸一個(gè)字節(jié)后產(chǎn)生一個(gè)DACK0應(yīng)答信號(hào),而且只要DREQ0為低電平DMA操作就繼續(xù)進(jìn)行,直到DMA控制寄存器中的計(jì)數(shù)器為0,產(chǎn)生DMA中斷。根據(jù)上述時(shí)序特點(diǎn),將FIFO的空信號(hào)作為DMA的請(qǐng)求信號(hào)DREQ0.當(dāng)圖像輸出的數(shù)據(jù)寫(xiě)入FIFO中時(shí),空信號(hào)跳變?yōu)榈碗娖絾?dòng)DMA操作,同時(shí)以DACK0信號(hào)作為FIFO的讀請(qǐng)求。每次DMA操作后產(chǎn)生的應(yīng)答信號(hào)DACK0使FIFO內(nèi)部的讀指針前移1位指向下次要讀出的數(shù)據(jù)。F-RESET和H-RESET分別控制FPGA內(nèi)的幀同步復(fù)位和行同步復(fù)位,保證系統(tǒng)在每幀信號(hào)到來(lái)時(shí)開(kāi)始工作,同時(shí)每采集完一行信號(hào)復(fù)位FIFO.FIFO輸出數(shù)據(jù)經(jīng)過(guò)以nGCS4為選通信號(hào)的BUFFER后接到ARM的數(shù)據(jù)總線上。nGCS4是S3C2440A存儲(chǔ)空間中BANK4的片選信號(hào),當(dāng)S3C2440A對(duì)地址范圍0×20000000~0×28000000的存儲(chǔ)空間進(jìn)行讀寫(xiě)操作時(shí)為低電平,其余時(shí)間為高電平,NGCS4作為緩沖模塊的選通信號(hào)可以有效地避免數(shù)據(jù)總線的污染。
2.3 網(wǎng)絡(luò)傳輸接口設(shè)計(jì)
本設(shè)計(jì)采用的以太網(wǎng)控制器為***亞信公司推出的一款Non-PCI千兆以太網(wǎng)控制芯片AX88180.其內(nèi)置1000Mbps以太網(wǎng)媒體存取控制器(MAC);它可以十分方便地實(shí)現(xiàn)與一般16/32位微處理器連接,并且可以像SRAM一樣被訪問(wèn);它有40KBytesSRAM網(wǎng)絡(luò)封包緩存器。它符合IEEE802.3/IEEE802.3u/IEEE802.3ab協(xié)議,可廣泛應(yīng)用于各種消費(fèi)電子和家庭網(wǎng)絡(luò)市場(chǎng)或要求更高的網(wǎng)絡(luò)帶寬連接,如數(shù)字媒體、家用網(wǎng)關(guān)及IP電視等。
嵌入式芯片S3C2440A、以太網(wǎng)控制器AX88180及物理層芯片88E1111的接口電路圖如圖3所示。

S3C2440A與AX88180之間采用總線方式相連,地址總線A2~A15、數(shù)據(jù)總線D0~D31、讀寫(xiě)信號(hào)等可以直接連接,AX88180中斷信號(hào)與S3C2440A EINT11相連,AX88180的40M~100M時(shí)鐘信號(hào)由S3C2440A提供,整個(gè)接口電路無(wú)需外加電路;AX88180與PHY芯片之間采用簡(jiǎn)化千兆比特媒體RGMII接口,信號(hào)對(duì)應(yīng) 相連,負(fù)責(zé)實(shí)現(xiàn)數(shù)據(jù)傳送底層協(xié)議[5]。
3.Linux驅(qū)動(dòng)程序設(shè)計(jì)
FPGA作為ARM的外設(shè),需要設(shè)計(jì)它在Linux下的驅(qū)動(dòng)程序。驅(qū)動(dòng)程序是操作系統(tǒng)與硬件之間的接口,它為應(yīng)用程序屏蔽硬件的細(xì)節(jié)。硬件系統(tǒng)只有和高效可靠的驅(qū)動(dòng)程序相結(jié)合才能在操作系統(tǒng)下正常工作。
Linux的設(shè)備驅(qū)動(dòng)程序需要完成如下功能:
①對(duì)設(shè)備進(jìn)行初始化和釋放。
②提供各類(lèi)設(shè)備服務(wù)。
③負(fù)責(zé)內(nèi)核和設(shè)備之間的數(shù)據(jù)交換。
④檢測(cè)和處理設(shè)備工作過(guò)程中出現(xiàn)的錯(cuò)誤。
Linux下的設(shè)備驅(qū)動(dòng)程序被組織成一組完成不同任務(wù)的函數(shù)集合,通過(guò)這些函數(shù)使Windows的設(shè)備操作猶如文件一般。
Linux將設(shè)備分為字符設(shè)備和塊設(shè)備兩類(lèi)。我們使用的是字符設(shè)備。驅(qū)動(dòng)程序的模塊化我們先不做介紹,我們主要介紹Linux下的中斷[6].Linux將中斷處理程序分解成兩個(gè)半部:上半部和下半部。上半部完成盡可能少的比較緊急的功能,下半部用來(lái)完成中斷事件的絕大部分任務(wù)。因?yàn)橹袛嗟暮臅r(shí)工作在這里完成,所以將讀取數(shù)據(jù)放在下半部完成。Linux系統(tǒng)實(shí)現(xiàn)下半部采用的機(jī)制主要有tasklet、工作隊(duì)列和軟中斷。許多設(shè)備涉及到中斷操作,因此,在這樣的設(shè)備的驅(qū)動(dòng)程序中需要對(duì)硬件產(chǎn)生的中斷請(qǐng)求提供中斷服務(wù)程序。與注冊(cè)基本入口點(diǎn)一樣,驅(qū)動(dòng)程序也要請(qǐng)求內(nèi)核將特定的中斷請(qǐng)求和中斷服務(wù)程序聯(lián)系在一起。在Linux中,用request_irq()函數(shù)來(lái)實(shí)現(xiàn)請(qǐng)求:
int request_irq(unsigned intirq,void(*handler)int,unsigned longtype,char*name);
參數(shù)irq為要中斷請(qǐng)求號(hào),參數(shù)handler為指向中斷服務(wù)程序的指針,參數(shù)type用來(lái)確定是正常中斷還是快速中斷(正常中斷指中斷服務(wù)子程序返回后,內(nèi)核可以執(zhí)行調(diào)度程序來(lái)確定將運(yùn)行哪一個(gè)進(jìn)程;而快速中斷是指中斷服務(wù)子程序返回后,立即執(zhí)行被中斷程序,正常中斷type取值為0,快速中斷type取值為SA_INTERRUPT),參數(shù)name是設(shè)備驅(qū)動(dòng)程序的名稱(chēng)。
我們的中斷處理函數(shù)是:
void fpgalc12_interrupt(int irq,void*dev_id,struct pt_regs*regs)。
Irqflags是中斷處理的屬性,若設(shè)置了SA_INTERRUPT,則表示中斷處理程序是快速處理程序,快速處理程序被調(diào)用時(shí)屏蔽所有中斷,而慢速處理程序不屏蔽。dev_id在中斷共享時(shí)會(huì)用到,一般設(shè)置為這個(gè)設(shè)備的結(jié)構(gòu)體或NULL.request_irq()返回0表示成功,返回-INVAL表示中斷號(hào)無(wú)效或處理函數(shù)指針為NULL,返回-EBUSY表示中斷已經(jīng)被占用且不能共享。這兩個(gè)函數(shù)分別要在初始化和釋放模塊中加載。
要在Linux申請(qǐng)了中斷通道后,系統(tǒng)會(huì)響應(yīng)外部中斷IRQ_EINT0,從而進(jìn)入中斷處理序。中斷處理程序功能就是將有關(guān)中斷接收的信息反饋給設(shè)備,并根據(jù)要服務(wù)的中斷的不同含義相應(yīng)地對(duì)數(shù)據(jù)進(jìn)行讀寫(xiě)[7-8]。所以FPGA中斷處理的主要任務(wù)是:FIFO在接收到AD轉(zhuǎn)換來(lái)的數(shù)據(jù)后,向ARM發(fā)出中斷請(qǐng)求信號(hào),讓ARM來(lái)讀取FPGA中FIFO狀態(tài)寄存器的值,獲取需要信息并安排接受數(shù)據(jù),然后寫(xiě)狀態(tài)寄存器清除相關(guān)中斷位以繼續(xù)響應(yīng)中斷,保證數(shù)據(jù)的有效傳輸。
中斷處理程序的第一步是要先清除S3C2440A的中斷懸掛寄存器和中斷源寄存器相應(yīng)的位。這是為了能夠繼續(xù)響應(yīng)FPGA產(chǎn)生的中斷。為了能夠讓FIFO能及時(shí)的接收到新數(shù)據(jù),把寫(xiě)狀態(tài)寄存器放到中斷的一開(kāi)始,即第二步就是寫(xiě)狀態(tài)寄存器相應(yīng)位,通過(guò)置1清除狀態(tài)使AD中斷能夠繼續(xù)產(chǎn)生。最后讀取FIFO的數(shù)據(jù)。使用中斷后數(shù)據(jù)的傳輸效率大大得到提高,能夠滿(mǎn)足實(shí)際的采集需要。
4.結(jié)束語(yǔ)
本方案中的采集板充分利用了ARM的靈活性和FPGA的并行性的特點(diǎn),實(shí)現(xiàn)了適用于高速數(shù)據(jù)采集板的設(shè)計(jì)。方案采用S3C2440A作為主控芯片,通過(guò)千兆以太網(wǎng)接口實(shí)時(shí)地將采集的數(shù)據(jù)傳輸?shù)缴衔粰C(jī)PC機(jī),上位機(jī)可實(shí)時(shí)控制目標(biāo)數(shù)據(jù)采集。FPGA芯片在控制A/D轉(zhuǎn)換芯片的同時(shí),將數(shù)據(jù)存儲(chǔ)在SRAM中,并通過(guò)DMA接口與S3C2440A進(jìn)行數(shù)據(jù)傳輸。實(shí)驗(yàn)表明,本采集板的實(shí)時(shí)性和高速性能夠滿(mǎn)足系統(tǒng)的設(shè)計(jì)要求,可廣泛應(yīng)用于各種數(shù)據(jù)采集系統(tǒng)中。



有你想看的精彩



至芯科技FPGA就業(yè)培訓(xùn)班——助你步入成功之路、9月23號(hào)北京中心開(kāi)課、歡迎咨詢(xún)!
FPGA設(shè)計(jì)技巧,如何能有效降低靜態(tài)功耗?
基于FPGA的高速串行傳輸系統(tǒng)設(shè)計(jì)






掃碼加微信邀請(qǐng)您加入FPGA學(xué)習(xí)交流群




歡迎加入至芯科技FPGA微信學(xué)習(xí)交流群,這里有一群優(yōu)秀的FPGA工程師、學(xué)生、老師、這里FPGA技術(shù)交流學(xué)習(xí)氛圍濃厚、相互分享、相互幫助、叫上小伙伴一起加入吧!

點(diǎn)個(gè)在看你最好看




原文標(biāo)題:基于ARM和FPGA設(shè)計(jì)高速圖像數(shù)據(jù)采集傳輸系統(tǒng)

文章出處:【微信公眾號(hào):FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22412

    瀏覽量

    636357

原文標(biāo)題:基于ARM和FPGA設(shè)計(jì)高速圖像數(shù)據(jù)采集傳輸系統(tǒng)

文章出處:【微信號(hào):gh_9d70b445f494,微信公眾號(hào):FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    PCIe數(shù)據(jù)采集卡設(shè)計(jì)原理圖:138-1路1Gsps AD 1路1Gsps DA高速采集存儲(chǔ)回放設(shè)備

    高速信號(hào)處理, 數(shù)據(jù)采集卡, DA高速采集存儲(chǔ), PCIe固態(tài)盤(pán), 采集存儲(chǔ)回放
    的頭像 發(fā)表于 02-11 09:14 ?492次閱讀
    PCIe<b class='flag-5'>數(shù)據(jù)采集</b>卡設(shè)計(jì)原理圖:138-1路1Gsps AD 1路1Gsps DA<b class='flag-5'>高速</b><b class='flag-5'>采集</b>存儲(chǔ)回放設(shè)備

    圖像采集卡:連接設(shè)備與數(shù)據(jù)圖像樞紐

    在機(jī)器視覺(jué)與圖像傳輸體系中,圖像采集卡是無(wú)可替代的重要樞紐——它一端承接相機(jī)、內(nèi)窺鏡、攝像機(jī)等前端圖像設(shè)備的信號(hào)輸出,另一端對(duì)接后端
    的頭像 發(fā)表于 01-22 13:51 ?234次閱讀
    <b class='flag-5'>圖像</b><b class='flag-5'>采集</b>卡:連接設(shè)備與<b class='flag-5'>數(shù)據(jù)</b>的<b class='flag-5'>圖像</b>樞紐

    USB3.0接口轉(zhuǎn)換高性能圖像傳感和數(shù)據(jù)采集方案

    接口的普及與其強(qiáng)大的供電能力(PD),USB3.0接口轉(zhuǎn)換方案能夠同時(shí)實(shí)現(xiàn)高速通信與大功率傳輸,為各類(lèi)高性能圖像傳感與數(shù)據(jù)采集應(yīng)用提供了堅(jiān)實(shí)可靠的連接基礎(chǔ)。
    的頭像 發(fā)表于 01-06 14:45 ?319次閱讀
    USB3.0接口轉(zhuǎn)換高性能<b class='flag-5'>圖像</b>傳感和<b class='flag-5'>數(shù)據(jù)采集</b>方案

    PCIe-8052 雙口萬(wàn)兆光纖圖像采集卡:萬(wàn)兆傳輸賦能,解鎖工業(yè)采集新速度

    在工業(yè)自動(dòng)化圖像采集領(lǐng)域,隨著高清化、高速采集需求的不斷升級(jí),設(shè)備的傳輸速率、穩(wěn)定性與兼容性成為制約產(chǎn)線效率的關(guān)鍵因素。PCIe-8052
    的頭像 發(fā)表于 12-01 15:53 ?1029次閱讀
    PCIe-8052 雙口萬(wàn)兆光纖<b class='flag-5'>圖像</b><b class='flag-5'>采集</b>卡:萬(wàn)兆<b class='flag-5'>傳輸</b>賦能,解鎖工業(yè)<b class='flag-5'>采集</b>新速度

    圖像采集卡:機(jī)器視覺(jué)時(shí)代的圖像數(shù)據(jù)核心樞紐

    一、圖像采集卡的技術(shù)本質(zhì):從信號(hào)到數(shù)據(jù)的“轉(zhuǎn)換器”與“傳輸通道”圖像采集卡(ImageCaptu
    的頭像 發(fā)表于 11-12 15:15 ?635次閱讀
    <b class='flag-5'>圖像</b><b class='flag-5'>采集</b>卡:機(jī)器視覺(jué)時(shí)代的<b class='flag-5'>圖像</b><b class='flag-5'>數(shù)據(jù)</b>核心樞紐

    高速分切機(jī)PLC數(shù)據(jù)采集遠(yuǎn)程監(jiān)控系統(tǒng)方案

    老舊設(shè)備缺乏通信基礎(chǔ),部分設(shè)備未預(yù)留空閑通信接口,導(dǎo)致數(shù)據(jù)采集與遠(yuǎn)程監(jiān)控過(guò)程中面臨多重挑戰(zhàn)。物通博聯(lián)依托工業(yè)物聯(lián)網(wǎng)技術(shù),提供一體化PLC數(shù)據(jù)采集遠(yuǎn)程監(jiān)控系統(tǒng)方案,高效解決設(shè)備兼容、數(shù)據(jù)傳輸
    的頭像 發(fā)表于 11-06 15:41 ?515次閱讀
    <b class='flag-5'>高速</b>分切機(jī)PLC<b class='flag-5'>數(shù)據(jù)采集</b>遠(yuǎn)程監(jiān)控<b class='flag-5'>系統(tǒng)</b>方案

    極細(xì)同軸線束在 CoaXPress 高速圖像傳輸系統(tǒng)中的應(yīng)用與設(shè)計(jì)要點(diǎn)

    極細(xì)同軸線束憑借其精密結(jié)構(gòu)、優(yōu)異信號(hào)完整性與柔性特性,已成為 CoaXPress 高速傳輸系統(tǒng)中的關(guān)鍵互連方案,它在滿(mǎn)足高速數(shù)據(jù)鏈路要求的同
    的頭像 發(fā)表于 10-23 17:08 ?2756次閱讀
    極細(xì)同軸線束在 CoaXPress <b class='flag-5'>高速</b><b class='flag-5'>圖像</b><b class='flag-5'>傳輸</b><b class='flag-5'>系統(tǒng)</b>中的應(yīng)用與設(shè)計(jì)要點(diǎn)

    友思特方案 | FPGA 加持,友思特圖像采集高速預(yù)處理助力視覺(jué)系統(tǒng)運(yùn)行提速增效

    圖像預(yù)處理是圖像處理關(guān)鍵中間環(huán)節(jié),通過(guò)優(yōu)化傳感器到主機(jī)的數(shù)據(jù)傳輸處理為后續(xù)減負(fù)。其算法依托硬件執(zhí)行,搭載?FPGA?的友思特圖像
    的頭像 發(fā)表于 08-20 09:18 ?1037次閱讀
    友思特方案 | <b class='flag-5'>FPGA</b> 加持,友思特<b class='flag-5'>圖像</b><b class='flag-5'>采集</b>卡<b class='flag-5'>高速</b>預(yù)處理助力視覺(jué)<b class='flag-5'>系統(tǒng)</b>運(yùn)行提速增效

    FPGA 加持,友思特圖像采集高速預(yù)處理助力視覺(jué)系統(tǒng)運(yùn)行提速增效

    圖像預(yù)處理是圖像處理關(guān)鍵環(huán)節(jié),可優(yōu)化數(shù)據(jù)傳輸、減輕主機(jī)負(fù)擔(dān),其算法可在FPGA等硬件上執(zhí)行。友思特FPGA
    的頭像 發(fā)表于 08-13 17:41 ?1120次閱讀
    <b class='flag-5'>FPGA</b> 加持,友思特<b class='flag-5'>圖像</b><b class='flag-5'>采集</b>卡<b class='flag-5'>高速</b>預(yù)處理助力視覺(jué)<b class='flag-5'>系統(tǒng)</b>運(yùn)行提速增效

    數(shù)據(jù)采集網(wǎng)關(guān)如何與現(xiàn)有工業(yè)系統(tǒng)整合?

    物通博聯(lián)數(shù)據(jù)采集網(wǎng)關(guān)與現(xiàn)有系統(tǒng)的整合可以通過(guò)以下步驟和方法實(shí)現(xiàn),確保數(shù)據(jù)的高效采集、傳輸和處理,同時(shí)滿(mǎn)足工業(yè)生產(chǎn)環(huán)境中的實(shí)際需求。 一、整合
    的頭像 發(fā)表于 06-07 09:18 ?920次閱讀

    DCS數(shù)據(jù)采集系統(tǒng)有什么功能

    DCS(分布式控制系統(tǒng)數(shù)據(jù)采集系統(tǒng)是一套集數(shù)據(jù)采集、處理、監(jiān)控、控制和分析于一體的綜合性工業(yè)自動(dòng)化系統(tǒng)。作為介于制造執(zhí)行
    的頭像 發(fā)表于 04-01 17:12 ?1144次閱讀

    【高清視頻案例分享】CameraLink接口的PCIe采集卡 ,基于FPGA開(kāi)發(fā)平臺(tái)

    采集系統(tǒng)中,PCIe傳輸技術(shù)扮演著重要的角色。圖像采集卡通過(guò)PCIe接口與計(jì)算機(jī)主機(jī)相連,將從CameraLink攝像頭接收到的
    發(fā)表于 03-25 15:21

    數(shù)據(jù)采集網(wǎng)關(guān)與工業(yè)組態(tài)云平臺(tái)有什么聯(lián)系

    網(wǎng)關(guān)是一種智能設(shè)備,負(fù)責(zé)從各種傳感器、儀表、設(shè)備等采集原始數(shù)據(jù),經(jīng)過(guò)處理后將數(shù)據(jù)轉(zhuǎn)換成適合傳輸的格式,并通過(guò)有線或無(wú)線方式將數(shù)據(jù)發(fā)送到后端
    的頭像 發(fā)表于 03-20 14:25 ?683次閱讀

    5G物聯(lián)網(wǎng)網(wǎng)關(guān)在工業(yè)數(shù)據(jù)采集系統(tǒng)的應(yīng)用

    5G物聯(lián)網(wǎng)網(wǎng)關(guān)在工業(yè)數(shù)據(jù)采集系統(tǒng)中扮演著至關(guān)重要的角色,它將工業(yè)設(shè)備與物聯(lián)網(wǎng)云平臺(tái)緊密相連,實(shí)現(xiàn)了數(shù)據(jù)高速傳輸與低延遲通信,為工業(yè)生產(chǎn)的智
    的頭像 發(fā)表于 03-18 10:43 ?1024次閱讀

    CNC數(shù)據(jù)采集到MES系統(tǒng)方案

    、準(zhǔn)確地采集CNC機(jī)床在運(yùn)行過(guò)程中的各類(lèi)數(shù)據(jù),并將其傳輸到MES(制造執(zhí)行系統(tǒng))中。MES系統(tǒng)則對(duì)這些數(shù)
    的頭像 發(fā)表于 03-14 15:13 ?983次閱讀
    CNC<b class='flag-5'>數(shù)據(jù)采集</b>到MES<b class='flag-5'>系統(tǒng)</b>方案