91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

易靈思Efinity入門使用-v8

XL FPGA技術(shù)交流 ? 來源:XL FPGA技術(shù)交流 ? 作者:XL FPGA技術(shù)交流 ? 2024-10-23 10:37 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一、 軟件預(yù)設(shè)置二、新建工程三、添加源文件四、添加管腳約束五、添加GPIO六、PLL設(shè)置 七、IPM添加IP八、添加debug九、下載十、仿真 十一、查看軟件版本 一、軟件預(yù)設(shè)置。60053390-90d2-11ef-a79e-92fbcf53809c.png601bb0d4-90d2-11ef-a79e-92fbcf53809c.png ?
選項(xiàng) 說明
Usereditor 一般軟件自帶的編輯器功能有限,而外部編輯器功能要強(qiáng)大很多。所以建議大家使用外部編輯器。在User editor中輸入編輯器的路徑。
Use user editor as default editor for all files。 如果希望每次點(diǎn)擊文件時(shí)是通過外部編輯器打開的,可以勾選Use user editor as default editor for all files。反之,如果希望使用自帶編輯器打開則不用勾選。
Top level project path 指定新建工程目錄。
Enable flow data integrity check
Open last project on startup 如果勾選此選擇,會打開上次關(guān)閉的工程
openfile usingdefault system application
Use lastwindow layoutsetting 使用上次軟件關(guān)閉時(shí)的窗口布局。
Auto-correct Tcl command 在tcl命令窗口中輸入命令時(shí)可以自動(dòng)修改存在的錯(cuò)誤。
Auto-loadPlace andRoute data 打開軟件是自動(dòng)加載布局布線的數(shù)據(jù)。建議關(guān)閉。
Migrate interfacedesign withdevicechange 修改器件時(shí),interface desiger中的配置也要修改。
EnableIP upgrades prompt on project load 用新版本打開老的軟件建的工程時(shí),打開該選項(xiàng)會提示IP需要更新,如果不想更新IP可以關(guān)閉這個(gè)選項(xiàng)。

點(diǎn)擊preference,把Auto-load Place and route data前面的對勾去掉。其目的是為了防止軟件打開工程時(shí)加載時(shí)間太長。如果需要加載數(shù)據(jù)可以點(diǎn)擊Load Place and Route Data

603b3fbc-90d2-11ef-a79e-92fbcf53809c.png

二、新建工程

Step1:點(diǎn)擊設(shè)置

Step2:在Top level project path中輸入路徑

Step3:點(diǎn)擊File -> Open Project,路徑會指向step2中設(shè)置的路徑

注意:易靈思的工程名為.xml,而不是.peri.xml,.peri.xml用于存放interface designer中的參數(shù)設(shè)置。

6053548a-90d2-11ef-a79e-92fbcf53809c.png

Stp1:File -->Create ProjectStp2:在Project Editor中選擇路徑并輸入工程名Stp3:選擇器件(家族)及速率等級 60721d52-90d2-11ef-a79e-92fbcf53809c.png輸入top module/Entity注意:如果沒有輸入top module名,軟件會自己選擇top module,編輯結(jié)果不正確。608a74d8-90d2-11ef-a79e-92fbcf53809c.png

把retiming和seq_opt設(shè)置為0

60a3e4ae-90d2-11ef-a79e-92fbcf53809c.png

點(diǎn)擊ok,新建工程完成。

三、添加源文件

方法1:選擇Design右擊,點(diǎn)擊Create方法2:自己建立文件,添加文件到工程:Stp1:選擇Design右擊,點(diǎn)擊Add60bac2f0-90d2-11ef-a79e-92fbcf53809c.png方法1:選擇Design右擊,點(diǎn)擊Add方法2:Project Editoràadd file Efinity還可以添加整個(gè)文件夾的文件,如圖選copy to project

60e10ce4-90d2-11ef-a79e-92fbcf53809c.png

四、管腳約束

這里我們以一個(gè)LED點(diǎn)燈為例,代碼如下:

60fb49f6-90d2-11ef-a79e-92fbcf53809c.png

Efinty是通過interface designer工具來設(shè)置IO等和外設(shè)相關(guān)的接口電氣屬性的。Interface designer操作界面的打開通過下面的Open Interface Desinger來實(shí)現(xiàn)。

6119d13c-90d2-11ef-a79e-92fbcf53809c.png

Core 與interface的關(guān)系

Eifinty采用的把邏輯資源和硬核資源分開的架構(gòu),代碼部分只針對邏輯資源,也就是我們這里提到的Core,而IO及其他硬核部分的配置在interface Designer工具中。下圖是interface與Core的關(guān)系,它們之間通過被稱作Siganl Interface的連線資源實(shí)現(xiàn)互聯(lián)。

因?yàn)榱?xí)慣問題,使用者在最初一定會存在一些問題,但是習(xí)慣之后它也是有不少優(yōu)勢存在的。比如說,在前期的硬件設(shè)計(jì)中,只需要在Interface Designer中添加已添加的IO及其他需要的硬件接口,并通過一鍵檢測就可以很清楚的知道與外設(shè)的連接是否合理,不需要考慮內(nèi)部因?yàn)闆]有完整的程序而可能被優(yōu)化的風(fēng)險(xiǎn)。另外有些interface的選項(xiàng)在修改之后可以不需要先編譯而直接生成數(shù)據(jù)流。

612efe7c-90d2-11ef-a79e-92fbcf53809c.png

interface與core的關(guān)系

61498684-90d2-11ef-a79e-92fbcf53809c.png

interface界面

Bank電壓的設(shè)置

告訴軟件FPGA目前的bank電壓,硬件電路的bank電壓要和interface中的一致,如果電壓設(shè)置不一致可能存在長時(shí)間運(yùn)行致使芯片失效。設(shè)置位置在Device Setting -->I/O Banks

61631fcc-90d2-11ef-a79e-92fbcf53809c.png

五 添加GPIO

Step1:右鍵選擇GPIO

Step2:根據(jù)選擇的是單線還是多線來選擇Create Block還是Create Bus

Step3:編輯IO屬性,IO屬性如下:

選項(xiàng)

選擇

說明

Mode

Input,
output,
inout,
clkout

Input:把FPGA管腳設(shè)置為輸入;

Output:把FPGA管腳設(shè)置為輸出;

Inout:把FPGA管腳設(shè)置為雙向管腳;

Clkout:把FPGA管腳設(shè)置為時(shí)鐘輸出

Connection Type

Normal,gclk,pll_clkin,VREF

gclk走全局時(shí)鐘網(wǎng)線,可以驅(qū)動(dòng)PLL也可以直接驅(qū)動(dòng)內(nèi)部邏輯

用于普通的GPIO;

PLL_CLKIN表示這個(gè)IO是用于驅(qū)動(dòng)PLL的;

用于存儲器的參考管腳

Register Option

None,register

是否添加IO寄存器,推薦添加。

I/O Standard

3.3v,1.8v,1.2V,1.5v

設(shè)置IO的電平

Double Data I/O Option

None,normal,resync

是否設(shè)置IO為雙延采樣

Clock

當(dāng)打開IO寄存器時(shí)需要添加指定寄存器的時(shí)鐘

Drive Strength

1,2,3,4

設(shè)置輸出IO的驅(qū)動(dòng)能力

Enable Slew Rate

Yes,no

是否命名能slew rate

61758324-90d2-11ef-a79e-92fbcf53809c.png右鍵添加GPIO 針對上面的工程我們的參數(shù)設(shè)置如下:(1)Mode 設(shè)置為input(2) I/O Standard根據(jù)所在的Bank來選擇電壓Instacne Name: clkConnection Type : pll_clkin6184ef12-90d2-11ef-a79e-92fbcf53809c.png以arst_n為例 :Mode : inputI/O standard :根據(jù)所在bank及bank電壓設(shè)置Connection Type: normalRegister Option: none61a9fc80-90d2-11ef-a79e-92fbcf53809c.png 以4位輸出的led為例:(1)Name :o_led(3)位寬從3到0Mode: output61c23e9e-90d2-11ef-a79e-92fbcf53809c.png對于總線信號想要再次編輯信號屬性時(shí),需要點(diǎn)擊右側(cè)的Editbus property,

61dc75f2-90d2-11ef-a79e-92fbcf53809c.png

如果單獨(dú)編輯某個(gè)信號屬性是不能編輯的。如下圖所示。

61fb5e90-90d2-11ef-a79e-92fbcf53809c.png

IO分配620dcb70-90d2-11ef-a79e-92fbcf53809c.png點(diǎn)擊Show/Hide GPIO Resource Assigner,在Package Pin或者Resoure位置輸入管腳。

62203972-90d2-11ef-a79e-92fbcf53809c.png

檢測Interface設(shè)計(jì)是否存在問題。

62397a22-90d2-11ef-a79e-92fbcf53809c.png

保存設(shè)置,點(diǎn)擊Check Design,檢查interface是否存在問題。

再點(diǎn)Generate Efinity Constraint Files,我們就可以在Result --> interface下面看到生成一些文件。通過xxx_template.v復(fù)制例化接口

624faf40-90d2-11ef-a79e-92fbcf53809c.png

六、PLL設(shè)置PLL是FPGA內(nèi)部常用的配置項(xiàng)。Ti60F225有4個(gè)PLL,如下圖所示,分別為PLL_BL,PLL_TL,PLL_TR和PLL_BR。
Instance Name 用戶定義
PLLResourec
Output ClockInversion on,off 翻轉(zhuǎn)時(shí)鐘輸出
ConnectionType

gclk,

rclk

時(shí)鐘類型
Clock Source

External,

Dynamic,Core

External指時(shí)鐘通過IO驅(qū)動(dòng);Dynamic:支持多路時(shí)鐘選擇;Core:時(shí)鐘通參考通過core供給

Automated clock

Calculation

打開時(shí)鐘計(jì)算和設(shè)置窗口

626a832e-90d2-11ef-a79e-92fbcf53809c.png

針對上面的工程,我們的參數(shù)設(shè)置如下:右擊PLL ->add BlockInstance Name:根據(jù)需要輸入PLL Resource:PL_TR0Clock Source: external,core,dynamicExternal Clock :External Clock

6285c06c-90d2-11ef-a79e-92fbcf53809c.png

七、通過IPM添加IP 點(diǎn)擊Open IP Catlog,

62a4471c-90d2-11ef-a79e-92fbcf53809c.png

里面有一些常用的IP,但是要注意的是這些都是軟件核的IP,所有硬核的IP都是通過 InterfaceDesigner來添加的。

62b92902-90d2-11ef-a79e-92fbcf53809c.png

八 添加約束

添加約束的目的是為了告訴FPGA你的設(shè)計(jì)指標(biāo)及運(yùn)行情況。在上面的生成約束之后,在Result àxx.sdc中提供約束參考(請注意該文件不能直接添加到工程中,需要熱復(fù)制到別的指定目錄),對于gclk時(shí)鐘需要手動(dòng)添加約束的時(shí)鐘周期,對于PLL生成的時(shí)鐘已經(jīng)約束完整。

編譯完成之后可以查看時(shí)序報(bào)告,也可以通過routing àxx.timing.rpt來查看路徑詳細(xì)延時(shí)信息,如果想查看更可以通過指令來打印或者通過print_critical_path來控制打印的路徑數(shù)量 。

62c962f4-90d2-11ef-a79e-92fbcf53809c.png

62d7d29e-90d2-11ef-a79e-92fbcf53809c.png

編譯

點(diǎn)擊dashboard中Toggle Automated Flow來設(shè)置是單步還是全程編譯(暗色是單步),下面是綜合,布局,布線,生成數(shù)據(jù)流,stop的相應(yīng)按鍵。軟件左下角會的編譯進(jìn)行提示編譯進(jìn)程。

62f89de4-90d2-11ef-a79e-92fbcf53809c.png

八添加debug

8.1通過向?qū)砑觗ebug

點(diǎn)擊Open Debugger Wizard

(1)設(shè)置Buffer Depth:

這個(gè)是需要采集信號的深度。

(2)Input Pipeline Stage

如果時(shí)序不好,可以把Pipleline設(shè)置大點(diǎn)保證時(shí)序。

(3)Capture control

(4)JTAG USER TAP

JTAG有4個(gè)User tap,選擇可以用的即可,主要是不要與在用的沖突即可以。

(5)修改時(shí)鐘域,

圖看到undefined的時(shí)鐘域,點(diǎn)擊undefined就可以選擇時(shí)鐘,當(dāng)然對于存在時(shí)鐘的也是可以修改的。

(6)Probe Type

Probe Type是用于選擇該信號要是用于看波形還是用于觸發(fā),有三種選擇,DATA AND trigger,DATA ONLY和TRGGER ONLY;字面意思也很好理解,即用作看波形也用作觸發(fā),只用作看波形,只用作觸發(fā)。

63099d9c-90d2-11ef-a79e-92fbcf53809c.png

631b73a0-90d2-11ef-a79e-92fbcf53809c.png

8.2手動(dòng)debug

手動(dòng)debug的方式就是自己一個(gè)個(gè)添加debug的信號 ,當(dāng)然這種方式也可以添加 VIO,VIO可以通過JTAG產(chǎn)生一些控制信號。手動(dòng)添加debug的方式如下。

step1:點(diǎn)擊OpenDebugger打開Efinity Debugger頁面,在Perpectives下面選擇Profile Editor.

6331ae5e-90d2-11ef-a79e-92fbcf53809c.png

Step2:根據(jù)需要選擇添加VIO或者LA.

6345b354-90d2-11ef-a79e-92fbcf53809c.png

Step3: 以添加LA為例,點(diǎn)擊右側(cè)的add_probe來添加需要的信號,然后在Name中修改信號名字,Width中指定信號位寬及Probe Trigger or Data中設(shè)置信號的觸發(fā)屬性。如果要?jiǎng)h除信號就點(diǎn)擊右側(cè)的帶“X"的remove Probe.

另外可以指定Data Depth,也就是數(shù)據(jù)采樣深度,Input Pipeline Stage對可以數(shù)據(jù)打拍,用于優(yōu)化時(shí)序。

635b1302-90d2-11ef-a79e-92fbcf53809c.png

step4 添加VIO。根據(jù)需要選擇vio界面的add source和add probe 來添加自己需要的信號。如果要?jiǎng)h除信號則選擇remove source/probe.

6369f2c8-90d2-11ef-a79e-92fbcf53809c.png

step5:點(diǎn)擊Generate,會在工程目錄下就會生成一個(gè)debug_top.v,把該文件添加到工程并例化。效果如下。

637e614a-90d2-11ef-a79e-92fbcf53809c.png

step6.添加JTAG。打開interface Designer,右擊選擇JTAG User Tap,添加JTAG Block,并指定JTAG resource,如下圖中選擇JTAG user1.然后生成約束例化信號。

639b12a4-90d2-11ef-a79e-92fbcf53809c.png

63b7115c-90d2-11ef-a79e-92fbcf53809c.png

注意通過向?qū)砑覦ebugger和通過手動(dòng)添加debuger這兩種方式不能共存。另外要注意在interface Designer中添加了User Tap之后,在添加向?qū)r(shí)要選擇不同的User Tap號,否則會提示接口有占用。如下圖指示“ERROR: jtage resource = JTAG USER1 has been occupied"。

63c40754-90d2-11ef-a79e-92fbcf53809c.png

8.3 在線調(diào)試

該步驟需要在配置FPGA之后再能操作。

觸發(fā)條件的設(shè)置

捕獲設(shè)置:

?觸發(fā)位置

?分段數(shù)量

?窗口嘗試

63d0d826-90d2-11ef-a79e-92fbcf53809c.png

8.4 關(guān)閉debug如果調(diào)試完成,想要關(guān)閉debug可以通過Project Editor --> Debugger下面的Debugger Auto Instantiation選項(xiàng),去掉勾選并點(diǎn)擊OK.

63fe8f96-90d2-11ef-a79e-92fbcf53809c.png

如果關(guān)閉成功會”Debugger was disabled. Please rerun the flow start from placement"的指示框。如果沒有出現(xiàn)則沒關(guān)關(guān)閉成功,需要重啟Efinity軟件再次關(guān)閉一次。

64111a76-90d2-11ef-a79e-92fbcf53809c.png

8.5 Gtkwave界面 有些時(shí)間我們會發(fā)現(xiàn)Gtkwave界面的信號不全,比如下圖,mode信號沒有添加到右側(cè)的波形窗口,這時(shí)選擇SST窗口下的top就會把所有信號列出來,選擇相應(yīng)的信號,點(diǎn)擊insert就可以插入。

641a887c-90d2-11ef-a79e-92fbcf53809c.png

另外在2024的版本中,打開一次波界面之后可以不用關(guān)閉直接點(diǎn)擊Run等按鍵即可以刷新波形。

642b20c4-90d2-11ef-a79e-92fbcf53809c.png

九 配置FPGA配置方式.易靈思的FPGA支持以下幾種配置方式。
主動(dòng)模式(SPI Active)— AS模式 通過SPI專用插座在線燒寫FLASH,F(xiàn)LASH離線燒寫好了再焊接,FPGA自己主動(dòng)通過從非易失性的SPI FLASH讀取bit流進(jìn)行加載,支持X1 X2 X4,x8(不同的FPGA支持的位寬有區(qū)別)
被動(dòng)模式(SPI Passive)— PS模式 上位機(jī)或者MCU通過SPI接口向FPGA發(fā)送bit流文件,對FPGA進(jìn)行加載?支持X1 X2 X8 X16 X32
JTAG模式 上位機(jī)通過JTAG口將bit流文件發(fā)送到FPGA,對FPGA進(jìn)行加載
SPI Active using JTAG bridge — Bridge模式 通過FPGA的JTAG口燒寫和FPGA連接的SPI FLASH
另外需要注意JTAG配置使用bit文件,Flash配置使用hex文件,配置過程中需要注意讀取正常的ID,燒寫flash可以勾去VerIfy After Programming節(jié)省時(shí)間64431382-90d2-11ef-a79e-92fbcf53809c.png645aa4a2-90d2-11ef-a79e-92fbcf53809c.png

十 仿真

易靈思為所有IP提供了仿真模型

以FIFO為例,在工具欄中選擇IP Catalog

Open IP Callog ->Memory ->FIFO->以默認(rèn)參數(shù)生成IP找到IP生成路徑下的Testbench文件夾。把modelsim路徑轉(zhuǎn)向該文件夾(注意路徑方向“/”)運(yùn)行do sim.do646f77ec-90d2-11ef-a79e-92fbcf53809c.png

另外 關(guān)于interfce Designer接口的仿真模型在路徑C:Efinity2023.1ptsim_modelsVerilog下。

64801958-90d2-11ef-a79e-92fbcf53809c.png

十一、查看軟件版本

649d5a86-90d2-11ef-a79e-92fbcf53809c.png

在Help ->About。打開軟件詳細(xì)版本,由于軟件存在很多補(bǔ)丁,所說說明版本時(shí),要給出完整的版本號。

當(dāng)軟件版本號不對應(yīng)時(shí)可能不打開軟件,因?yàn)榈桶姹静荒芗嫒莞甙姹尽?/p>

64aeac3c-90d2-11ef-a79e-92fbcf53809c.png

另外peri.xml里面也是有版本號的,當(dāng)軟件打開不開的時(shí)候可以對比安裝的軟件版本號與工程開發(fā)用的版本號是否存在不兼容。

64c5f996-90d2-11ef-a79e-92fbcf53809c.png


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1661

    文章

    22440

    瀏覽量

    637321
  • 易靈思
    +關(guān)注

    關(guān)注

    6

    文章

    65

    瀏覽量

    5548
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    使用PLCSIM Advanced V8仿真測試S7-1200 G2的Modbus TCP通信

    今天試一下用 PLCSIM Advanced V8 仿真測試 S7-1200 G2 的 Modbus TCP 通信。
    的頭像 發(fā)表于 02-02 17:09 ?977次閱讀
    使用PLCSIM Advanced <b class='flag-5'>V8</b>仿真測試S7-1200 G2的Modbus TCP通信

    助力2025年全國大學(xué)生嵌入式芯片與系統(tǒng)設(shè)計(jì)競賽圓滿落幕

    2025年11月30日,第八屆全國大學(xué)生嵌入式芯片與系統(tǒng)設(shè)計(jì)競賽——FPGA創(chuàng)新設(shè)計(jì)賽道全國總決賽在南京圓滿落下帷幕。在這場代表國內(nèi)FPGA領(lǐng)域最高水平的大學(xué)生賽事中,(深圳)科技有限公司作為
    的頭像 發(fā)表于 12-23 14:15 ?2277次閱讀

    FPGA RISC-V自定義指令的使用方法

    功耗設(shè)備到高性能計(jì)算。提供完整的RISC-V 解決方案,致力于讓開發(fā)者和硬件設(shè)計(jì)人員可以根據(jù)需要自定義和擴(kuò)展指令集,且無需擔(dān)心專有技術(shù)的限制。
    的頭像 發(fā)表于 11-24 11:36 ?5369次閱讀
    <b class='flag-5'>易</b><b class='flag-5'>靈</b><b class='flag-5'>思</b>FPGA RISC-<b class='flag-5'>V</b>自定義指令的使用方法

    Sapphire SoC中RISC-V平臺級中斷控制器深度解析

    隨著 RISC -V處理器在 FPGA 領(lǐng)域的廣泛應(yīng)用, FPGA 的 Sapphire RISC-V 內(nèi)核憑借軟硬核的靈活支持,為
    的頭像 發(fā)表于 11-08 09:35 ?7908次閱讀
    <b class='flag-5'>易</b><b class='flag-5'>靈</b><b class='flag-5'>思</b>Sapphire SoC中RISC-<b class='flag-5'>V</b>平臺級中斷控制器深度解析

    助力上海集成電路緊缺人才培訓(xùn)項(xiàng)目順利結(jié)課

    的核心企業(yè),深度參與本次培訓(xùn),從技術(shù)理論到實(shí)戰(zhàn)操作全程賦能,與學(xué)員們共同探索FPGA的創(chuàng)新應(yīng)用與未來潛力。
    的頭像 發(fā)表于 10-13 14:59 ?1025次閱讀

    2025 FPGA技術(shù)研討會成都站圓滿收官

    金秋九月,芯聚蓉城。9月16日下午,(Elitestek)在成都希頓酒店成功舉辦了以“蓉芯聚力·啟未來”為主題的技術(shù)研討會。本次盛會吸引了成都及周邊地區(qū)眾多行業(yè)工程師、技術(shù)愛好
    的頭像 發(fā)表于 09-18 11:42 ?3334次閱讀

    特威第二屆機(jī)器視覺方案大會圓滿收官

    近日,由特威聯(lián)合舉辦的第二屆機(jī)器視覺方案大會在深圳福田會展中心成功舉行。本次大會以技術(shù)驅(qū)動(dòng)與應(yīng)用落地為核心,匯聚了行業(yè)專家、合作伙伴與資深工程師,共同探討了機(jī)器視覺領(lǐng)域的前沿
    的頭像 發(fā)表于 09-02 12:51 ?951次閱讀

    芯科羽處理器獲得國家級權(quán)威認(rèn)可

    近日,中央電視臺《新聞聯(lián)播》節(jié)目專題報(bào)道深圳科技創(chuàng)新成果,重點(diǎn)聚焦前海企業(yè)睿芯科。節(jié)目中,睿芯科研發(fā)的“羽處理器”作為前??苿?chuàng)代表性成果亮相熒屏,充分彰顯了企業(yè)在高性能RISC-V
    的頭像 發(fā)表于 08-19 11:25 ?1196次閱讀

    特威第二屆機(jī)器視覺大會即將舉辦

    去年盛夏,首屆特威機(jī)器視覺技術(shù)大會點(diǎn)燃了行業(yè)創(chuàng)新的火花。
    的頭像 發(fā)表于 08-13 09:53 ?1274次閱讀

    進(jìn)迭時(shí)空 V8 RISC-V 后端優(yōu)化

    前言V8是Google開發(fā)及開源的JavaScript和WebAssembly語言編譯引擎,是Chromium項(xiàng)目的一部分,主要應(yīng)用于Chrome瀏覽器和Node.js等項(xiàng)目,在瀏覽器生態(tài)中發(fā)
    的頭像 發(fā)表于 07-31 09:02 ?1422次閱讀
    進(jìn)迭時(shí)空 <b class='flag-5'>V8</b> RISC-<b class='flag-5'>V</b> 后端優(yōu)化

    Efinity RISC-V IDE入門使用-5

    一、Efinity工程 io_memoryClk是與存儲器接口共用的時(shí)鐘,需要連接正確。 UART 由于鈦金系列是有片上晶振的,所以有些客戶可能會選擇片上晶振作為SOC的系統(tǒng)時(shí)鐘或者選擇片上晶振作
    的頭像 發(fā)表于 07-23 12:42 ?4583次閱讀
    <b class='flag-5'>Efinity</b> RISC-<b class='flag-5'>V</b> IDE<b class='flag-5'>入門</b>使用-5

    與南京大學(xué)集成電路學(xué)院暑期課程圓滿結(jié)課

    近日,由國產(chǎn)FPGA領(lǐng)軍企業(yè)與南京大學(xué)集成電路學(xué)院聯(lián)合舉辦的“深度學(xué)習(xí)與硬件加速”暑期課程圓滿結(jié)課。本次課程為期5天(7月7日至7月11日),面向大三本科生,旨在通過理論與實(shí)踐結(jié)合的方式,幫助學(xué)生掌握FPGA硬件加速與Ti
    的頭像 發(fā)表于 07-17 11:33 ?2831次閱讀

    Efinity debuger常見問題總結(jié)-v4

    ? 把燒寫文件和json文件提供給他人進(jìn)行調(diào)試 該方法是在不需要要提供源文件的情況下可以提供給別進(jìn)行debuger用的。但是也要有以下準(zhǔn)備: (1)安裝efinity; (2)安裝gtkwave
    的頭像 發(fā)表于 06-10 10:43 ?1380次閱讀
    <b class='flag-5'>Efinity</b> debuger常見問題總結(jié)-<b class='flag-5'>v</b>4

    邀您相約2025上海國際汽車工業(yè)展覽會

    第二十一屆上海國際汽車工業(yè)展覽會將于2025年4月23日至5月2日在國家會展中心上海舉行。作為專注于FPGA芯片領(lǐng)域的創(chuàng)新型企業(yè),將攜基于16nm鈦金系列FPGA開發(fā)的汽車相關(guān)解決方案亮相本次車展,展位號為 2BC104
    的頭像 發(fā)表于 04-16 09:18 ?1159次閱讀
    <b class='flag-5'>易</b><b class='flag-5'>靈</b><b class='flag-5'>思</b>邀您相約2025上海國際汽車工業(yè)展覽會

    2025 FPGA技術(shù)研討會北京站圓滿結(jié)束

    2025FPGA技術(shù)研討會北京站于4月10日在北京麗亭華苑酒店圓滿結(jié)束!本次研討會吸引了來自全國各地的行業(yè)專家、工程師及企業(yè)代表踴躍參與,現(xiàn)場座無虛席,氣氛熱烈。
    的頭像 發(fā)表于 04-16 09:14 ?1420次閱讀