LTC2326 - 18:高性能18位ADC的深度解析
一、引言
在電子工程師的工作中,數(shù)據(jù)采集系統(tǒng)往往是核心部分,而模數(shù)轉(zhuǎn)換器(ADC)作為數(shù)據(jù)采集系統(tǒng)的關(guān)鍵組件,其性能直接影響到整個系統(tǒng)的精度和穩(wěn)定性。LTC2326 - 18是凌力爾特(LINEAR TECHNOLOGY)推出的一款18位、250ksps的ADC,具有諸多出色特性,在可編程邏輯控制器、工業(yè)過程控制、高速數(shù)據(jù)采集等領(lǐng)域有著廣泛的應(yīng)用前景。本文將對LTC2326 - 18進行詳細(xì)解讀,為電子工程師在設(shè)計過程中提供參考。
文件下載:LTC2326-18.pdf
二、產(chǎn)品特性
2.1 高精度與高速度
LTC2326 - 18具有250ksps的吞吐量,能夠滿足高速數(shù)據(jù)采集的需求。其積分非線性(INL)最大為±5LSB,保證了18位無失碼,在精度方面表現(xiàn)出色。例如,在一些對數(shù)據(jù)精度要求極高的工業(yè)過程控制中,這種高精度能夠確保采集到的數(shù)據(jù)準(zhǔn)確可靠。
2.2 寬輸入范圍
該ADC支持±6.25V、±10.24V、±12.5V的真雙極性輸入范圍,適用于多種不同電壓等級的應(yīng)用場景。對于一些高電壓的工業(yè)應(yīng)用,如電力系統(tǒng)監(jiān)測,其寬輸入范圍能夠直接采集高電壓信號,無需額外的信號調(diào)理電路,簡化了設(shè)計流程。
2.3 低噪聲與低失真
在 (f_{IN}=2kHz) 時,典型信噪比(SNR)可達95dB,總諧波失真(THD)為 - 111dB,這使得它在處理微弱信號時能夠有效抑制噪聲和失真,提高信號的質(zhì)量。在音頻信號采集、傳感器信號處理等對信號質(zhì)量要求較高的應(yīng)用中,低噪聲和低失真特性尤為重要。
2.4 低功耗設(shè)計
LTC2326 - 18采用單5V電源供電,典型功耗僅為28mW,并且在轉(zhuǎn)換之間自動進入休眠模式,降低了功耗。同時,還提供睡眠模式,可將功耗降至300μW,適合對功耗敏感的便攜式或緊湊型儀器應(yīng)用。
2.5 靈活的接口與時鐘
它具有SPI兼容的串行I/O接口,支持1.8V - 5V的I/O電壓,還具備菊花鏈模式,方便多個ADC級聯(lián)使用。內(nèi)部轉(zhuǎn)換時鐘的設(shè)計,減少了外部時序的考慮,簡化了設(shè)計。
三、電氣特性分析
3.1 轉(zhuǎn)換器特性
- 輸入范圍與精度:絕對輸入范圍(IN +)為 - 2.5 ? VREFBUF - 0.5 到 2.5 ? VREFBUF + 0.5V,輸入差分電壓范圍為 - 2.5 ? VREFBUF 到 2.5 ? VREFBUF V。分辨率為18位,無失碼,INL最大為±5LSB,DNL在 - 1 到 1.25LSB之間,保證了高精度的轉(zhuǎn)換。
- 動態(tài)性能:在不同輸入范圍和頻率下,SINAD、SNR、THD等指標(biāo)表現(xiàn)優(yōu)異。例如,在±10.24V范圍,(f_{IN}=2kHz) 時,SINAD典型值為95dB,SNR為95dB,THD為 - 111dB。
3.2 內(nèi)部參考特性
內(nèi)部參考輸出電壓為2.048V,溫度系數(shù)最大為20ppm/°C,輸出阻抗為15kΩ。參考緩沖器輸出電壓為4.096V,輸入電壓范圍為2.5 - 5V,輸出阻抗為13kΩ。這些特性保證了參考電壓的穩(wěn)定性和準(zhǔn)確性。
3.3 數(shù)字輸入輸出特性
數(shù)字輸入高電平為0.8 ? OVDD,低電平為0.2 ? OVDD,輸入電流范圍為 - 10 到 10μA。輸出高電平為OVDD - 0.2V,低電平為0.2V,輸出漏電流為 - 10 到 10μA。這些特性使得它能夠與不同邏輯電平的數(shù)字電路兼容。
3.4 電源與時序特性
電源電壓VDD范圍為4.75 - 5.25V,OVDD范圍為1.71 - 5.25V。最大采樣頻率為250ksps,轉(zhuǎn)換時間為1.9 - 3μs,采集時間為3.460μs。這些時序特性對于設(shè)計系統(tǒng)的時序控制至關(guān)重要。
四、應(yīng)用信息
4.1 轉(zhuǎn)換器操作
LTC2326 - 18的操作分為采集和轉(zhuǎn)換兩個階段。在采集階段,電荷再分配電容D/A轉(zhuǎn)換器(CDAC)連接到輸入引腳驅(qū)動的電阻分壓器網(wǎng)絡(luò)輸出,采樣偽差分模擬輸入電壓。轉(zhuǎn)換階段,通過逐次逼近算法,將采樣輸入與參考電壓的二進制加權(quán)分?jǐn)?shù)進行比較,最終得到數(shù)字輸出。
4.2 模擬輸入處理
模擬輸入采用偽差分方式,能夠減少共模信號的干擾。輸入通過電阻分壓器網(wǎng)絡(luò)進行衰減和電平轉(zhuǎn)換,將±2.5 ? REFBUF的真雙極性信號轉(zhuǎn)換為0 - REFBUF的輸入信號。在采集階段,輸入會產(chǎn)生電流尖峰,因此需要低阻抗源或緩沖放大器來驅(qū)動輸入,以減少增益誤差和提高失真性能。
4.3 輸入濾波
為了減少噪聲和失真,輸入信號應(yīng)在緩沖放大器之前進行濾波。簡單的1 - 極點RC低通濾波器通??梢詽M足大多數(shù)應(yīng)用的需求。同時,應(yīng)選擇高質(zhì)量的電容和電阻,以減少失真。
4.4 ADC參考
ADC參考有三種提供方式:使用內(nèi)部參考和參考緩沖器、外部驅(qū)動內(nèi)部參考并使用內(nèi)部參考緩沖器、禁用內(nèi)部參考緩沖器并從外部源驅(qū)動REFBUF。不同的參考方式對應(yīng)不同的輸入范圍,工程師可以根據(jù)具體應(yīng)用需求進行選擇。
4.5 動態(tài)性能測試
采用快速傅里葉變換(FFT)技術(shù)測試ADC的頻率響應(yīng)、失真和噪聲。LTC2326 - 18在額定吞吐量下,對AC失真和噪聲測量提供了有保證的測試極限。
4.6 功率考慮
LTC2326 - 18提供5V電源(VDD)和數(shù)字輸入/輸出接口電源(OVDD),OVDD的靈活性使得它能夠與1.8V - 5V的數(shù)字邏輯電路通信。電源上電順序沒有特殊要求,但要注意遵守絕對最大額定值中的電壓關(guān)系。
4.7 時序與控制
- CNV時序:CNV的上升沿啟動轉(zhuǎn)換并為芯片上電,轉(zhuǎn)換過程中BUSY輸出為高,轉(zhuǎn)換完成后芯片掉電。為確保性能,CNV應(yīng)使用低抖動信號驅(qū)動。
- 采集:采用專有采樣架構(gòu),在當(dāng)前轉(zhuǎn)換開始527ns后即可開始采集下一次轉(zhuǎn)換的輸入信號,延長了采集時間,降低了對驅(qū)動電路的要求。
- 內(nèi)部轉(zhuǎn)換時鐘:內(nèi)部時鐘經(jīng)過調(diào)整,最大轉(zhuǎn)換時間為3μs。
- 自動休眠模式:轉(zhuǎn)換完成后自動進入休眠模式,新轉(zhuǎn)換開始時完全上電。休眠模式下僅ADC核心掉電,可降低功耗。
- 睡眠模式:通過特定操作進入睡眠模式,功耗可降至300μW。喚醒后需等待tWAKE ms,讓參考和參考緩沖器恢復(fù)正常。
4.8 數(shù)字接口
LTC2326 - 18具有串行數(shù)字接口,OVDD的靈活性使其能夠與不同邏輯電平的數(shù)字電路通信。數(shù)據(jù)在SCK上升沿輸出,可在SCK下降沿或下一個上升沿捕獲。根據(jù)不同的應(yīng)用需求,提供了正常模式(單設(shè)備、多設(shè)備)和菊花鏈模式。
五、PCB布局建議
為了獲得LTC2326 - 18的最佳性能,PCB布局應(yīng)盡量分離數(shù)字和模擬信號線,避免數(shù)字時鐘或信號與模擬信號相鄰或在ADC下方布線。推薦使用單一的實心接地平面,旁路電容應(yīng)盡可能靠近電源引腳,模擬輸入走線應(yīng)進行接地屏蔽。
六、總結(jié)
LTC2326 - 18是一款性能卓越的18位ADC,具有高精度、高速度、低噪聲、低功耗等優(yōu)點,并且在接口和參考配置方面具有很高的靈活性。電子工程師在設(shè)計數(shù)據(jù)采集系統(tǒng)時,可以根據(jù)具體應(yīng)用需求,充分利用其特性,優(yōu)化系統(tǒng)性能。同時,在PCB布局和電源管理等方面,也需要注意一些細(xì)節(jié),以確保整個系統(tǒng)的穩(wěn)定性和可靠性。你在實際使用LTC2326 - 18的過程中遇到過哪些問題呢?歡迎在評論區(qū)分享交流。
-
adc
+關(guān)注
關(guān)注
100文章
7623瀏覽量
556548 -
數(shù)據(jù)采集
+關(guān)注
關(guān)注
42文章
8158瀏覽量
121116
發(fā)布評論請先 登錄
LTC2326 - 18:高性能18位ADC的深度解析
評論