MAX11634 - MAX11637:12位300ksps ADC的全面解析
在硬件設(shè)計(jì)領(lǐng)域,模擬 - 數(shù)字轉(zhuǎn)換器(ADC)是連接現(xiàn)實(shí)世界模擬信號(hào)與數(shù)字系統(tǒng)的關(guān)鍵橋梁。今天,我們就來深入探討MAXIM公司的MAX11634 - MAX11637系列12位300ksps ADC,看看它在性能、特性和應(yīng)用方面有哪些獨(dú)特之處。
文件下載:MAX11634.pdf
一、概述
MAX11634 - MAX11637是一系列串行12位ADC,具備內(nèi)部參考和真正的差分跟蹤/保持功能。它們適用于溫度控制、過程控制和監(jiān)測等多種應(yīng)用場景。該系列器件具有片上FIFO、掃描模式、內(nèi)部時(shí)鐘模式、內(nèi)部平均和AutoShutdown?等特性,最大采樣率可達(dá)300ksps(使用外部時(shí)鐘)。
產(chǎn)品型號(hào)與特性
- 通道數(shù)量:MAX11636/MAX11637有8個(gè)輸入通道,MAX11634/MAX11635有4個(gè)輸入通道。
- 供電電壓:可使用+3V或+5V電源供電。
- 封裝形式:采用16引腳QSOP封裝。
- 工作溫度范圍:-40°C至+85°C。
二、特性亮點(diǎn)
1. 模擬多路復(fù)用器與差分跟蹤/保持
該系列ADC支持8/4通道單端輸入和4/2通道真正差分輸入,可處理單極性或雙極性輸入信號(hào)。這種設(shè)計(jì)能夠有效消除共模直流偏移和噪聲,提高信號(hào)處理的準(zhǔn)確性。
2. 單電源供電
不同型號(hào)對(duì)電源電壓的要求有所不同,MAX11635/MAX11637的供電范圍為2.7V至3.6V,MAX11634/MAX11636為4.75V至5.25V,為設(shè)計(jì)提供了一定的靈活性。
3. 外部參考
支持1V至VDD的外部參考電壓,方便根據(jù)實(shí)際需求進(jìn)行配置。
4. 16項(xiàng)先進(jìn)先出(FIFO)
內(nèi)部的FIFO緩沖區(qū)可容納多達(dá)16個(gè)ADC結(jié)果,允許ADC處理多個(gè)內(nèi)部時(shí)鐘轉(zhuǎn)換,而無需占用串行總線,提高了數(shù)據(jù)處理效率。
5. 掃描模式、內(nèi)部平均和內(nèi)部時(shí)鐘
具備掃描模式和內(nèi)部平均功能,可提高測量的準(zhǔn)確性。內(nèi)部時(shí)鐘在時(shí)鐘模式00、01和10下有效,時(shí)鐘速度可達(dá)10MHz。
6. 高精度
在整個(gè)溫度范圍內(nèi),積分非線性(INL)和差分非線性(DNL)均為±1 LSB,無漏碼,保證了測量的高精度。
7. 小封裝
采用16引腳QSOP小封裝,節(jié)省了電路板空間,適合對(duì)空間要求較高的應(yīng)用。
三、電氣特性
1. 絕對(duì)最大額定值
- 電源電壓:VDD至GND為 - 0.3V至+6V。
- 引腳電壓:CS、SCLK、DIN、EOC、DOUT至GND為 - 0.3V至(VDD + 0.3V);AIN0 - AIN5、REF - /AIN6、CNVST/AIN7、REF + 至GND為 - 0.3V至(VDD + 0.3V)。
- 最大引腳電流:任何引腳的最大電流為50mA。
- 功耗:在TA = +70°C時(shí),QSOP封裝(單層板)的連續(xù)功耗為667mW(+70°C以上以8.3mW/°C降額)。
- 溫度范圍:工作溫度范圍為 - 40°C至+85°C,存儲(chǔ)溫度范圍為 - 60°C至+150°C,結(jié)溫為+150°C,焊接溫度(回流)為+260°C。
2. 直流精度
- 分辨率:12位。
- 積分非線性(INL):±1.0 LSB。
- 差分非線性(DNL):在整個(gè)溫度范圍內(nèi)無漏碼,±1.0 LSB。
- 偏移誤差:±0.5至±4.0 LSB。
- 增益誤差:±0.5至±4.0 LSB。
- 偏移誤差溫度系數(shù):±2 ppm/°C FSR。
- 增益溫度系數(shù):±0.8 ppm/°C。
- 通道間偏移匹配:±0.1 LSB。
3. 動(dòng)態(tài)特性
- 信噪比加失真(SINAD):MAX11635/MAX11637為71dB,MAX11634/MAX11636為73dB。
- 總諧波失真(THD):MAX11635/MAX11637為 - 80dBc,MAX11634/MAX11636為 - 88dBc。
- 無雜散動(dòng)態(tài)范圍(SFDR):MAX11635/MAX11637為81dBc,MAX11634/MAX11636為89dBc。
- 互調(diào)失真(IMD):fIN1 = 29.9kHz,fIN2 = 30.2kHz時(shí)為76dBc。
- 全功率帶寬:-3dB點(diǎn)為1MHz。
- 全線性帶寬:S/(N + D) > 68dB時(shí)為100kHz。
4. 轉(zhuǎn)換速率
- 上電時(shí)間:外部參考為0.8μs,內(nèi)部參考為65μs。
- 采集時(shí)間:0.6μs。
- 轉(zhuǎn)換時(shí)間:內(nèi)部時(shí)鐘為3.5μs,外部時(shí)鐘為2.7μs。
- 外部時(shí)鐘頻率:數(shù)據(jù)I/O為10MHz。
- 孔徑延遲:30ns。
- 孔徑抖動(dòng):< 50ps。
5. 模擬輸入
- 輸入電壓范圍:單極性為0至VREF,雙極性為 - VREF/2至+VREF/2。
- 輸入泄漏電流:VIN = VDD時(shí)為±0.01至±1μA。
- 輸入電容:采集時(shí)間內(nèi)為24pF。
6. 內(nèi)部參考
- 輸出電壓:MAX11634/MAX11636為4.024至4.168V,MAX11635/MAX11637為2.48至2.52V。
- 溫度系數(shù):MAX11634/MAX11636為±20ppm/°C,MAX11635/MAX11637為±30ppm/°C。
- 輸出電阻:6.5kΩ。
- 輸出噪聲:200μVRMS。
- 電源抑制比(PSRR): - 70dB。
7. 外部參考輸入
- REF - 輸入電壓范圍:0至500mV。
- REF + 輸入電壓范圍:1.0V至VDD + 50mV。
- REF + 輸入電流:在不同條件下為±0.1至±5μA。
8. 數(shù)字輸入
- 輸入電壓低(VIL):MAX11634/MAX11636為0.8V,MAX11635/MAX11637為VDD x 0.3V。
- 輸入電壓高(VIH):MAX11634/MAX11636為2.0V,MAX11635/MAX11637為VDD x 0.7V。
- 輸入滯后(VHYST):200mV。
9. 數(shù)字輸出
- 輸出電壓低(VOL):ISINK = 2mA時(shí)為0.4V,ISINK = 4mA時(shí)為0.8V。
- 輸出電壓高(VOH):ISOURCE = 1.5mA時(shí)為VDD - 0.5V。
- 三態(tài)泄漏電流(IL):CS = VDD時(shí)為±0.05至±1μA。
- 三態(tài)輸出電容(COUT):CS = VDD時(shí)為15pF。
10. 電源要求
- 電源電壓:MAX11634/MAX11636為4.75至5.25V,MAX11635/MAX11637為2.7至3.6V。
- 電源電流:不同模式下有所不同,例如在內(nèi)部參考且fSAMPLE = 300ksps時(shí),MAX11635/MAX11637為1750至2000μA,MAX11634/MAX11636為2300至2550μA。
- 電源抑制(PSR):在不同電源電壓和滿量程輸入下為±0.2至±1.4mV。
四、引腳配置與功能
1. 引腳配置
| 該系列器件采用16引腳QSOP封裝,不同引腳具有不同的功能,具體如下: | 引腳 | MAX11634/MAX11635 | MAX11636/MAX11637 | 名稱 | 功能 |
|---|---|---|---|---|---|
| 1 - 4 | — | — | AIN0 - AIN3 | 模擬輸入 | |
| 5, 6 | — | — | N.C. | 無連接 | |
| 7 | — | — | REF - | 外部差分參考負(fù)輸入 | |
| 8 | — | — | CNVST | 低電平有效轉(zhuǎn)換啟動(dòng)輸入 | |
| 9 | 9 | 9 | REF + | 正參考輸入,需用0.1μF電容旁路至GND | |
| 10 | 10 | 10 | GND | 接地 | |
| 11 | 11 | 11 | VDD | 電源輸入,需用0.1μF電容旁路至GND | |
| 12 | 12 | 12 | CS | 低電平有效芯片選擇輸入 | |
| 13 | 13 | 13 | SCLK | 串行時(shí)鐘輸入 | |
| 14 | 14 | 14 | DIN | 串行數(shù)據(jù)輸入 | |
| 15 | 15 | 15 | DOUT | 串行數(shù)據(jù)輸出 | |
| 16 | 16 | 16 | EOC | 低電平有效轉(zhuǎn)換結(jié)束輸出 | |
| — | 1 - 6 | — | AIN0 - AIN5 | 模擬輸入 | |
| — | 7 | — | REF - /AIN6 | 外部差分參考負(fù)輸入/模擬輸入6 | |
| — | 8 | — | CNVST /AIN7 | 低電平有效轉(zhuǎn)換啟動(dòng)輸入/模擬輸入7 |
2. 引腳功能詳解
- 模擬輸入引腳(AIN):用于連接模擬信號(hào)源,可配置為單端或差分輸入。
- 參考引腳(REF + 和REF - ):提供參考電壓,REF + 需用0.1μF電容旁路至GND。
- 控制引腳(CS、SCLK、DIN、CNVST):CS用于選擇芯片,SCLK為串行時(shí)鐘,DIN用于輸入數(shù)據(jù),CNVST用于啟動(dòng)轉(zhuǎn)換。
- 輸出引腳(DOUT、EOC):DOUT輸出串行數(shù)據(jù),EOC指示轉(zhuǎn)換結(jié)束。
五、轉(zhuǎn)換器操作
1. 轉(zhuǎn)換技術(shù)
MAX11634 - MAX11637采用全差分逐次逼近寄存器(SAR)轉(zhuǎn)換技術(shù)和片上跟蹤/保持(T/H)模塊,將溫度和電壓信號(hào)轉(zhuǎn)換為12位數(shù)字結(jié)果。支持單端和差分配置,單端模式為單極性信號(hào)范圍,差分模式為雙極性或單極性范圍。
2. 輸入帶寬
ADC的輸入跟蹤電路具有1MHz的小信號(hào)帶寬,可通過欠采樣技術(shù)對(duì)高速瞬態(tài)事件進(jìn)行數(shù)字化,并測量帶寬超過ADC采樣率的周期性信號(hào)。但為避免高頻信號(hào)混疊到感興趣的頻帶,需要對(duì)輸入信號(hào)進(jìn)行抗混疊預(yù)濾波。
3. 模擬輸入保護(hù)
內(nèi)部ESD保護(hù)二極管將所有引腳鉗位到VDD和GND,允許輸入信號(hào)在(GND - 0.3V)至(VDD + 0.3V)范圍內(nèi)擺動(dòng)而不損壞。但為了在滿量程附近進(jìn)行準(zhǔn)確轉(zhuǎn)換,輸入信號(hào)不得超過VDD 50mV或低于GND 50mV。如果非通道模擬輸入電壓超過電源電壓,需將輸入電流限制在2mA以內(nèi)。
4. 3線串行接口
該系列器件具有與SPI/QSPI和MICROWIRE設(shè)備兼容的串行接口。對(duì)于SPI/QSPI,CPU串行接口需運(yùn)行在主模式以生成串行時(shí)鐘信號(hào)。SCLK頻率應(yīng)選擇10MHz或更低,并將時(shí)鐘極性(CPOL)和相位(CPHA)設(shè)置為相同值。器件可在SCLK空閑高或低電平下工作,即CPOL = CPHA = 0或CPOL = CPHA = 1。CS低電平用于在SCLK上升沿鎖存DIN的輸入數(shù)據(jù),DOUT的輸出數(shù)據(jù)在SCLK下降沿更新。雙極性真正差分結(jié)果以補(bǔ)碼格式提供,其他結(jié)果以二進(jìn)制格式提供。
5. 單端/差分輸入
通過寫入設(shè)置寄存器,可將模擬輸入配置為差分或單端轉(zhuǎn)換。單端轉(zhuǎn)換內(nèi)部參考GND,差分模式下T/H采樣兩個(gè)模擬輸入之間的差值,消除共模直流偏移和噪聲。
6. 單極性/雙極性模式
通過設(shè)置寄存器的位1和0可選擇單極性和雙極性模式。單極性模式下,差分輸入范圍為0至VREF;雙極性模式下,差分輸入范圍為±VREF/2。單端模式下,器件始終工作在單極性模式,模擬輸入內(nèi)部參考GND,滿量程輸入范圍為0至VREF。
7. 真正差分模擬輸入T/H
輸入架構(gòu)的等效電路顯示,在跟蹤模式下,正輸入電容連接到單端模式的AIN0 - AIN7(或差分模式的AIN0、AIN2、AIN4、AIN5、AIN6),負(fù)輸入電容連接到單端模式的GND(或差分模式的AIN1、AIN3、AIN5、AIN6、AIN7)。對(duì)于外部T/H定時(shí),可使用時(shí)鐘模式01。T/H進(jìn)入保持模式后,將采樣的正、負(fù)輸入電壓之差進(jìn)行轉(zhuǎn)換。信號(hào)采集所需的時(shí)間取決于輸入電容的充電速度,輸入信號(hào)源阻抗高時(shí),采集時(shí)間會(huì)延長。
8. 內(nèi)部FIFO
內(nèi)部FIFO緩沖區(qū)可容納多達(dá)16個(gè)ADC結(jié)果,允許ADC處理多個(gè)內(nèi)部時(shí)鐘轉(zhuǎn)換而不占用串行總線。如果FIFO已滿且在未讀取FIFO的情況下請(qǐng)求進(jìn)一步轉(zhuǎn)換,最舊的ADC結(jié)果將被新結(jié)果覆蓋。每個(gè)結(jié)果包含2個(gè)字節(jié),MSB前有四個(gè)前導(dǎo)零。CS下降沿后,最舊的可用數(shù)據(jù)字節(jié)在DOUT以MSB優(yōu)先輸出。FIFO為空時(shí),DOUT為零。
9. 內(nèi)部時(shí)鐘
器件由內(nèi)部振蕩器驅(qū)動(dòng),其精度在4.4MHz標(biāo)稱時(shí)鐘速率的10%以內(nèi)。內(nèi)部振蕩器在時(shí)鐘模式00、01和10下有效,數(shù)據(jù)讀取時(shí)鐘速度可達(dá)10MHz。
六、應(yīng)用信息
1. 寄存器描述
MAX11634 - MAX11637通過SPI/QSPI兼容的串行接口在內(nèi)部寄存器和外部電路之間進(jìn)行通信。相關(guān)寄存器包括轉(zhuǎn)換寄存器、設(shè)置寄存器、平均寄存器、復(fù)位寄存器、單極性寄存器和雙極性寄存器,具體功能可參考相關(guān)表格。
2. 轉(zhuǎn)換時(shí)間計(jì)算
轉(zhuǎn)換時(shí)間的計(jì)算取決于多個(gè)因素,如每個(gè)樣本的轉(zhuǎn)換時(shí)間、每個(gè)結(jié)果的樣本數(shù)、每次掃描的結(jié)果數(shù)以及是否使用外部參考。不同時(shí)鐘模式下的轉(zhuǎn)換時(shí)間計(jì)算方法不同,具體公式如下:
- 時(shí)鐘模式00和10:總轉(zhuǎn)換時(shí)間 = tCNV x nAVG x nRESULT + tRP,其中tCNV = tACQ(MAX) + tCONV(MAX),nAVG為每個(gè)結(jié)果的樣本數(shù)(平均量),nRESULT為請(qǐng)求的FIFO結(jié)果數(shù),tRP為內(nèi)部參考喚醒時(shí)間(內(nèi)部參考已上電或使用外部參考時(shí)為零)。
- 時(shí)鐘模式01:總轉(zhuǎn)換時(shí)間取決于CNVST保持低電平或高電平的時(shí)間,包括打開內(nèi)部參考所需的時(shí)間。
- 外部時(shí)鐘模式(CKSEL1, CKSEL0 = 11):轉(zhuǎn)換時(shí)間取決于SCLK周期和每組八個(gè)SCLK周期之間CS保持高電平的時(shí)間。
3. 轉(zhuǎn)換寄存器
通過寫入轉(zhuǎn)換寄存器可選擇活動(dòng)模擬輸入通道和掃描模式。在時(shí)鐘模式10或11下,通過寫入轉(zhuǎn)換寄存器請(qǐng)求掃描;在時(shí)鐘模式00或01下,通過向CNVST引腳施加低脈沖請(qǐng)求掃描。如果在已配置為CNVST或REF - 的通道上請(qǐng)求轉(zhuǎn)換,則不會(huì)執(zhí)行轉(zhuǎn)換。
七、總結(jié)
MAX11634 - MAX11637系列ADC憑借其高精度、多通道、靈活的配置和低功耗等特性,在系統(tǒng)監(jiān)控、數(shù)據(jù)采集、工業(yè)控制、患者監(jiān)測等多個(gè)領(lǐng)域具有廣泛的應(yīng)用前景。作為電子工程師,在設(shè)計(jì)相關(guān)系統(tǒng)時(shí),需要根據(jù)具體需求合理選擇型號(hào),充分利用其各項(xiàng)特性,以實(shí)現(xiàn)最佳的性能和可靠性。你在使用這類ADC時(shí)遇到過哪些問題呢?歡迎在評(píng)論
-
adc
+關(guān)注
關(guān)注
100文章
7796瀏覽量
556642
發(fā)布評(píng)論請(qǐng)先 登錄
MAX11634 - MAX11637:12位300ksps ADC的全面解析
評(píng)論