AD9226:高性能12位65 MSPS ADC的設(shè)計(jì)與應(yīng)用
引言
在電子設(shè)計(jì)領(lǐng)域,模擬 - 數(shù)字轉(zhuǎn)換器(ADC)是連接模擬世界和數(shù)字世界的關(guān)鍵橋梁。AD9226作為一款高性能的12位、65 MSPS ADC,以其出色的性能和豐富的特性,在成像、通信等眾多領(lǐng)域得到了廣泛應(yīng)用。本文將深入介紹AD9226的特點(diǎn)、性能指標(biāo)、工作原理以及設(shè)計(jì)應(yīng)用中的注意事項(xiàng)。
文件下載:AD9226.pdf
AD9226的特性亮點(diǎn)
優(yōu)異的信號性能
- 高信噪比(SNR):在 (f_{IN}=31 MHz) 時(shí),SNR可達(dá)69 dB,能有效減少信號中的噪聲干擾,為后續(xù)數(shù)字處理提供更純凈的信號。
- 寬無雜散動(dòng)態(tài)范圍(SFDR):同樣在 (f_{IN}=31 MHz) 時(shí),SFDR達(dá)到85 dB,可抑制雜散信號,保證信號的高保真度。
- 低互調(diào)失真:在 (f_{IN}=140 MHz) 時(shí),互調(diào)失真低至 -75 dBFS,確保在復(fù)雜信號環(huán)境下也能準(zhǔn)確轉(zhuǎn)換。
- 高有效位數(shù)(ENOB):在 (f_{IN}=10 MHz) 時(shí),ENOB為11.1,能提供較高的轉(zhuǎn)換精度。
低功耗設(shè)計(jì)
AD9226的功耗僅為475 mW,相比其他同類高速單片解決方案,功耗大幅降低,這對于對功耗敏感的應(yīng)用場景,如便攜式設(shè)備,具有重要意義。
其他特性
- 無失碼保證:在整個(gè)工作溫度范圍內(nèi),保證無失碼,確保轉(zhuǎn)換的準(zhǔn)確性和可靠性。
- 低非線性誤差:差分非線性誤差(DNL)和積分非線性誤差(INL)均為0.6 LSB,提高了轉(zhuǎn)換的線性度。
- 時(shí)鐘占空比穩(wěn)定器:可使轉(zhuǎn)換不受時(shí)鐘脈沖寬度變化的影響,增強(qiáng)了系統(tǒng)的穩(wěn)定性。
- 多種輸出數(shù)據(jù)格式:支持直二進(jìn)制或二進(jìn)制補(bǔ)碼輸出數(shù)據(jù),方便與不同的數(shù)字系統(tǒng)接口。
- 引腳兼容:與AD9220、AD9221、AD9223、AD9224、AD9225等ADC引腳兼容,便于系統(tǒng)升級和替換。
性能指標(biāo)詳解
直流指標(biāo)
包括分辨率、精度(INL、DNL)、零誤差、增益誤差、溫度漂移、電源抑制比等。這些指標(biāo)反映了ADC在靜態(tài)工作時(shí)的性能,如INL和DNL描述了實(shí)際轉(zhuǎn)換特性與理想直線的偏差,保證了轉(zhuǎn)換的準(zhǔn)確性。
數(shù)字指標(biāo)
涉及邏輯輸入和輸出的電壓、電流、電容等參數(shù)。例如,邏輯輸入的高、低電平電壓和電流,以及邏輯輸出的高、低電平電壓和輸出電容等,這些參數(shù)決定了ADC與數(shù)字電路的接口特性。
開關(guān)指標(biāo)
如最大轉(zhuǎn)換速率、時(shí)鐘周期、時(shí)鐘脈沖寬度、輸出延遲、流水線延遲等。這些指標(biāo)影響著ADC的動(dòng)態(tài)性能,例如最大轉(zhuǎn)換速率決定了ADC的工作速度,時(shí)鐘脈沖寬度的要求則與時(shí)鐘信號的質(zhì)量密切相關(guān)。
交流指標(biāo)
包括SNR、S/N+D、THD、SFDR等。這些指標(biāo)衡量了ADC在處理交流信號時(shí)的性能,如SNR反映了信號與噪聲的比例,SFDR則體現(xiàn)了信號與雜散信號的比例。
工作原理
AD9226采用九級流水線架構(gòu),結(jié)合寬帶采樣保持放大器(SHA),并在CMOS工藝上實(shí)現(xiàn)。SHA采用專利結(jié)構(gòu),大大提高了高頻SFDR/失真性能,適用于中頻欠采樣應(yīng)用。
模擬輸入操作
AD9226的模擬輸入具有高度靈活性,可配置為單端或差分輸入,輸入信號可進(jìn)行交流或直流耦合。在時(shí)鐘上升沿對模擬輸入進(jìn)行采樣,時(shí)鐘低電平時(shí)SHA處于采樣模式,高電平時(shí)處于保持模式。為了保證輸入信號的質(zhì)量,需要注意避免時(shí)鐘上升沿前的系統(tǒng)干擾和時(shí)鐘抖動(dòng)。
參考操作
AD9226內(nèi)部包含一個(gè)帶隙參考,可通過引腳配置生成1 V或2 V的輸出,也可通過外部電阻網(wǎng)絡(luò)生成1 V - 2 V之間的參考電壓。此外,還可以使用外部參考源,以提高精度和漂移性能。
模式控制
- 時(shí)鐘穩(wěn)定器:可使ADC對時(shí)鐘占空比變化不敏感,將內(nèi)部占空比恢復(fù)到50%,但在時(shí)鐘頻率變化或停止時(shí)可能需要禁用。
- 數(shù)據(jù)格式選擇(DFS):可設(shè)置為二進(jìn)制或二進(jìn)制補(bǔ)碼數(shù)據(jù)輸出格式。
設(shè)計(jì)應(yīng)用注意事項(xiàng)
輸入驅(qū)動(dòng)
- 差分驅(qū)動(dòng):差分操作能提供最佳的THD和SFDR性能,適用于對頻譜要求較高的應(yīng)用??墒褂?a target="_blank">RF變壓器或差分運(yùn)算放大器實(shí)現(xiàn)差分輸入。
- 單端驅(qū)動(dòng):可采用直流或交流耦合方式,但需要注意輸入信號的電平轉(zhuǎn)換和偏置,以滿足ADC的輸入要求。
參考連接
根據(jù)應(yīng)用需求選擇內(nèi)部或外部參考源,并注意參考引腳的電容去耦,以保證參考電壓的穩(wěn)定性。
數(shù)字輸入輸出
- 輸出驅(qū)動(dòng):輸出驅(qū)動(dòng)可配置為5 V或3.3 V邏輯電平,但在驅(qū)動(dòng)大電容負(fù)載或大扇出時(shí)可能需要外部緩沖器或鎖存器。
- OTR信號:用于指示模擬輸入電壓是否超出轉(zhuǎn)換器的輸入范圍,可用于檢測過范圍或欠范圍情況,還可用于數(shù)字偏移和增益校準(zhǔn)。
接地和去耦
- 模擬和數(shù)字接地:采用多層印刷電路板(PCB),將模擬和數(shù)字接地分開,并在ADC下方直接連接AVSS和DRVSS,以減少噪聲干擾。
- 電源去耦:對模擬和數(shù)字電源進(jìn)行去耦,使用陶瓷電容和鉭電容,以提供低阻抗的電源路徑。
評估板和測試設(shè)置
AD9226評估板提供了多種模擬輸入接口,可用于表征ADC的交流和直流性能。時(shí)鐘輸入信號可通過CLOCK或AUXCLK輸入,AUXCLK可提供更低的抖動(dòng)和更好的SNR性能。在測試時(shí),應(yīng)使用高頻率、低相位噪聲的信號和時(shí)鐘發(fā)生器,并插入高Q無源帶通濾波器,以減少RF發(fā)生器的失真和寬帶噪聲對測試結(jié)果的影響。
總結(jié)
AD9226作為一款高性能的12位65 MSPS ADC,具有優(yōu)異的信號性能、低功耗、多種特性和靈活的輸入輸出配置。在設(shè)計(jì)應(yīng)用中,需要根據(jù)具體需求合理選擇輸入驅(qū)動(dòng)方式、參考源、模式控制等,并注意接地和去耦等問題,以充分發(fā)揮AD9226的性能優(yōu)勢。你在實(shí)際應(yīng)用中是否遇到過類似ADC的使用問題呢?歡迎在評論區(qū)分享你的經(jīng)驗(yàn)和見解。
-
adc
+關(guān)注
關(guān)注
100文章
7846瀏覽量
556690 -
設(shè)計(jì)應(yīng)用
+關(guān)注
關(guān)注
0文章
195瀏覽量
5262 -
AD9226
+關(guān)注
關(guān)注
2文章
6瀏覽量
3964
發(fā)布評論請先 登錄
LTC1743:高性能12位、50Msps ADC的全面解析
LTC1742:高性能14位、65Msps低噪聲ADC的深度解析
探索LTC1741:高性能12位65Msps低噪聲ADC的卓越之旅
深入解析LTC2224:高性能12位、135Msps ADC的技術(shù)洞察
深入解析LTC2294:高性能12位80Msps雙路ADC的卓越之選
LTC2229:一款高性能、低功耗的12位80Msps ADC
AD9238:高性能12位ADC的深度解析與應(yīng)用指南
AD9233:高性能12位ADC的深度剖析與應(yīng)用指南
AD6640:高性能12位65 MSPS IF采樣A/D轉(zhuǎn)換器的全面解析
AD9231:高性能 12 位雙路 ADC 的深度剖析
LTC2158 - 12:高性能雙路12位310Msps ADC的深度剖析
LTC2153-12 12位310Msps ADC:高性能與低功耗的完美結(jié)合
高性能16通道14位65 MSPS ADC——AD9249的深度解析
ADS5242:高性能4通道12位65MSPS ADC的深度剖析
AD9226:高性能12位65 MSPS ADC的設(shè)計(jì)與應(yīng)用
評論