晶心科技今天宣布推出AndesCore? 27系列處理器核心,成為RISC-V指令集架構(gòu)中領(lǐng)先支持向量擴(kuò)展架構(gòu)(RISC-V V-extension)的處理器。
2020-01-03 14:56:38
3521 德國(guó)慕尼黑,2022 年 6 月——可定制RISC-V處理器硅知識(shí)產(chǎn)權(quán)(IP)的領(lǐng)導(dǎo)者Codasip日前宣布,其Codasip Studio平臺(tái)現(xiàn)已支持蘋果公司macOS Monterey(當(dāng)前
2022-06-28 14:06:36
1444 
領(lǐng)先的嵌入式分析技術(shù)開(kāi)發(fā)商UltraSoC日前宣布:其RISC-V處理器跟蹤解決方案開(kāi)始全面供貨,這是業(yè)界首款商用RISC-V處理器跟蹤IP產(chǎn)品,也是RISC-V生態(tài)系統(tǒng)中關(guān)鍵的推動(dòng)性技術(shù)。該跟蹤功能的加入意味著UltraSoC可以提供最全面的RISC-V商業(yè)化調(diào)試解決方案。
2018-02-09 10:26:25
8281 ,RISC-V?嵌入式處理器IP的領(lǐng)先供應(yīng)商Codasip在捷克布爾諾和德國(guó)漢堡宣布,嵌入式電機(jī)和運(yùn)動(dòng)控制集成電路及微系統(tǒng)領(lǐng)域的全球領(lǐng)導(dǎo)者Trinamic選擇了Codasip的Bk3處理器用于其下一代產(chǎn)品系列。
2018-03-01 16:23:47
10637 進(jìn)行全面和徹底的處理器測(cè)試。Codasip不斷在處理器驗(yàn)證方面投入巨資,以再接再厲為業(yè)界提供最高質(zhì)量的RISC-V處理器半導(dǎo)體知識(shí)產(chǎn)權(quán)(IP)。 Siemens EDA的OneSpin工具提供了一個(gè)先進(jìn)
2022-05-07 13:55:42
7148 
為了保護(hù) IoT 應(yīng)用程序,PUFsecurity 利用芯片指紋技術(shù)來(lái)強(qiáng)化信任根,并開(kāi)發(fā)了 PUFiot,這是一種具有廣泛安全邊界的安全協(xié)處理器,可以輕松地集成到安全的 RISC-V 系統(tǒng)中。
2022-08-16 09:31:11
2189 
。 本文討論了與硬件安全驗(yàn)證相關(guān)的一些挑戰(zhàn),并介紹了一種基于形式的方法來(lái)解決。實(shí)現(xiàn)流行的RISC-V指令集架構(gòu)(ISA)的設(shè)計(jì)示例展示了這種方法的強(qiáng)大功能。 安全驗(yàn)證概述 對(duì)處理器進(jìn)行全面有效的驗(yàn)證是電子開(kāi)發(fā)人員面臨的最大挑戰(zhàn)
2023-03-16 10:47:01
10765 
芯片設(shè)計(jì)工作中必不可少的就是IP核,為此不少企業(yè)推出了自己的RISC-V處理器IP。但單靠IP并不足以支撐龐大的RISC-V生態(tài),為了實(shí)現(xiàn)生態(tài)發(fā)展與統(tǒng)一,許多專注于RISC-V處理器IP的公司也各自發(fā)布了自己的對(duì)策。
2020-10-08 00:09:50
12504 如今幾乎所有代工廠都參與到RISC-V的制造中來(lái),我們不妨挑幾個(gè)用上了先進(jìn)工藝的RISC-V處理器看看。 ? 臺(tái)積電 5 nm +HBM3 的 RISC-V 處理器 ? 去年,SiFive旗下的OpenFive,一個(gè)用差異化IP提供定制方案的業(yè)務(wù)部門宣布正式流片了基于臺(tái)積電5nm工藝的RISC-V處理器,
2022-06-24 09:40:58
4505 推出高度靈活的700系列,以實(shí)現(xiàn)無(wú)限創(chuàng)新 德國(guó)慕尼黑,2023年10月17日 ——RISC-V定制計(jì)算領(lǐng)域的領(lǐng)導(dǎo)者Codasip?今日宣布:推出一款全新的、高度可配置的RISC-V基準(zhǔn)性處理器系列
2023-10-24 17:25:33
1009 
RISC-V ISA 命名規(guī)范RISC-V ISA 采用模塊化的方式進(jìn)行組織,每一個(gè)模塊使用一個(gè)英文字母表示,其命名格式可以參考如下:RV[字寬][指令集模塊]RV:RISC-V字寬(處理器寄存器
2021-12-09 06:31:44
話下。
還有個(gè)Sipeed Longan Nano開(kāi)發(fā)板,用的是SiFive的RISC-V處理器核心,給開(kāi)發(fā)者提供了一個(gè)平臺(tái),能讓他們?nèi)ヌ剿?b class="flag-6" style="color: red">RISC-V架構(gòu)和應(yīng)用開(kāi)發(fā)。這個(gè)開(kāi)發(fā)板也能用來(lái)驗(yàn)證RISC-V MCU的性能和功能,推動(dòng)相關(guān)技術(shù)不斷往前發(fā)展。
2025-01-19 11:50:11
RISC-V處理器是開(kāi)源的,那開(kāi)發(fā)環(huán)境需要廠商自己開(kāi)發(fā)還是沿用傳統(tǒng)的開(kāi)發(fā)環(huán)境呢?比如keil
2024-01-13 19:18:35
RISC-V和開(kāi)源處理器之間是什么關(guān)系?
2023-03-09 10:06:52
在2019年時(shí)就推出了RISC-V內(nèi)核的MCU產(chǎn)品、樂(lè)鑫在2020年發(fā)布了搭載RISC-V處理器的WiFi+藍(lán)牙模組、GreenWaves 發(fā)布了其超低功耗GAP9音頻芯片、中科藍(lán)訊有多款RISC-V
2021-06-18 20:57:35
本期文章目錄一個(gè)小型RISC-V開(kāi)源處理器核介紹!#SOC#FPGA#RISC-V點(diǎn)擊閱讀數(shù)字積木從零開(kāi)始寫RISC-V處理器(超詳細(xì))#RISC-V點(diǎn)擊閱讀數(shù)字積木為什么說(shuō)模擬工程...
2021-07-23 09:42:00
實(shí)現(xiàn)的復(fù)雜性,提高處理器的執(zhí)行效率和易于優(yōu)化。
模塊化
定義:RISC-V 指令集支持模塊化擴(kuò)展,允許開(kāi)發(fā)者根據(jù)具體應(yīng)用需求添加或定制特定的指令模塊。
優(yōu)勢(shì):模塊化設(shè)計(jì)使得 RISC-V 可以靈活適應(yīng)
2024-08-30 22:05:25
RISC-V是什么?有哪些特點(diǎn)?如何去設(shè)計(jì)RISC-V處理器?
2021-06-18 09:24:03
回顧過(guò)去幾年的集成電路產(chǎn)業(yè)里,RISC-V是一個(gè)繞不過(guò)去的熱詞。作為一項(xiàng)以“開(kāi)源”為賣點(diǎn)的技術(shù),RISC-V自面世以來(lái),就在相對(duì)古板的處理器設(shè)計(jì)領(lǐng)域激起了不小的浪花。由于RISC-V的開(kāi)源特性造就了
2020-06-22 16:55:03
新的、尚未被廣泛驗(yàn)證的技術(shù)。
需要注意的是,隨著RISC-V技術(shù)的不斷發(fā)展和生態(tài)系統(tǒng)的逐步完善,其缺點(diǎn)可能會(huì)逐漸被克服。同時(shí),RISC-V的優(yōu)點(diǎn)也使其在多個(gè)領(lǐng)域具有廣闊的應(yīng)用前景,包括服務(wù)器、物聯(lián)網(wǎng)、嵌入式系統(tǒng)等。
2024-04-28 09:03:24
的架構(gòu),而不是嘗試新的、尚未被廣泛驗(yàn)證的技術(shù)。
需要注意的是,隨著RISC-V技術(shù)的不斷發(fā)展和生態(tài)系統(tǒng)的逐步完善,其缺點(diǎn)可能會(huì)逐漸被克服。同時(shí),RISC-V的優(yōu)點(diǎn)也使其在多個(gè)領(lǐng)域具有廣闊的應(yīng)用前景,包括服務(wù)器、物聯(lián)網(wǎng)、嵌入式系統(tǒng)等。
2024-04-28 08:51:42
50條指令,可以用于實(shí)現(xiàn)一個(gè)具備定點(diǎn)運(yùn)算和特權(quán)模式等基本功能的處理器?! ?b class="flag-6" style="color: red">RISC-V的三大特點(diǎn) 第一點(diǎn)是完全開(kāi)源,對(duì)指令集使用,RISC-V基金會(huì)不收取高額的授權(quán)費(fèi)。開(kāi)源采用寬松的BSD協(xié)議,企業(yè)
2020-08-25 11:17:39
公司從成立之初就一直堅(jiān)持使用自主產(chǎn)權(quán)的內(nèi)核和MCU所需要的各種IP。雖然通過(guò)技術(shù)研發(fā)創(chuàng)新來(lái)實(shí)現(xiàn)微處理器的自主可控十分艱難,但堅(jiān)持下來(lái)的價(jià)值和優(yōu)勢(shì)也十分明顯。針對(duì)目前RISC-V MCU的發(fā)展痛點(diǎn),愛(ài)普特
2023-04-05 12:16:42
RISC-V架構(gòu)秉承簡(jiǎn)單的設(shè)計(jì)哲學(xué)。體現(xiàn)為:在處理器領(lǐng)域,主流的架構(gòu)為x86與ARM架構(gòu)。x86與ARM架構(gòu)的發(fā)展的過(guò)程也伴隨了現(xiàn)代處理器架構(gòu)技術(shù)的不斷發(fā)展成熟,但作為商用的架構(gòu),為了能夠保持架構(gòu)的向后兼容性
2021-06-18 19:41:21
10 月 19 日,2021 云棲大會(huì)上,平頭哥開(kāi)源了玄鐵RISC-V系列處理器,并開(kāi)放了工具及系統(tǒng)軟件。這次的開(kāi)源對(duì)國(guó)內(nèi)的RISC-V生態(tài)圈具有非常重要的意義。關(guān)注了一下這次開(kāi)源發(fā)布的東...
2022-02-28 08:15:04
和低功耗的需求。
可擴(kuò)展性:RISC-V的模塊化設(shè)計(jì)使得其能夠輕松擴(kuò)展到多核處理器,滿足數(shù)據(jù)中心和云計(jì)算領(lǐng)域?qū)Υ笠?guī)模并行計(jì)算的需求。
6. 教育和研究
開(kāi)放性和協(xié)作性:RISC-V的開(kāi)放性和協(xié)作性允許
2024-07-29 17:16:18
,屆時(shí)我國(guó)企業(yè)有望在全球RISC-V新生態(tài)中取得領(lǐng)先優(yōu)勢(shì),打通芯片領(lǐng)域國(guó)內(nèi)國(guó)外雙循環(huán),實(shí)現(xiàn)我國(guó)高端處理器芯片產(chǎn)業(yè)自立自強(qiáng)。
芯來(lái)科技也是國(guó)內(nèi)較早參與RISC-V CPU IP核研發(fā)的創(chuàng)業(yè)公司
2023-05-30 14:11:59
長(zhǎng)時(shí)間運(yùn)行或電池供電的設(shè)備尤為重要。
高性能 :
盡管RISC-V架構(gòu)以低功耗著稱,但其高性能也不容忽視。通過(guò)優(yōu)化指令集和處理器設(shè)計(jì),RISC-V可以在處理復(fù)雜的人工智能圖像處理任務(wù)時(shí)表現(xiàn)出色。
三
2024-09-28 11:00:52
所創(chuàng)造過(guò)的輝煌。 和Sparc處理器相比,Intel的386處理器基于CISC技術(shù),傳統(tǒng)的X86指令不僅長(zhǎng)度較長(zhǎng),且長(zhǎng)短不一?! 【烤故?b class="flag-6" style="color: red">采用全新的RISC架構(gòu),還是走兼容+改進(jìn)的技術(shù)道路?Intel
2023-03-30 16:34:57
,便可以生成當(dāng)前硬件條件下的最佳代碼。 RISC-V誕生的背景 ISA霸權(quán) 微處理器的開(kāi)放指令集有望重塑計(jì)算,并引入新的、更強(qiáng)大的功能。 現(xiàn)代計(jì)算機(jī)依靠許多元件來(lái)提供高速和高性能,但是很少
2023-03-30 16:40:41
邏輯、算術(shù)等運(yùn)算,CPU只處理寄存器中的數(shù)據(jù)。同時(shí)由于這個(gè)原因,包括ARM在內(nèi)的很多RISC架構(gòu)處理器都有很多寄存器來(lái)存放指令及數(shù)據(jù)。為了方便指令的解碼,雖然ARM處理器不是單周期指令,但是其絕大多數(shù)
2021-04-25 09:13:19
HPM5E31IGN單核 32 位 RISC-V 處理器在當(dāng)今嵌入式系統(tǒng)領(lǐng)域,RISC-V架構(gòu)正以開(kāi)源、靈活和高性價(jià)比的優(yōu)勢(shì)快速崛起。HPM5E31IGN作為先楫半導(dǎo)體的一款單核32位RISC-V
2025-05-29 09:23:16
去年破產(chǎn),并于上周以一個(gè)新名稱出現(xiàn):其收購(gòu)的技術(shù)MIPS。向新的MIPS打個(gè)招呼。 MIPS處理器體系結(jié)構(gòu)的開(kāi)發(fā)現(xiàn)已停止,MIPS(該公司)將開(kāi)始制造基于RISC-V的芯片。這是業(yè)務(wù)模式的完全改變,而
2021-03-09 19:30:07
的處理器指令集,是構(gòu)建芯片生態(tài)和發(fā)展芯片技術(shù)的核心部分,其重要性不言而喻。在此背景下,RISC-V有望成為新的選擇。盡管具有通用、開(kāi)放與免費(fèi)的先期優(yōu)勢(shì),但相比已經(jīng)成熟的Arm和Intel x86,國(guó)內(nèi)
2020-11-14 09:26:41
的閃存進(jìn)行交互可能是真正的差異化優(yōu)勢(shì)所在?!睂?nèi)核提供給開(kāi)源社區(qū)可以吸引其他開(kāi)發(fā)者作出貢獻(xiàn),從而完善設(shè)計(jì)。
與此同時(shí),臺(tái)灣公司Andes也推出了幾款RISC-V處理器,現(xiàn)在已經(jīng)有一些客戶采用了其處理器
2024-11-26 20:20:35
RISC-V是一種開(kāi)放式ISA(指令集體系結(jié)構(gòu)),為處理器體系結(jié)構(gòu)的創(chuàng)新開(kāi)創(chuàng)了新紀(jì)元。RISC-V基金會(huì)由325多家成員公司組成。這是該技術(shù)的主要優(yōu)勢(shì)。軟件架構(gòu)師/固件工程師/軟件開(kāi)發(fā)
2020-07-27 17:38:30
并不多,也就是晚上下班后和周末玩玩,自己照著芯片手冊(cè)寫了幾個(gè)例程在板子上跑跑而已。再后來(lái)發(fā)現(xiàn)網(wǎng)上已經(jīng)有如何設(shè)計(jì)RISC-V處理器的書籍賣了,并且這個(gè)處理器是開(kāi)源的,于是果斷買了一本來(lái)閱讀并瀏覽了它的開(kāi)源
2022-08-22 18:25:55
都是跨平臺(tái)、輕量級(jí)的工具。iverilog用來(lái)編譯verilog代碼,gtkwave用來(lái)查看波形。驗(yàn)證一個(gè)處理器,首先是能跑通各個(gè)指令,RISC-V官方提供了指令兼容性測(cè)試程序,這些程序是用匯
2022-08-23 15:05:44
RISC-V的軟件生態(tài)快速推出市場(chǎng)。研發(fā)新的開(kāi)源處理器項(xiàng)目,設(shè)定開(kāi)源主線,獲得更多技術(shù)和生態(tài)上的優(yōu)勢(shì),對(duì)提升國(guó)內(nèi)RISC-V各企業(yè)在國(guó)際RISC-V產(chǎn)業(yè)界的話語(yǔ)權(quán)和主導(dǎo)權(quán),至關(guān)重要[6]。五、引用及參考材料[1] RISC-V董事長(zhǎng)攤牌了: RISC-V不是開(kāi)源處理器;
2020-06-22 16:47:55
電子、醫(yī)療設(shè)備等領(lǐng)域,對(duì)處理器的可靠性、實(shí)時(shí)性和低功耗有較高要求。RISC-V芯片通過(guò)提供豐富的外設(shè)接口和高效的指令集,滿足了嵌入式系統(tǒng)的多樣化需求。同時(shí),其開(kāi)源特性降低了開(kāi)發(fā)成本,加速了產(chǎn)品上市時(shí)間
2025-01-29 08:38:00
,并涌現(xiàn)了眾多開(kāi)源處理器及SoC采用RISC-V架構(gòu),這些處理器既有標(biāo)量處理器,也有超標(biāo)量處理器,既有單核處理器,也有多核處理器,本文接下來(lái)將簡(jiǎn)單介紹RISC-V架構(gòu)的基本設(shè)計(jì),隨后將詳細(xì)描述目前采用
2020-07-27 18:09:27
開(kāi)發(fā)出商用的RISC-V處理器還需要哪些開(kāi)發(fā)工具和環(huán)境?
處理器是軟硬件的交匯點(diǎn),所以必須有完善的編譯器、開(kāi)發(fā)工具和軟件開(kāi)發(fā)環(huán)境(IDE),處理器內(nèi)核才能夠被用戶順利使用起來(lái)。目前RISC-V具有
2023-11-18 06:05:15
使用,同時(shí)也容許企業(yè)添加自有指令集拓展而不必開(kāi)放共享以實(shí)現(xiàn)差異化發(fā)展。 架構(gòu)簡(jiǎn)單 RISC-V架構(gòu)秉承簡(jiǎn)單的設(shè)計(jì)哲學(xué)。體現(xiàn)為: 在處理器領(lǐng)域,主流的架構(gòu)為x86與ARM架構(gòu)。x86與ARM架構(gòu)的發(fā)展的過(guò)程
2023-03-19 10:52:16
協(xié)處理器進(jìn)行g(shù)pio操作,執(zhí)行完成后 ULP RISC-V 協(xié)處理器退出,等待下一個(gè)ULP喚醒周期。可當(dāng)在主MCU程序中使能 esp_sleep_enable_ulp_wakeup() 函數(shù)后,每當(dāng)
2023-02-09 06:52:26
和靈活性使其適用于各種應(yīng)用場(chǎng)景,包括嵌入式系統(tǒng)、移動(dòng)設(shè)備、服務(wù)器、高性能計(jì)算等領(lǐng)域。隨著RISC-V生態(tài)系統(tǒng)的不斷發(fā)展壯大,RISC-V將在更多領(lǐng)域展現(xiàn)出其優(yōu)勢(shì)。
ARM雖然也在這些領(lǐng)域有所應(yīng)用,但
2024-06-27 08:45:28
收授權(quán)費(fèi)了,其價(jià)格也不低。RISC-V的流行對(duì)ARM來(lái)說(shuō)就很尷尬了。傳統(tǒng)的處理器IP公司,ARM還能通過(guò)商業(yè)運(yùn)營(yíng)擴(kuò)大自己的優(yōu)勢(shì),獲取更大市場(chǎng)份額。RISC-V與其說(shuō)是一種指令集,不如說(shuō)是一種宗教。這種
2018-09-11 17:44:01
關(guān)于國(guó)產(chǎn)異構(gòu)雙核RISC-V+FPGA處理器AG32VF407的具體優(yōu)勢(shì)和應(yīng)用場(chǎng)景淺談如下:
優(yōu)勢(shì)
異構(gòu)計(jì)算能力 :
異構(gòu)雙核設(shè)計(jì)結(jié)合了RISC-V的高效指令集和FPGA的靈活可編程性,能夠針對(duì)特定
2024-08-31 08:32:42
, 64位Linux兼容版U2,U7處理器。并著手于簡(jiǎn)化芯片設(shè)計(jì)領(lǐng)域的技術(shù)鴻溝,提供云端的模塊化設(shè)計(jì)和驗(yàn)證程序。SIFIVE目前也是RISC-V領(lǐng)域產(chǎn)品系列最全,技術(shù)相對(duì)領(lǐng)先的公司。其它芯片設(shè)計(jì)公司
2020-08-02 11:50:33
如題,現(xiàn)在risc-v發(fā)展的如此迅猛,不知道這些處理器主要應(yīng)用在哪些行業(yè)比較多呢?
2023-12-09 18:37:01
我在ULP RISC-V協(xié)處理器的例程中,沒(méi)有發(fā)現(xiàn)有對(duì)ADC的操作,請(qǐng)問(wèn)RISC-V協(xié)處理器目前還不支持嗎?使用的IDF版本為4.4.2。我想在ULP模式下,通過(guò)ADC來(lái)讀取外部器件的數(shù)據(jù)。
2023-02-13 06:34:36
我在ULP RISC-V協(xié)處理器的例程中,沒(méi)有發(fā)現(xiàn)有對(duì)ADC的操作,請(qǐng)問(wèn)RISC-V協(xié)處理器目前還不支持嗎?使用的IDF版本為4.4.2。我想在ULP模式下,通過(guò)ADC來(lái)讀取外部器件的數(shù)據(jù)。
2023-03-06 06:33:44
開(kāi)發(fā)的一種開(kāi)放、免費(fèi)且可定制的指令集架構(gòu),其目標(biāo)是為各種應(yīng)用提供高效、靈活的計(jì)算能力。玄鐵處理器是由平頭哥開(kāi)發(fā)的一種高性能、低功耗的處理器,其基于RISC-V架構(gòu),并采用了自主研發(fā)的多核技術(shù)
2023-04-12 11:16:58
面臨應(yīng)用碎片化、開(kāi)發(fā)效率低、軟硬件適配難等問(wèn)題,軟硬件生態(tài)尚未成熟。玄鐵RISC-V系列處理器采用自研技術(shù),覆蓋從低功耗到高性能的各類場(chǎng)景,支持AliOS、FreeRTOS、RT-Thread
2021-10-20 14:09:00
https://github.com/JiaoXianjun/XiangShan談到RISC-V,應(yīng)該都會(huì)想到香山處理器。其經(jīng)歷了幾代的演進(jìn),性能越來(lái)越高。采用Chisel Rocketchip框架,能夠方便的定制屬于你的RISC-V處理器。對(duì)此,你有什么看法?
2023-04-14 15:51:59
自從UltraSoC去年發(fā)布其RISC-V跟蹤解決方案后,吸引了更多的處理器供應(yīng)商,在眾多企業(yè)的合作下,各方面的系統(tǒng)都有了很大的進(jìn)展。據(jù)報(bào)道,近日UltraSoC宣布界首款RISC-V處理器跟蹤IP產(chǎn)品開(kāi)始全面供貨。
2018-02-03 11:01:06
1216 晶心科技今天在其共同主持的RISC-V臺(tái)灣地區(qū)研討會(huì)上首度公開(kāi)其32位A25MP和64位AX25MP RISC-V多核心處理器。
2019-05-23 09:25:20
3251 領(lǐng)先的嵌入式分析技術(shù)開(kāi)發(fā)商UltraSoC日前宣布:其RISC-V處理器跟蹤解決方案開(kāi)始全面供貨,這是業(yè)界首款商用RISC-V處理器跟蹤IP產(chǎn)品,也是RISC-V生態(tài)系統(tǒng)中關(guān)鍵的推動(dòng)性技術(shù)。
2019-12-05 14:24:31
1120 大型技術(shù)公司已開(kāi)始涉足RISC-V,該技術(shù)以免費(fèi)標(biāo)準(zhǔn)代替了芯片設(shè)計(jì)過(guò)程中的關(guān)鍵專有技術(shù)。盡管RISC-V還處于初期階段,但利用RISC-V卻可能會(huì)創(chuàng)造出一批新的處理器,這些處理器可以與英特爾的產(chǎn)品進(jìn)行競(jìng)爭(zhēng),還可以削弱Arm的授權(quán)業(yè)務(wù)。
2020-02-20 16:57:29
3615 隨著這些年的發(fā)展,RISC-V的受重視程度與與日俱增。這主要因?yàn)樗敲赓M(fèi)的、靈活的,并且速度很快。這使RISC-V成為許多開(kāi)發(fā)人員的安全便捷選擇。但是您會(huì)認(rèn)為RISC-V是通用RISC處理器還是定制的隨心所欲處理器?
2020-11-17 16:11:56
4207 芯來(lái)科技為方便客戶進(jìn)行基于鴻蒙生態(tài)的RISC-V軟件開(kāi)發(fā),在Nuclei RISC-V 32位處理器上移植并適配了鴻蒙LiteOS-M內(nèi)核。 目前該內(nèi)核已可支持Nuclei Demo SoC
2021-04-09 15:20:01
5795 
在risc-v峰會(huì)上由廈門半導(dǎo)體投資集團(tuán)有限公司的王旭給我們介紹了基于RISC-V指令集的Egret系列處理器,分別從特性、應(yīng)用場(chǎng)景、優(yōu)勢(shì)等幾個(gè)方面對(duì)這個(gè)系列的處理器進(jìn)行了詳細(xì)的展現(xiàn)。
2021-06-22 15:36:14
2699 
首屆risc-v峰會(huì)在上海正式舉辦,以下內(nèi)容是賽昉科技天樞項(xiàng)目的介紹,分別從微架構(gòu)、應(yīng)用場(chǎng)景以及典型用法幾個(gè)方面分析這款高性能RISC-V處理器。
2021-06-22 17:36:34
3855 
IAR Systems專業(yè)的開(kāi)發(fā)工具IAR Embedded Workbench for RISC-V現(xiàn)已能夠支持Codasip的低功耗嵌入式處理器。
2021-12-02 13:46:59
1732 芯來(lái)科技將正式采用芯華章自主研發(fā)的新一代智能驗(yàn)證系統(tǒng)穹景 (GalaxPSS)及數(shù)字仿真器穹鼎 (GalaxSim)等系列EDA驗(yàn)證產(chǎn)品,加速新一代復(fù)雜RISC-V處理器IP的設(shè)計(jì)研發(fā)。
2022-03-03 10:32:25
2269 RISC-V是這兩年才開(kāi)始迅速發(fā)展的,因此關(guān)于RISC-V的學(xué)習(xí)參考資料目前還很少,特別是適合入門的資料,因此學(xué)習(xí)起來(lái)進(jìn)度很緩慢,于是萌生了自己從零開(kāi)始寫RISC-V處理器核的想法。 本人是一名FPGA小白,為了快速入門、深入掌握RISC-V,我開(kāi)始了學(xué)習(xí)FPGA和verilog的"艱難&am
2022-03-17 09:46:39
116 Imperas 產(chǎn)品組合以及來(lái)自快速發(fā)展的 RISC-V 生態(tài)系統(tǒng)的其他工具,為您今天開(kāi)始自己的開(kāi)放式處理器設(shè)計(jì)提供了足夠的資源。
2022-06-01 10:00:27
2296 
Codasip 已在其 DV 測(cè)試平臺(tái)中包含 Imperas 黃金參考模型,以確保有效的驗(yàn)證流程能夠適應(yīng)各種靈活的功能和選項(xiàng),同時(shí)在未來(lái)內(nèi)核的整個(gè)路線圖中進(jìn)行擴(kuò)展,以實(shí)現(xiàn)對(duì)功能質(zhì)量的嚴(yán)格確認(rèn)。
2022-06-01 10:11:36
1425 為了保護(hù) IoT 應(yīng)用程序,PUFsecurity 利用芯片指紋技術(shù)來(lái)強(qiáng)化信任根,并開(kāi)發(fā)了 PUFiot,這是一種具有廣泛安全邊界的安全協(xié)處理器,可以輕松集成到安全的 RISC-V 系統(tǒng)中。
2022-06-01 11:06:19
4279 
功能支持Codasip的RISC-V處理器。在固件加載到Codasip處理器上時(shí),Veridify的安全算法就會(huì)對(duì)其進(jìn)行驗(yàn)證,以使RISC-V開(kāi)發(fā)人員確信嵌入式系統(tǒng)是安全可用的。 Veridify的安全
2022-07-06 16:06:07
1361 德國(guó)慕尼黑 , 2022 年 8 月 31 日 – 處理器設(shè)計(jì)自動(dòng)化和可定制RISC-V處理器知識(shí)產(chǎn)權(quán)(IP)的領(lǐng)導(dǎo)者Codasip日前宣布,將通過(guò) Intel ò Pathfinder
2022-09-02 15:36:02
658 
該計(jì)劃的開(kāi)展也不只是英特爾一家來(lái)推動(dòng),英特爾還找了一批RISC-V生態(tài)伙伴來(lái)加入這個(gè)計(jì)劃,比如SiFive、晶心科技、Codasip、MIPS、Cadence、Imperas和意法半導(dǎo)體等,他們都會(huì)為這個(gè)計(jì)劃提供自己的解決方案。
2022-09-05 09:28:39
1693 可定制RISC-V處理器知識(shí)產(chǎn)權(quán)(IP)的領(lǐng)導(dǎo)者Codasip日前宣布:已任命胡征宇(Julian Hu)為該公司大中華區(qū)總經(jīng)理,以進(jìn)一步滿足區(qū)域內(nèi)客戶對(duì)可定制RISC-V處理器的強(qiáng)勁需求,并通過(guò)更完善的技術(shù)支持組織架構(gòu)來(lái)助力本地區(qū)客戶取得成功。
2022-10-20 09:43:49
1410 SiliconArts光線追蹤解決方案將采用Codasip的RISC-V處理器IP。Codasip Studio工具將支持客戶為其圖形應(yīng)用實(shí)現(xiàn)高度優(yōu)化。
2022-11-04 12:06:14
827 展開(kāi)新的合作,共同加速基于SiFive RISC-V處理器的SoC設(shè)計(jì)和驗(yàn)證?;谠摵献?,雙方客戶可采用新思科技Fusion QuickStart設(shè)計(jì)實(shí)現(xiàn)套件(QIKs),以優(yōu)化SiFive
2022-11-09 18:33:37
1646 “ Codasip通過(guò)收購(gòu)Cerberus增強(qiáng)RISC-V的安全性能,而業(yè)界需要對(duì)RISC-V的安全性足夠重視 ” 2022年11月,德國(guó)慕尼黑 - 處理器設(shè)計(jì)自動(dòng)化和可定制RISC-V處理器
2022-11-12 09:15:31
1005 Codasip通過(guò)收購(gòu)Cerberus增強(qiáng)RISC-V處理器設(shè)計(jì)的安全性 RISC-V的安全性問(wèn)題需要得到高度重視 德國(guó)慕尼黑市,2022年11月 - 處理器設(shè)計(jì)自動(dòng)化和RISC-V處理器硅知識(shí)產(chǎn)權(quán)
2022-11-16 19:37:05
843 Codasip成立Codasip實(shí)驗(yàn)室以加速行業(yè)前沿技術(shù)的開(kāi)發(fā)和應(yīng)用 日前處理器設(shè)計(jì)自動(dòng)化和RISC-V處理器IP的領(lǐng)導(dǎo)者Codasip宣布成立Codasip實(shí)驗(yàn)室(Codasip Labs)。作為
2022-12-09 18:23:01
4372 在業(yè)界屢獲獎(jiǎng)項(xiàng)的Codasip L31是一個(gè)小型、高效的32位嵌入式RISC-V處理器核,針對(duì)低功耗的AI/ML應(yīng)用,如物聯(lián)網(wǎng)邊緣設(shè)備等。憑借3級(jí)流水線、32個(gè)通用寄存器以及對(duì)谷歌
2023-02-28 10:45:30
1090 處理器驗(yàn)證是一個(gè)全新的領(lǐng)域。我們知道 Arm 和 Intel 對(duì)處理器質(zhì)量的期望設(shè)置了很高的標(biāo)準(zhǔn)。在 RISC-V 中,我們必須嘗試并遵循這一點(diǎn)。
2023-03-22 15:19:32
1002 RISC-V是一個(gè)模塊化的指令集架構(gòu),可以為其開(kāi)發(fā)一個(gè)架構(gòu)測(cè)試套件。它被用于基于仿真的驗(yàn)證,以驗(yàn)證一個(gè)處理器的實(shí)現(xiàn)。
2023-04-17 14:54:11
1016 這種靈活性對(duì)于處理器IP來(lái)說(shuō)雖然不太常見(jiàn),但是可以使用Codasip IP來(lái)實(shí)現(xiàn)。所有的Codasip RISC-V內(nèi)核都是用一種叫做CodAL的高級(jí)語(yǔ)言設(shè)計(jì)的,并且可以用Codasip
2023-05-31 15:25:25
1709 
轉(zhuǎn)型RISC-V,大家才發(fā)現(xiàn)處理器驗(yàn)證絕非易事。新標(biāo)準(zhǔn)由于其新穎和靈活性而帶來(lái)的新功能會(huì)在無(wú)意中產(chǎn)生規(guī)范和設(shè)計(jì)漏洞,因此處理器驗(yàn)證是處理器開(kāi)發(fā)過(guò)程中一項(xiàng)非常重要的環(huán)節(jié)。
2023-06-01 09:07:01
1193 
隨著RISC-V處理器的快速發(fā)展,如何保證其正確性成為了一個(gè)重要的問(wèn)題。傳統(tǒng)的測(cè)試方法只能覆蓋一部分錯(cuò)誤情況,而且無(wú)法完全保證處理器的正確性。因此,基于形式驗(yàn)證的方法成為了一個(gè)非常有前途的方法,可以更加全面地驗(yàn)證處理器的正確性。本文將介紹一種基于形式驗(yàn)證的高效RISC-V處理器驗(yàn)證方法。
2023-06-02 10:35:17
2127 的IP來(lái)加速和簡(jiǎn)化其設(shè)計(jì)項(xiàng)目。 Codasip的系列RISC-V處理器可以通過(guò)使用功能強(qiáng)大的Codasip Studio處理器設(shè)計(jì)自動(dòng)化工具進(jìn)行
2023-07-03 16:13:04
1320 在本文中,我們將以西門子EDA處理器驗(yàn)證應(yīng)用程序?yàn)槔Y(jié)合Codasip L31這款廣受歡迎的RISC-V處理器IP提供的特性,來(lái)介紹一種利用先進(jìn)的EDA工具,在實(shí)際設(shè)計(jì)工作中對(duì)處理器進(jìn)行驗(yàn)證的具體方法。
2023-07-10 10:28:41
1129 
RISC-V的開(kāi)放性允許定制和擴(kuò)展基于 RISC-V 內(nèi)核的架構(gòu)和微架構(gòu),以滿足特定需求。這種對(duì)設(shè)計(jì)自由的渴望也正在將驗(yàn)證部分的職責(zé)轉(zhuǎn)移到不斷壯大的開(kāi)發(fā)人員社群。然而,隨著越來(lái)越多的企業(yè)和開(kāi)發(fā)人員轉(zhuǎn)型RISC-V,大家才發(fā)現(xiàn)處理器驗(yàn)證絕非易事。
2023-07-10 09:42:08
1469 
芯來(lái)科技作為一家專注于RISC-V開(kāi)放架構(gòu)CPU IP及相關(guān)解決方案的公司, 一直在功能安全處理器領(lǐng)域開(kāi)展前瞻性布局。通過(guò)近2年的協(xié)同努力, 芯來(lái)NA系列CPU IP(NA900和NA300) 近日
2023-08-18 08:10:03
2818 
RISC-V定制計(jì)算領(lǐng)域的領(lǐng)導(dǎo)者Codasip?宣布:公司現(xiàn)在可為其定制RISC-V處理器內(nèi)核提供Tessent? Enhanced Trace Encoder增強(qiáng)型追蹤編碼器解決方案,該方案
2023-09-12 09:03:25
1056 RISC-V定制計(jì)算領(lǐng)域領(lǐng)導(dǎo)者 Codasip 今天宣布推出全新高度可配置的RISC-V基準(zhǔn)處理器系列,旨在實(shí)現(xiàn)無(wú)限創(chuàng)新。該"700家族系列"包括應(yīng)用和嵌入式處理器內(nèi)核。700
2023-10-18 10:03:55
1297 2023年10月19日, 思爾芯(S2C) 宣布 北京開(kāi)源芯片研究院(簡(jiǎn)稱“開(kāi)芯院”) 在其歷代“香山” RISC-V 處理器開(kāi)發(fā)中采用了思爾芯的 芯神瞳 VU19P 原型驗(yàn)證系統(tǒng)
2023-10-24 16:28:17
1500 2023年10月19日,思爾芯(S2C)宣布北京開(kāi)源芯片研究院(簡(jiǎn)稱“開(kāi)芯院”)在其歷代“香山”RISC-V處理器開(kāi)發(fā)中采用了思爾芯的芯神瞳VU19P原型驗(yàn)證系統(tǒng),不僅加速了產(chǎn)品迭代,還助力多家企業(yè)
2023-10-25 08:24:04
1099 
移動(dòng)和物聯(lián)網(wǎng)。10月高通聯(lián)合谷歌開(kāi)發(fā)基于RISC-V架構(gòu)的Snapdragon Wear芯片,用于下一代Wear OS手表。RISC-V應(yīng)用在巨頭們的引領(lǐng)下加速發(fā)展。 ? 總部位于歐洲的Codasip公司是RISC-V行業(yè)先鋒企業(yè),主要提供IP核和設(shè)計(jì)工具,從而形成整體解決方案支持客戶做定制化的處理器
2023-11-29 10:40:17
2253 
Imperas擁有的虛擬軟件模擬技術(shù)廣泛拓展至 RISC-V領(lǐng)域,為整個(gè)產(chǎn)業(yè)鏈帶來(lái)便利。2018年,該公司推出的 riscvOVPsim成為首款免費(fèi) RISC-V指令集模擬器,便于工程師們單核RISC-V CPU建模與仿真,無(wú)需實(shí)體硬件與相應(yīng)的測(cè)試。
2023-12-27 09:57:24
1121 本土RISC-V CPU IP領(lǐng)軍企業(yè)——芯來(lái)科技正式發(fā)布基于RISC-V處理器的HSM子系統(tǒng)解決方案,提供專業(yè)有效的信息安全保護(hù)以及加解密功能。
2024-03-11 11:01:21
2700 
FPGA(現(xiàn)場(chǎng)可編程門陣列)和RISC-V處理器在多個(gè)方面存在顯著的區(qū)別。
2024-03-27 14:21:11
2498 專注于加速數(shù)據(jù)分析和生成式AI工作負(fù)載的RISC-V主要會(huì)員公司Rivos與32/64位RISC-V處理器內(nèi)核的領(lǐng)先供貨商、RISC-V創(chuàng)始會(huì)員Andes晶心科技,宣布Rivos已獲得Andes晶心NX45 RISC-V處理器的授權(quán),用于其產(chǎn)品中的關(guān)鍵控制功能。
2024-12-04 10:37:17
1245 RISC-V International 的創(chuàng)始高級(jí)會(huì)員,今天宣布推出其領(lǐng)先行業(yè)的AndesCore D45-SE功能安全 RISC-V 處理器,該處理器以獲得 ISO 26262 ASIL-D(汽車安全完整性 D 級(jí))認(rèn)證為目的。
2024-12-26 10:54:03
1617
評(píng)論