91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

電子發(fā)燒友App

硬聲App

掃碼添加小助手

加入工程師交流群

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA/ASIC技術(shù)>用FPGA+DSP實(shí)現(xiàn)HDLC(高級(jí)數(shù)據(jù)鏈路控制)功能

用FPGA+DSP實(shí)現(xiàn)HDLC(高級(jí)數(shù)據(jù)鏈路控制)功能

收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦
熱點(diǎn)推薦

FPGA+DSP/ARM架構(gòu)開發(fā)與應(yīng)用

自中高端FPGA技術(shù)成熟以來,FPGA+DSP/ARM架構(gòu)的硬件設(shè)計(jì)在眾多工業(yè)領(lǐng)域得到廣泛應(yīng)用。例如無線通信、圖像處理、工業(yè)控制、儀器測(cè)量等。
2025-10-15 10:39:023930

FPGA+DSP;FPGA+ARM硬件設(shè)計(jì)

本人剛?cè)腴TFPGA,不知道如何實(shí)現(xiàn)FPGA+DSPFPGA+ARM接口設(shè)計(jì),網(wǎng)上查詢有的說FPGA+DSP可以通過EMIF,IP核實(shí)現(xiàn),FPGA+ARM可以通過SPI,有沒有具體硬件參考的?
2016-08-27 11:30:26

FPGA+DSP導(dǎo)引頭信號(hào)處理中的FPGA技術(shù)該怎么實(shí)現(xiàn)?

,生命周期縮短。實(shí)現(xiàn)功能強(qiáng)、性能指標(biāo)高、抗干擾能力強(qiáng)、工作穩(wěn)定可靠、體積小、功耗低、結(jié)構(gòu)緊湊合理符合彈載要求的導(dǎo)引頭信號(hào)處理器已經(jīng)勢(shì)在必行。過去單一采用DSP處理器搭建信號(hào)處理器已經(jīng)不能滿足要求
2019-08-30 06:31:29

FPGADSP的區(qū)別

發(fā)揮更大的功能應(yīng)用。除此之外,FPGA實(shí)現(xiàn)ASIC的前期的設(shè)計(jì)驗(yàn)證,FPGA實(shí)現(xiàn)DSP功能,實(shí)現(xiàn)CPU的功能,MCU的功能,內(nèi)存控制器,用于工業(yè)的PWM,SVPWM,Clarke,Park的正
2019-05-07 01:28:40

FPGADSP的高速通信接口設(shè)計(jì)與實(shí)現(xiàn)

和比較,并給出了FPGA與這兩種DSP芯片進(jìn)行路口通倍的具體方法。在FPGA內(nèi)部實(shí)現(xiàn)DSP路口的設(shè)計(jì),同時(shí)給出了DSP進(jìn)行路口通信的具體設(shè)置方法。由于實(shí)時(shí)處理中數(shù)據(jù)的重發(fā)會(huì)嚴(yán)重影響處理的實(shí)時(shí)性
2019-06-19 05:00:08

FPGADSP的高速通信接口設(shè)計(jì)與實(shí)現(xiàn)

和比較,并給出了FPGA與這兩種DSP芯片進(jìn)行路口通倍的具體方法。在FPGA內(nèi)部實(shí)現(xiàn)DSP路口的設(shè)計(jì),同時(shí)給出了DSP進(jìn)行路口通信的具體設(shè)置方法。由于實(shí)時(shí)處理中數(shù)據(jù)的重發(fā)會(huì)嚴(yán)重影響處理的實(shí)時(shí)性,故
2018-12-04 10:39:29

HDLCDSPFPGA實(shí)現(xiàn)

高級(jí)數(shù)據(jù)鏈控制HDLC廣泛應(yīng)用于數(shù)據(jù)通信領(lǐng)域,是確保數(shù)據(jù)信息可靠互通的重要技術(shù)。實(shí)施HDLC的一般方法通常是采用ASIC器件或軟件編程等。HDLC的ASIC芯片使用簡易,功能針對(duì)性強(qiáng),性能可靠
2011-03-17 10:23:56

fpga+dsp 4ad采集系統(tǒng),you嘗,rapidio pcie ddr3 各種高速外圍接口 代碼有償。qq2715957785

fpga+dsp 4ad采集系統(tǒng),you嘗,rapidio pcieddr3 各種高速外圍接口 代碼有償。qq2715957785
2018-02-24 08:34:21

FPGA實(shí)現(xiàn)DSP局部總線與VME總線接口設(shè)計(jì)

領(lǐng)域。本文基于雷達(dá)實(shí)時(shí)信號(hào)處理的需要,FPGA實(shí)現(xiàn)了多DSP信號(hào)處理模板局部總線和基于標(biāo)準(zhǔn)VME總線的計(jì)算機(jī)進(jìn)行通信的接口設(shè)計(jì)。 2 VME總線的功能特點(diǎn)VME總線系統(tǒng)的功能結(jié)構(gòu)可以分為4類:數(shù)據(jù)
2019-04-22 07:00:07

高級(jí)數(shù)據(jù)鏈控制的操作方式是什么?

  高級(jí)數(shù)據(jù)鏈控制涉及三種類型的站,即主站、從站和復(fù)合站。  主站的主要功能是發(fā)送命令(包括數(shù)據(jù)信息)幀、接收響應(yīng)幀,并負(fù)責(zé)對(duì)整個(gè)控制系統(tǒng)的初啟、流程的控制、差錯(cuò)檢測(cè)或恢復(fù)等。
2019-11-01 09:10:17

CMSIS的DSP庫提供了一類高級(jí)數(shù)學(xué)處理功能

STM32F429之使用FPU和DSPCMSIS的DSP庫提供了一類高級(jí)數(shù)學(xué)處理功能,包括:Basic math functionsFast math functionsComplex math
2021-08-04 08:54:27

Matlab仿真1090ES數(shù)據(jù)鏈

本帖最后由 sy9576 于 2013-4-16 22:00 編輯 如題如題,求助各位大俠,如何在Matlab編程下仿真出1090ES數(shù)據(jù)鏈波形?{:16:}
2013-04-16 21:57:41

TLP的數(shù)據(jù)鏈路層組成與操作

Buffer保存的所有報(bào)文,當(dāng)處于DL INIT狀態(tài)時(shí),向事務(wù)層發(fā)送DL DOWN狀態(tài)信息 ?。?)、DL Init:物理層通知數(shù)據(jù)鏈路層當(dāng)前PCIe可用,此時(shí)數(shù)據(jù)鏈路層需要首先初始化VC0的流量控制
2021-01-08 17:25:23

什么是基于PCI-9846武器數(shù)據(jù)鏈測(cè)試技術(shù)?

其他單元的仿真測(cè)試提供配套的功能。ADLINK公司PCI-9846高分辨率高速數(shù)據(jù)采集卡在武器數(shù)據(jù)鏈測(cè)試系統(tǒng)中,以其寬動(dòng)態(tài)范圍、板載512MB內(nèi)存及不受PCI總線速率限制的突出特點(diǎn),助力武器數(shù)據(jù)鏈測(cè)試
2019-08-29 06:47:59

在數(shù)字處理中是FPGA好還是DSP

,數(shù)字信號(hào)處理與數(shù)字圖像處理沒有太大區(qū)別),就意味著可以FPGA做硬件設(shè)計(jì)來實(shí)現(xiàn)DSP芯片的功能,當(dāng)然,相比較專業(yè)的DSP芯片 成本太高,因此你也沒必要選擇FPGA+DSP,就選擇DSP芯片,算法...
2021-07-28 09:16:02

基于FPGA+DSP的圖像處理系統(tǒng)待如何去設(shè)計(jì)?

圖像數(shù)據(jù)處理的工作原理是什么?基于FPGA+DSP的圖像處理系統(tǒng)待如何去設(shè)計(jì)?
2021-06-02 06:54:28

基于FPGA+DSP的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

基于FPGA+DSP的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
2012-06-27 17:23:53

基于isoSPI數(shù)據(jù)鏈的高可靠性車載電池系統(tǒng)設(shè)計(jì)

isoSPI 數(shù)據(jù)鏈助力實(shí)現(xiàn)高可靠性車載電池系統(tǒng)
2019-09-02 14:23:53

如何利用FPGA+DSP導(dǎo)引頭信號(hào)處理?

,生命周期縮短。實(shí)現(xiàn)功能強(qiáng)、性能指標(biāo)高、抗干擾能力強(qiáng)、工作穩(wěn)定可靠、體積小、功耗低、結(jié)構(gòu)緊湊合理符合彈載要求的導(dǎo)引頭信號(hào)處理器已經(jīng)勢(shì)在必行。過去單一采用DSP處理器搭建信號(hào)處理器已經(jīng)不能滿足要求.FPGA+DSP的導(dǎo)引頭信號(hào)處理結(jié)構(gòu)成為當(dāng)前以及未來一段時(shí)間的主流。
2019-11-06 08:34:27

如何利用Simulink進(jìn)行猝發(fā)通信系統(tǒng)數(shù)據(jù)鏈系統(tǒng)仿真設(shè)計(jì)?

未來戰(zhàn)場(chǎng)必是網(wǎng)絡(luò)中心戰(zhàn)格局下的系統(tǒng)一體化作戰(zhàn),用于制導(dǎo)的武器數(shù)據(jù)鏈是其中重要一環(huán)。通常武器數(shù)據(jù)鏈用于傳輸目標(biāo)信息,信息量小,但要求信息傳輸必須可靠,同時(shí)將來戰(zhàn)場(chǎng)通信處于復(fù)雜的電磁環(huán)境中,要求武器
2019-07-31 07:02:30

實(shí)施HDLC的方法一般有哪些?

HDLC(高級(jí)數(shù)據(jù)鏈控制)廣泛應(yīng)用于數(shù)據(jù)通信領(lǐng)域,是確保數(shù)據(jù)信息可靠互通的重要技術(shù)。實(shí)施HDLC的一般方法通常是采用ASIC器件或軟件編程等。
2019-08-29 07:30:04

怎么利用FPGA+DSP導(dǎo)引頭信號(hào)處理FPGA?

,生命周期縮短。實(shí)現(xiàn)功能強(qiáng)、性能指標(biāo)高、抗干擾能力強(qiáng)、工作穩(wěn)定可靠、體積小、功耗低、結(jié)構(gòu)緊湊合理符合彈載要求的導(dǎo)引頭信號(hào)處理器已經(jīng)勢(shì)在必行。過去單一采用DSP處理器搭建信號(hào)處理器已經(jīng)不能滿足要求.FPGA+DSP的導(dǎo)引頭信號(hào)處理結(jié)構(gòu)成為當(dāng)前以及未來一段時(shí)間的主流。
2019-08-19 06:38:12

怎么設(shè)計(jì)多通道HDLC收發(fā)電路?

HDLC(High Level Date Link Control)協(xié)議是通信領(lǐng)域中應(yīng)用最廣泛的協(xié)議之一,它是面向比特的高級(jí)數(shù)據(jù)鏈路控制規(guī)程,具有差錯(cuò)檢測(cè)功能強(qiáng)大、高效和同步傳輸?shù)奶攸c(diǎn)。目前市場(chǎng)
2019-08-13 08:23:34

怎樣使用ZYNQ內(nèi)部的MAC控制器去實(shí)現(xiàn)數(shù)據(jù)鏈路層功能

GMII主要的接口有哪些?RGMII主要的接口有哪些?如何從GMII接口過渡到RGMII接口呢?怎樣使用ZYNQ內(nèi)部的MAC控制器去實(shí)現(xiàn)數(shù)據(jù)鏈路層功能呢?
2021-10-28 09:16:06

怎樣去證明FPGA+DSP系統(tǒng)中FPGA的關(guān)鍵技術(shù)是存在的?

雖說FPGA+DSP的數(shù)字硬件系統(tǒng)正好結(jié)合了兩者的優(yōu)點(diǎn),但有什么方法去證明FPGA+DSP系統(tǒng)中FPGA的關(guān)鍵技術(shù)是存在的呢?
2021-04-08 06:54:33

找個(gè)FPGA+DSP開發(fā)伙伴。

我想用FPGA+DSP做個(gè)聲相儀,有感興趣的小伙伴嗎?一起開發(fā),在上海最好啦。先做原型機(jī)出來,然后再考慮產(chǎn)品化。私聊:QQ 4010087
2017-04-25 14:53:48

武器數(shù)據(jù)鏈測(cè)試系統(tǒng)是什么組成的?

武器系統(tǒng)其他單元的仿真測(cè)試提供配套的功能。ADLINK公司PCI-9846高分辨率高速數(shù)據(jù)采集卡在武器數(shù)據(jù)鏈測(cè)試系統(tǒng)中,以其寬動(dòng)態(tài)范圍、板載512 MB內(nèi)存及不受PCI總線速率限制的突出特點(diǎn),助力武器數(shù)據(jù)鏈測(cè)試,滿足了并行、動(dòng)態(tài)及仿真測(cè)試等復(fù)雜應(yīng)用需求,成為測(cè)試系統(tǒng)中的技術(shù)亮點(diǎn),提升了測(cè)試技術(shù)水平。
2019-08-23 07:00:27

求一種基于FPGAHDLC協(xié)議編解碼器設(shè)計(jì)方案

本文主要圍繞WTB控制的幀格式進(jìn)行研究。鑒于IEC61375-1標(biāo)準(zhǔn)中規(guī)定的WTB幀數(shù)據(jù)格式與IS03309中定義的HDLC(High Level Data Link Control)格式一致,基帶Manchester-Biphase-L技術(shù)編解碼器現(xiàn)則圍繞HDLC展開。
2021-05-08 06:45:02

高速串行數(shù)據(jù)鏈一致性測(cè)試的難點(diǎn)有哪些,該如何應(yīng)對(duì)?

計(jì)算機(jī)主板上的典型總線結(jié)構(gòu)有什么共同點(diǎn)?高速串行數(shù)據(jù)鏈一致性測(cè)試的難點(diǎn)有哪些,該如何應(yīng)對(duì)?
2021-04-09 06:47:14

計(jì)算機(jī)網(wǎng)絡(luò)數(shù)據(jù)鏈路層

掌握數(shù)據(jù)鏈路層的功能與作用,掌握差錯(cuò)控制的作用和原理,掌握數(shù)據(jù)鏈路層的設(shè)備與組件;理解常用的成幀方式,理解流量控制的作用和原理,理解HDLC協(xié)議的主要內(nèi)容。本
2009-08-05 17:20:120

一種基于FPGA+DSP數(shù)據(jù)采集與處理平臺(tái)

介紹了一種基于FPGA+DSP數(shù)據(jù)采集與處理平臺(tái),給出了系統(tǒng)實(shí)現(xiàn)的總體方案,并闡述了各部分硬件電路的設(shè)計(jì)。重點(diǎn)對(duì)FPGA 內(nèi)部各主要功能模塊做了詳細(xì)闡述,對(duì)各個(gè)模塊的設(shè)計(jì)方法
2009-12-19 15:59:1634

可再配置FPGA實(shí)現(xiàn)DSP功能

可再配置FPGA實(shí)現(xiàn)DSP功能 
2010-07-16 17:56:4310

基于FPGA的多通道HDLC通信系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)

為了滿足某測(cè)控平臺(tái)的設(shè)計(jì)要求,設(shè)計(jì)并實(shí)現(xiàn)了基于FPGA的六通道HDLC并行通信系統(tǒng)。該系統(tǒng)以FPGA為核心,包括FPGA、DSP、485轉(zhuǎn)換接口等部分。給出了系統(tǒng)的電路設(shè)計(jì)、關(guān)鍵模塊及軟件
2010-09-30 16:49:3043

基于FPGA的高速同步HDLC通信控制器設(shè)計(jì)

高級(jí)數(shù)據(jù)鏈控制HDLC協(xié)議是一種面向比特的鏈路層協(xié)議,具有同步傳輸數(shù)據(jù)、冗余度低等特點(diǎn),是在通信領(lǐng)域中應(yīng)用最廣泛的鏈路層協(xié)議之一。提出實(shí)現(xiàn)HDLC通信協(xié)議的主要模塊—
2010-11-26 16:51:0333

WTB網(wǎng)絡(luò)HDLCFPGA中的實(shí)現(xiàn)

在WTB底層協(xié)議的研究中,其基本幀格式與ISO3309的HDLC要求一致,故設(shè)計(jì)了一種基于FPGAHDLC編解碼器。重點(diǎn)介紹了協(xié)議和實(shí)現(xiàn)方法,給出了相應(yīng)的Verilog代碼,通過硬件下載與標(biāo)準(zhǔn)的WTB
2010-12-11 16:07:2526

基于FPGAHDLC轉(zhuǎn)E1傳輸控制器的實(shí)現(xiàn)

摘要:本文介紹了一種FPGA實(shí)現(xiàn)HDLC轉(zhuǎn)E1的協(xié)議控制器,能實(shí)現(xiàn)將速率為N×64Kbps(N=1~124)的HDLC數(shù)據(jù)分接至M(M=1~4)E1信道中傳輸,并允許各路E1的最大時(shí)延為64ms。
2006-03-11 13:16:051784

matlab來實(shí)現(xiàn)fpga功能的設(shè)計(jì)

matlab來實(shí)現(xiàn)fpga功能的設(shè)計(jì) 摘要:System Generator for DSP是Xilinx公司開發(fā)的基于Matlab的DSP開發(fā)工具?熗?時(shí)也是一個(gè)基于FPGA的信號(hào)處理建模和設(shè)計(jì)工具。
2008-01-16 18:10:5411688

數(shù)據(jù)鏈路層的作用

數(shù)據(jù)鏈路層的作用:通過一些數(shù)據(jù)鏈路層協(xié)議和鏈路控制規(guī)程,在不太可靠的物理路上實(shí)現(xiàn)可靠的數(shù)據(jù)傳輸。 “(Link)”和“數(shù)據(jù)鏈”是不
2008-07-22 16:04:017538

DS31256 -256通道、高吞吐率HDLC控制

DS31256 -256通道、高吞吐率HDLC控制器 概述 DS31256是一款256通道高層數(shù)據(jù)鏈控制器(HDLC),
2009-04-21 23:17:111712

HDLC協(xié)議芯片PT7A6525及其在交換機(jī)中的應(yīng)用

HDLC協(xié)議芯片PT7A6525及其在交換機(jī)中的應(yīng)用 摘要 在數(shù)字程控交換機(jī)或網(wǎng)絡(luò)設(shè)計(jì)中,通常采用HDLC高級(jí)數(shù)據(jù)鏈控制協(xié)議。PT7A6525是百利通(Pericom)公司生產(chǎn)的具有2個(gè)完全獨(dú)
2009-05-12 11:38:034512

什么是空地數(shù)據(jù)鏈系統(tǒng)

什么是空地數(shù)據(jù)鏈系統(tǒng)      空地數(shù)據(jù)鏈系統(tǒng)(飛機(jī)通信尋址和報(bào)告系統(tǒng)):ACARS(Aircraft Communication Addressing and Reporting Syste
2009-06-17 07:38:393334

HDLCFPGA實(shí)現(xiàn)方法

摘要: HDLC高級(jí)數(shù)據(jù)鏈控制)的一般實(shí)現(xiàn)方法為采用ASIC器件和軟件編程等。應(yīng)用ASIC器件時(shí)設(shè)計(jì)簡單,但靈活性較差;軟件編程方法靈活,但占用處理器資源多
2009-06-20 13:47:154110

基于FPGA的多通道HDLC收發(fā)電路設(shè)計(jì)

基于FPGA的多通道HDLC收發(fā)電路設(shè)計(jì) HDLC(High Level Date Link Control)協(xié)議是通信領(lǐng)域中應(yīng)用最廣泛的協(xié)議之一,它是面向比特的高級(jí)數(shù)據(jù)鏈路控制規(guī)程,具有差錯(cuò)檢測(cè)功能強(qiáng)大
2009-12-10 10:14:352244

數(shù)據(jù)鏈協(xié)議,數(shù)據(jù)鏈協(xié)議是什么意思

數(shù)據(jù)鏈協(xié)議,數(shù)據(jù)鏈協(xié)議是什么意思 數(shù)據(jù)鏈可以粗略地理解為數(shù)據(jù)通道。物理層要為終端設(shè)備間的數(shù)據(jù)通信提供傳輸媒體及其連接。媒體是
2010-03-18 15:07:56815

高級(jí)數(shù)據(jù)鏈控制(HDLC)是什么意思

高級(jí)數(shù)據(jù)鏈控制(HDLC)是什么意思 高級(jí)數(shù)據(jù)鏈控制HDLC)協(xié)議是基于的一種數(shù)據(jù)鏈路層協(xié)議,促進(jìn)傳送到下一層的數(shù)據(jù)在傳輸過程中能夠準(zhǔn)確
2010-03-18 15:30:241619

數(shù)據(jù)鏈交換,什么是數(shù)據(jù)鏈交換

數(shù)據(jù)鏈交換,什么是數(shù)據(jù)鏈交換 DLSw是在IP(網(wǎng)際協(xié)議)網(wǎng)絡(luò)中封裝IBM SNA(系統(tǒng)網(wǎng)絡(luò)體系結(jié)構(gòu))和NetBIOS通信量以及對(duì)它們進(jìn)行隧道處理的一種標(biāo)準(zhǔn)。
2010-04-06 17:27:481223

基于DSPFPGAHDLC協(xié)議通訊電路設(shè)計(jì)

摘要:為了實(shí)現(xiàn)高速HDLC通訊協(xié)議,設(shè)計(jì)了DSP+FPGA結(jié)構(gòu)的485通訊接口,接口包括DSP、FPGA、485轉(zhuǎn)換等硬件電路,以及DSPFPGA之間的數(shù)據(jù)交換程序和FPGA內(nèi)部狀態(tài)機(jī);其中DSP用于實(shí)現(xiàn)數(shù)據(jù)控制FPGA用于實(shí)現(xiàn)HDLC通訊協(xié)議,DSPFPGA之間采用XINTF方式,通過雙FI
2011-02-25 17:24:3498

FPGA+DSP的紅外圖像數(shù)據(jù)采集與顯示

摘要:在FPGA+DSP構(gòu)建的便件平臺(tái)上,以路口(LINKPORT)通信協(xié)議為根據(jù),實(shí)現(xiàn)紅外圖像數(shù)據(jù)采集與顯示。重點(diǎn)描述紅外圖像數(shù)據(jù)采集與經(jīng)過LINKPORT傳入DSP,圖像壓縮與經(jīng)過LINKPORT傳出DSP以及圖像數(shù)據(jù)緩存與顯示,最后介紹了程序高度過程中的方法。樣機(jī)在實(shí)
2011-03-01 00:11:1289

HDLC通信協(xié)議

數(shù)據(jù)鏈結(jié)構(gòu) 數(shù)據(jù)鏈結(jié)構(gòu)可以分為兩種:點(diǎn)-點(diǎn)和點(diǎn)-多點(diǎn),如圖1所示。圖中數(shù)據(jù)鏈兩端DTE稱為計(jì)算機(jī)或終端,從邏輯功能的角度常稱為站,從網(wǎng)絡(luò)拓?fù)浣Y(jié)構(gòu)的觀點(diǎn)則稱
2011-03-22 15:39:2949

HDLC協(xié)議控制器IP核的設(shè)計(jì)

HDLC協(xié)議是通信領(lǐng)域中應(yīng)用最廣泛的協(xié)議之一! 它是面向位的高級(jí)數(shù)據(jù)鏈路控制規(guī)程! 具有差錯(cuò)檢測(cè)功能強(qiáng)大 高效和同步傳輸?shù)奶攸c(diǎn),目前市場(chǎng)上有很多專用的HDLC芯片! 但這些芯片功能和接
2011-05-17 10:40:2691

工控軟件iFIX的數(shù)據(jù)鏈結(jié)構(gòu)及其應(yīng)用

分析iFIX的 數(shù)據(jù)鏈 結(jié)構(gòu)和數(shù)據(jù)點(diǎn)的處理進(jìn)程調(diào)度方式,針對(duì)流量補(bǔ)償計(jì)算、流量累積計(jì)算和流量控制組態(tài),采用編寫用戶程序的方式解決數(shù)字PID 算法及其手動(dòng)/ 自動(dòng)切換的組態(tài)問
2011-06-17 17:23:360

基于FPGAHDLC協(xié)議控制

為了實(shí)現(xiàn)軍航管制系統(tǒng)中雷達(dá)數(shù)據(jù)的可靠傳輸,根據(jù) HDLC 協(xié)議的幀結(jié)構(gòu)和循環(huán)冗余校驗(yàn)(CRC)原理,提出了一種新型的基于并行機(jī)制的HDLC協(xié)議控制器,討論采用FPGA新技術(shù)實(shí)現(xiàn)HDLC協(xié)議幀的構(gòu)成
2011-07-20 16:17:5093

HDLC協(xié)議RS485總線控制器的FPGA實(shí)現(xiàn)

介紹了HDLC協(xié)議RS485總線控制器的FPGA實(shí)現(xiàn)
2012-02-14 14:59:36100

FPGA+DSP的高速通信接口設(shè)計(jì)與實(shí)現(xiàn)

在雷達(dá)信號(hào)處理、數(shù)字圖像處理等領(lǐng)域中,信號(hào)處理的實(shí)時(shí)性至關(guān)重要。由于FPGA芯片在大數(shù)據(jù)量的底層算法處理上的優(yōu)勢(shì)及DSP芯片在復(fù)雜算法處理上的優(yōu)勢(shì),DSP+FPGA的實(shí)時(shí)信號(hào)處理系統(tǒng)
2012-07-05 15:01:408211

基于PCI-9846武器數(shù)據(jù)鏈測(cè)試技術(shù)的研究及實(shí)現(xiàn)

基于PCI-9846武器數(shù)據(jù)鏈測(cè)試系統(tǒng)以計(jì)算機(jī)和武器數(shù)據(jù)鏈模擬功能模塊為核心,實(shí)現(xiàn)了對(duì)武器數(shù)據(jù)鏈的仿真場(chǎng)景測(cè)試。文章介紹了測(cè)試系統(tǒng)的技術(shù)特點(diǎn)、系統(tǒng)解決方案和相關(guān)核心關(guān)鍵技術(shù),系統(tǒng)達(dá)到了動(dòng)態(tài)測(cè)試、智能測(cè)試的要求。
2013-12-26 14:18:235299

基于FPGADSP的圖像多功能卡的設(shè)計(jì)與實(shí)現(xiàn)

基于FPGADSP的圖像多功能卡的設(shè)計(jì)與實(shí)現(xiàn)
2016-09-22 12:32:0829

基于FPGA+DSP實(shí)時(shí)圖像采集處理系統(tǒng)設(shè)計(jì)

基于FPGA+DSP實(shí)時(shí)圖像采集處理系統(tǒng)設(shè)計(jì)
2017-01-03 11:41:359

DSPFPGAHDLC協(xié)議通訊電路設(shè)計(jì)

DSPFPGAHDLC協(xié)議通訊電路設(shè)計(jì)
2017-10-19 14:46:117

基于DSPFPGA實(shí)現(xiàn)HDLC

引言 HDLC高級(jí)數(shù)據(jù)鏈控制)廣泛應(yīng)用于數(shù)據(jù)通信領(lǐng)域,是確保數(shù)據(jù)信息可靠互通的重要技術(shù)。實(shí)施HDLC的一般方法通常是采用ASIC器件或軟件編程等。 HDLC的ASIC芯片使用簡易,功能針對(duì)性強(qiáng)
2017-10-25 16:52:150

基于FPGA+DSP的圖像處理系統(tǒng)設(shè)計(jì)分析

所處理的數(shù)據(jù)量少,算法結(jié)構(gòu)復(fù)雜,適于運(yùn)算速度快,尋址靈活的DSP數(shù)字信號(hào)處理器進(jìn)行處理。這里提出了一種FPGA+DSP相結(jié)合的實(shí)時(shí)圖像處理系統(tǒng),并應(yīng)用于傳像光線束傳遞圖像。CMOS實(shí)際采集的是光線束的出端圖像,FPGA將CMOS采集的Bayer格式的
2017-10-26 15:44:563

基于DSPFPGA實(shí)現(xiàn)HDLC系統(tǒng)

HDLC高級(jí)數(shù)據(jù)鏈控制)廣泛應(yīng)用于數(shù)據(jù)通信領(lǐng)域,是確保數(shù)據(jù)信息可靠互通的重要技術(shù)。實(shí)施HDLC的一般方法通常是采用ASIC器件或軟件編程等。 HDLC的ASIC芯片使用簡易,功能針對(duì)性強(qiáng),性能
2017-10-26 16:50:591

基于FPGA+DSP的圖像處理系統(tǒng)解析

所處理的數(shù)據(jù)量少,算法結(jié)構(gòu)復(fù)雜,適于運(yùn)算速度快,尋址靈活的DSP數(shù)字信號(hào)處理器進(jìn)行處理。這里提出了一種FPGA+DSP相結(jié)合的實(shí)時(shí)圖像處理系統(tǒng),并應(yīng)用于傳像光線束傳遞圖像。CMOS實(shí)際采集的是光線束的出端圖像,FPGA將CMOS采集的Bayer格式的
2017-10-31 17:00:3414

基于FPGA+DSP的視頻控制的智能交通燈設(shè)計(jì)

本文主要介紹了一種基于FPGA+DSP的視頻控制的智能交通燈設(shè)計(jì)。該交通燈由視頻采集、圖像處理和控制模塊組成,使用FPGA核心搭建專用高速視頻采集模塊,使用DSP處理器進(jìn)行實(shí)時(shí)圖像運(yùn)算,通過圖像算法提取車流量信息,最終結(jié)合模糊算法實(shí)現(xiàn)智能控制。
2018-01-09 14:15:412686

針對(duì)飛控模擬裝置的HDLC協(xié)議控制器的設(shè)計(jì)

高級(jí)數(shù)據(jù)鏈控制HDLC,High-Level Data Control)是一種同步數(shù)據(jù)傳輸、面向比特的數(shù)據(jù)鏈路層協(xié)議,具有差錯(cuò)檢測(cè)功能強(qiáng)大、高效和同步傳輸?shù)奶攸c(diǎn),目前HDLC協(xié)議已成為是通信領(lǐng)域中應(yīng)用最廣泛的協(xié)議之一,在飛行器設(shè)計(jì)領(lǐng)域經(jīng)常用作飛控與舵機(jī),助推器等之間通信的通信協(xié)議。
2018-05-05 09:26:003359

采用ADC+時(shí)鐘電路+FPGA+DSP實(shí)現(xiàn)高分辨率的數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

本文采用ADC+高頻時(shí)鐘電路+FPGA+DSP的結(jié)構(gòu)模式,設(shè)計(jì)了一種實(shí)時(shí)采樣率為2 Gsps的數(shù)字存儲(chǔ)示波器數(shù)據(jù)采集系統(tǒng),為國內(nèi)高速高分辨率的數(shù)據(jù)采集系統(tǒng)的研制提供了一個(gè)參考方案。
2019-05-03 09:19:007263

采用FPGA與P2C70F672C8芯片實(shí)現(xiàn)多通道HDLC收發(fā)電路設(shè)計(jì)

FPGA能對(duì)任意數(shù)據(jù)寬度的信號(hào)進(jìn)行處理,內(nèi)部的功能模塊可以并行處理。因此,采用FPGA技術(shù)設(shè)計(jì)HDLC協(xié)議控制器可以均衡整個(gè)系統(tǒng)的負(fù)荷,實(shí)現(xiàn)多通道的高性能HDLC協(xié)議控制器,保證通信的可靠性。同時(shí)
2018-12-30 11:00:004456

FPGA+DSP結(jié)構(gòu)的雷達(dá)導(dǎo)引頭信號(hào)處理系統(tǒng)中FPGA的問題解決方案

FPGA+DSP的數(shù)字硬件系統(tǒng)正好結(jié)合了兩者的優(yōu)點(diǎn),兼顧了速度和靈活性。本文以導(dǎo)引頭信號(hào)處理系統(tǒng)為例說明FPGA+DSP系統(tǒng)中FPGA的關(guān)鍵技術(shù)。
2019-01-08 08:36:003785

基于FPGA+DSP的高速中頻采樣信號(hào)處理平臺(tái)

高速中頻采樣信號(hào)處理平臺(tái)在實(shí)際應(yīng)用中有很大的前景,提出采用FPGA+DSP的處理結(jié)構(gòu),結(jié)合高性能A/D和D/A處理芯片,設(shè)計(jì)了一個(gè)通用處理平臺(tái),并對(duì)其主要性能進(jìn)行了測(cè)試。
2018-10-18 16:36:485708

基于FPGA+DSP技術(shù)的Bayer格式圖像預(yù)處理

量大,運(yùn)算簡單,但是要求運(yùn)算速率高,可以FPGA硬件來處理,上層所處理的數(shù)據(jù)量少,算法結(jié)構(gòu)復(fù)雜,適于運(yùn)算速度快,尋址靈活的DSP數(shù)字信號(hào)處理器進(jìn)行處理。這里提出了一種FPGA+DSP相結(jié)合的實(shí)時(shí)圖像處理系統(tǒng),并應(yīng)用于傳像光線束傳遞圖像。CMOS實(shí)際采集的是光線束
2018-10-22 22:00:01891

如何使用FPGADSP進(jìn)行高精度數(shù)字電源數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)的資料概述

提出了一種新的基于FPGA+DSP的高精度數(shù)字化電源的數(shù)據(jù)采集方案。詳細(xì)闡述了FPGADSP之.間vXSPI接口進(jìn)行同步通信,以及DSP作為控制器并通過PI調(diào)節(jié)產(chǎn)生PWM波形來控制數(shù)字化電源穩(wěn)定性的具體方法。
2018-11-07 17:18:3023

數(shù)據(jù)鏈路層的功能

數(shù)據(jù)鏈路層在物理層提供服務(wù)的基礎(chǔ)上向網(wǎng)絡(luò)層提供服務(wù),其主要作用是加強(qiáng)物理層傳輸原始比特流的功能,將物理層提供的可能出錯(cuò)的物理連接改造成為邏輯上無差錯(cuò)的數(shù)據(jù)鏈,使之對(duì)網(wǎng)絡(luò)層表現(xiàn)為一條無差錯(cuò)的。
2019-02-21 16:49:0815126

淺析FPGA+DSP結(jié)構(gòu)中的配置方式

在信號(hào)處理領(lǐng)域中,基于FPGA+DSP的結(jié)構(gòu)設(shè)計(jì)已經(jīng)是系統(tǒng)發(fā)展的一個(gè)重要方向。隨著該系統(tǒng)設(shè)計(jì)的廣泛應(yīng)用,功能變得更加豐富,成本日趨低廉。而在某些小型化應(yīng)用的場(chǎng)合中,對(duì)系統(tǒng)體積的要求越來越高,因此
2019-02-22 14:37:588920

無人系統(tǒng)和地面控制站的加密數(shù)據(jù)鏈的演示

此加密數(shù)據(jù)鏈演示代表無人系統(tǒng)和地面控制站之間的數(shù)據(jù)鏈。我們將演示從無人平臺(tái)到地面控制站的加密視頻。
2019-06-27 06:11:002376

中國移動(dòng)正式發(fā)布2019-2020年數(shù)據(jù)鏈采集設(shè)備集采招標(biāo)公告

據(jù)悉,本次,中國移動(dòng)采購產(chǎn)品為數(shù)據(jù)鏈采集分光器和光放大器,預(yù)估采購規(guī)模數(shù)據(jù)鏈采集用光分路器約39771套和光放大器約18731套。
2019-06-03 10:10:171533

基于FPGA器件EPF10K20RC240-3實(shí)現(xiàn)HDLC協(xié)議控制器的應(yīng)用方案

HDLC(High Level Data Link Control)協(xié)議是通信領(lǐng)域中應(yīng)用最廣泛的協(xié)議之一,它是面向比特的高級(jí)數(shù)據(jù)鏈路控制規(guī)程,具有差錯(cuò)檢測(cè)功能強(qiáng)大、高效和同步傳輸?shù)奶攸c(diǎn).目前市場(chǎng)
2020-09-27 21:00:121829

如何使用FPGA實(shí)現(xiàn)HDLC協(xié)議控制

,解析模塊及其內(nèi)部的CRC碼生成,檢驗(yàn)?zāi)K的方法。在FPGA內(nèi)部采用硬件描述語言(HDL)并行設(shè)計(jì)多通道的高級(jí)數(shù)據(jù)鏈控制HDLC)協(xié)議控制器,該協(xié)議控制器有效利用FPGA的片內(nèi)硬件資源,實(shí)現(xiàn)了并行解析和生成多通道的HDLC協(xié)議報(bào)文,提高了數(shù)據(jù)通信系統(tǒng)中的多通道
2020-11-04 18:04:1015

isoSPI 數(shù)據(jù)鏈助力實(shí)現(xiàn)高可靠性車載電池系統(tǒng)

isoSPI 數(shù)據(jù)鏈助力實(shí)現(xiàn)高可靠性車載電池系統(tǒng)
2021-03-20 14:29:2213

基于FPGA+DSP的高精度數(shù)字電源數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

基于FPGA+DSP的高精度數(shù)字電源數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)(開關(guān)電源技術(shù)發(fā)展綜述)-該文檔為基于FPGA+DSP的高精度數(shù)字電源數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)講解文檔,是一份不錯(cuò)的參考資料,感興趣的可以下載看看,,,,,,,,,,,,,,,,,
2021-09-24 11:32:0136

FPGA+DSP的高精度數(shù)字電源數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

數(shù)據(jù)采集方案。詳細(xì)闡述了 FPGADSP之.間vXSPI接口進(jìn)行同步通信,以及DSP作為控制器并通過PI調(diào)節(jié)產(chǎn)生PWM波形 來控制數(shù)字化電源穩(wěn)定性的具體方法。?關(guān)鍵詞:數(shù)字電源;FPGA;DSP
2021-09-27 11:16:4519

實(shí)現(xiàn)RS-232數(shù)據(jù)傳輸?shù)囊恍┕I(yè)數(shù)據(jù)鏈

作者:Thomas Kugelstadt,德州儀器 ? 要求遠(yuǎn)距離或者在多個(gè)RS-232應(yīng)用之間實(shí)現(xiàn)RS-232數(shù)據(jù)傳輸?shù)囊恍┕I(yè)數(shù)據(jù)鏈,通常都使用RS-232到RS-485轉(zhuǎn)換器。盡管存在
2021-11-23 10:54:061758

基于FPGA+DSP彈載SAR信號(hào)處理系統(tǒng)設(shè)計(jì)

基于FPGA+DSP彈載SAR信號(hào)處理系統(tǒng)設(shè)計(jì)
2021-12-27 18:58:5121

Kubectl Top數(shù)據(jù)鏈實(shí)現(xiàn)原理

kubectl top 可以很方便地查看node、pod 的實(shí)時(shí)資源使用情況:如CPU、內(nèi)存。這篇文章會(huì)介紹其數(shù)據(jù)鏈實(shí)現(xiàn)原理,同時(shí)借 kubectl top 闡述 k8s 中的監(jiān)控體系,窺一斑而知全豹。最后會(huì)解釋常見的一些問題:
2022-09-05 09:41:212460

生命數(shù)據(jù)鏈監(jiān)視器開源項(xiàng)目

電子發(fā)燒友網(wǎng)站提供《生命數(shù)據(jù)鏈監(jiān)視器開源項(xiàng)目.zip》資料免費(fèi)下載
2022-11-28 11:20:400

如何利用DS31256 HDLC控制實(shí)現(xiàn)間隔時(shí)鐘應(yīng)用

DS31256有16個(gè)物理端口(16 Tx和16 Rx)或,可配置為信道化或非信道化。通道化端口可以處理一個(gè)、兩個(gè)或四個(gè) T1 或 E1 數(shù)據(jù)鏈。這些端口或的時(shí)鐘可以支持間隔時(shí)鐘。本應(yīng)用筆記介紹如何在256通道HDLC控制器DS31256中實(shí)現(xiàn)間隙時(shí)鐘應(yīng)用。
2023-01-13 10:25:281615

基于FPGA+DSP模式的智能相機(jī)設(shè)計(jì)

電子發(fā)燒友網(wǎng)站提供《基于FPGA+DSP模式的智能相機(jī)設(shè)計(jì).pdf》資料免費(fèi)下載
2023-10-08 10:37:163

航空數(shù)據(jù)鏈系統(tǒng)詳解

航空數(shù)據(jù)鏈實(shí)現(xiàn)指揮控制系統(tǒng)與航空武器平臺(tái)交聯(lián),是用于傳輸,處理與控制作戰(zhàn)指揮控制信息,空中敵我態(tài)勢(shì)信息,航空武器平臺(tái)參數(shù)信息的信息分發(fā)系統(tǒng)。
2023-11-27 10:09:181726

HDLC通信協(xié)議是什么?HDLC通信協(xié)議的特點(diǎn)

HDLC(High-level Data Link Control,高級(jí)數(shù)據(jù)鏈控制)是一種面向比特的鏈路層協(xié)議,其最大特點(diǎn)是對(duì)任何一種比特流,均可以實(shí)現(xiàn)透明傳輸。HDLC協(xié)議是ISO/IEC
2024-01-02 15:54:424054

中科億海微SoM模組——FPGA+DSP核心板

FPGA+DSP核心板是基于中科億海微EQ6HL130型FPGA芯片搭配國產(chǎn)DSP開發(fā)的高性能核心板卡。對(duì)外接口采取郵票孔連接方式,可以極大提高信號(hào)傳輸質(zhì)量和焊接后的機(jī)械強(qiáng)度。核心板卡的系統(tǒng)框圖如下
2025-06-20 14:12:22912

已全部加載完成