對于 DSP、CPU、GPU、FPGA等高性能處理器而言,確保其各模塊所需電源的上電順序?qū)?shí)現(xiàn)其可靠運(yùn)行、提高效率并保障整體系統(tǒng)健康至關(guān)重要。
2025-07-16 13:49:20
3076 
本文討論如何針對FPGA或微處理器配置各種電壓輸出跟蹤和時(shí)序控制選項(xiàng),來幫助實(shí)現(xiàn)靈敏多電源軌系統(tǒng)的正確啟動(dòng)和關(guān)斷。
2015-07-22 17:30:27
1570 
為什么電源紋波不能直接一鍵捕獲呢?為什么多路上電時(shí)序前后分析對比這么麻煩呢?
2017-04-19 10:42:54
8098 
為確保芯片能可靠的工作,應(yīng)用處理器的上下電通常都要遵循一定時(shí)序, 本文以i.MX6UL應(yīng)用處理器為例,設(shè)計(jì)中就必須要滿足芯片手冊的上電時(shí)序、掉電時(shí)序,否則在產(chǎn)品使用時(shí)可能會(huì)出現(xiàn)以下情況,第一,上電
2018-05-16 18:03:32
8364 
大多數(shù)FPGA芯片是基于 SRAM 的結(jié)構(gòu)的, 而 SRAM 單元中的數(shù)據(jù)掉電就會(huì)丟失,因此系統(tǒng)上電后,必須要由配置電路將正確的配置數(shù)據(jù)加載到 SRAM 中,此后 FPGA 才能夠正常的運(yùn)行。
2019-07-01 17:16:45
17573 微處理器、FPGA、DSP、模數(shù)轉(zhuǎn)換器 (ADC) 和片上系統(tǒng) (SoC) 器件一般需要多個(gè)電壓軌才能運(yùn)行。為防止出現(xiàn)鎖定、總線爭用問題和高涌流,設(shè)計(jì)人員需要按特定順序啟動(dòng)和關(guān)斷這些電源軌
2019-08-26 10:33:10
8692 專題文章:了解藍(lán)牙技術(shù)的可靠性。在這篇深入探討藍(lán)牙可靠性的文章中,Woolley解釋了藍(lán)牙技術(shù)如何在無線電的基礎(chǔ)上建立可靠的連接。 在無線的基礎(chǔ)上創(chuàng)造可靠性 藍(lán)牙設(shè)備的通信效果非常好,原因在于藍(lán)牙通信系統(tǒng)所使用的無線電及其協(xié)議等設(shè)計(jì)的諸多方
2021-04-01 16:12:02
5243 
對于每個(gè)轉(zhuǎn)換器,各電壓上電的延遲也會(huì)不同。這導(dǎo)致不同電壓域中的電壓爬升不受控制,有可能引起功能問題并損壞系統(tǒng)。
2021-03-24 10:34:46
3264 
目前,大多數(shù)FPGA芯片是基于 SRAM 的結(jié)構(gòu)的, 而 SRAM 單元中的數(shù)據(jù)掉電就會(huì)丟失,因此系統(tǒng)上電后,必須要由配置電路將正確的配置數(shù)據(jù)加載到 SRAM 中,此后 FPGA 才能夠正常的運(yùn)行。
2022-10-24 14:52:00
1224 目前,大多數(shù) FPGA 芯片是基于 SRAM 的結(jié)構(gòu)的, 而 SRAM 單元中的數(shù)據(jù)掉電就會(huì)丟失,因此系統(tǒng)上電后,必須要由配置電路將正確的配置數(shù)據(jù)加載到 SRAM 中,此后 FPGA 才能夠正常
2022-12-26 18:10:00
3584 RK3588-MIPI屏幕調(diào)試筆記:RK3588-MIPI-DSI之LCD上電初始化時(shí)序
2023-06-10 10:32:54
7913 上電時(shí)序(Power-up Sequeence)是指各電源軌上電的先后關(guān)系。 與之對應(yīng)的是下電時(shí)序,但是在電路設(shè)計(jì)過程中,一般不會(huì)去考慮下電時(shí)序(特殊的場景除外)。今天,我們主要了解一下上電時(shí)序控制相關(guān)內(nèi)容。
2023-12-11 18:17:05
5626 
之前上電,不過有些設(shè)計(jì)可能要求采用其他序列。正確的上電和關(guān)斷時(shí)序控制可以防止閂鎖引起的即刻損壞和靜電放電(ESD)引起的長期損壞。另外,對電源實(shí)施時(shí)序控制還可在上電
2024-06-26 08:24:10
1861 
1、關(guān)于ADS8698有上電時(shí)序要求嗎?AVDD和DVDD 以及軟件配置引腳間的順序有時(shí)序要求嗎?
2、觸發(fā)內(nèi)部基準(zhǔn)電壓的條件有哪些?AVDD?還是有別的觸發(fā)源,如果內(nèi)部基準(zhǔn)觸發(fā)不了,會(huì)有什么現(xiàn)象
2024-11-19 06:12:49
相對于其他上電模式,這種上電模式對處理器的性能是否有限制,如工作頻率的限制。2. 圖示中VDD_CORE和VDD_MPU都是1.1V的,若兩者電壓不同該如何上電。3. 上電時(shí)序的間隔時(shí)間是否有嚴(yán)格要求,Datasheet中未給出相關(guān)數(shù)據(jù)。
2018-06-04 06:24:11
請問能提供C6678上電芯片時(shí)序控制,以及配置端口電平和時(shí)序的Verilog代碼嗎?
2018-06-21 04:32:03
入任何時(shí)序操作時(shí)(注:NC管腳懸空),上電后Vout沒有模擬輸出,與預(yù)想上電默認(rèn)輸出值3.3v不同。
以上為現(xiàn)象描述。
在此想確認(rèn)DAC161S055在上電后不加任何時(shí)序操作,Vout是否輸出上電值引腳(MZB)所接的電平值?
請盡快回復(fù),謝謝。
2025-02-08 08:01:57
入任何時(shí)序操作時(shí)(注:NC管腳懸空),上電后Vout沒有模擬輸出,與預(yù)想上電默認(rèn)輸出值3.3v不同。
以上為現(xiàn)象描述。
在此想確認(rèn)DAC161S055在上電后不加任何時(shí)序操作,Vout是否輸出上電值引腳(MZB)所接的電平值?
請盡快回復(fù),謝謝。
2025-02-10 08:31:44
如果要求輸出是vdd=3.3v,我是不是可以這樣設(shè)計(jì)上電順序:首先設(shè)置Vgg=-2V,再VCtrl=1V,再Vdd=3.3V,然后調(diào)節(jié)Vgg,使Igg=140mA,那么它們之間的上電時(shí)序是如何控制的。
2023-11-22 07:14:57
上運(yùn)載一個(gè)時(shí)鐘頻率 fPP 時(shí),這個(gè)插入的卡必須要正確地復(fù)位(重置)。如果這個(gè)熱插入特性是在主機(jī)內(nèi)實(shí)現(xiàn)的,則該主機(jī)要經(jīng)得起 VDD 和 VSS 之間短路而不損壞。上電時(shí)序如圖:(SPI模式不支持CMD15,詳見SD/MMC card 命令)
2012-01-12 11:06:39
按照TAS5711的datasheet中的上電時(shí)序進(jìn)行上電,芯片正常工作,但是無法編輯寄存器,是時(shí)序有問題嗎?我是按照這個(gè)上電時(shí)序來上電的:AVDD/DVDD上電(3.3V),上電之前A_SEL
2019-08-07 10:02:22
電路,并解決了TPS65105的上電時(shí)序問題。實(shí)踐表明,該方案是一個(gè)穩(wěn)定可靠的TFT液晶的電源設(shè)計(jì)方案?! ? 引言 TPS65105 是一個(gè)混合式DC/DC變換器集成電路芯片。它專門為薄膜式晶體管
2018-09-29 17:01:44
0-50ms,我特意測試了一下DEMO板上的5個(gè)電壓上電時(shí)序,根據(jù)截圖可見實(shí)際并非如手冊上講的那么嚴(yán)格,截圖是兩兩比較的,前級為黃色,后級為紅色。截圖在附件似乎只要前面4個(gè)滿足要求,0.9V都不是很重要,看
2018-05-25 04:36:15
使用TPS65218給ZYNQ7010供電時(shí)官方給出的方案是DCDC1和DCDC2給ZYNQ供1.0V,DCDC3供1.5V,DCDC4供1.8V,但是ZYNQ電壓啟動(dòng)時(shí)序中要求1.0V上電時(shí)序最早
2016-07-08 16:29:24
1.問下aurix的TC397的上電時(shí)序要求是怎樣的呢?
2.有看視頻說TC3XX系列沒有上電時(shí)序的要求,但是在Errata手冊里看到,又有VDDM和VDD上電時(shí)間要求,否則會(huì)導(dǎo)致lock,能幫忙確認(rèn)下AURIX TC397系列的上電時(shí)序要求嗎?
2024-06-04 09:39:55
稱為電源時(shí)序控制或電源定序,目前有許多解決方案可以有效實(shí)現(xiàn)定序。對于需要電壓定序的復(fù)雜器件,其內(nèi)核和模擬模塊的電壓軌可能需要在數(shù)字 I/O 電壓軌之前上電。有些設(shè)計(jì)可能會(huì)要求不同的順序,但是
2019-07-30 10:43:06
情況下的行為表現(xiàn)(參見表2),分析可能的問題及原因,并提出一些建議。上電時(shí)序問題多種多樣上電時(shí)序問題可能出現(xiàn)于多種不同情況。例如,在一個(gè)客戶應(yīng)用中,AD8616配置為緩沖器,在電源建立之前輸入為0 V(圖
2018-05-09 16:32:40
使用軟件iic通訊測試過,寫的軟件通訊協(xié)議沒問題,寄存器驅(qū)動(dòng)也按照手冊寫好了,但是讀取中斷狀態(tài)寄存器的電源就緒位置,一直為零,我不知道這個(gè)上電順序到底是什么
2024-08-09 18:06:48
本帖最后由 buhuile 于 2017-6-12 23:17 編輯
用安捷倫示波器測量上電時(shí)序或者掉電時(shí)序時(shí),觸發(fā)電平和時(shí)間怎么設(shè)置?時(shí)間設(shè)得不對,抓到的波形是不對的
2017-06-12 23:16:14
用安捷倫示波器測量上電時(shí)序或者掉電時(shí)序時(shí),觸發(fā)電平和時(shí)間怎么設(shè)置?時(shí)間設(shè)得不對,抓到的波形是不對的.
2017-06-17 14:41:18
電路被關(guān)斷或電源被關(guān)斷,系統(tǒng)中只有值守電路在工作。因此,靜態(tài)運(yùn)行下的系統(tǒng)不存在軟件的可靠性問題,其可靠性主要表現(xiàn)在值守電路的抗干擾能力、系統(tǒng)中器件的靜態(tài)參數(shù)余度,如直流特性參數(shù)余度、工作電壓、工作穩(wěn)定
2021-01-11 09:34:49
為確保芯片能可靠的工作,應(yīng)用處理器的上下電通常都要遵循一定時(shí)序, 本文以i.MX6UL應(yīng)用處理器為例,設(shè)計(jì)中就必須要滿足芯片手冊的上電時(shí)序、掉電時(shí)序,否則在產(chǎn)品使用時(shí)可能會(huì)出現(xiàn)以下情況,第一,上電
2019-10-18 07:53:02
。無論如何,正確的上電和關(guān)斷時(shí)序控制可以防止閂鎖引發(fā)的即時(shí)損壞和ESD造成的長期損害。此外,電源時(shí)序控制可以錯(cuò)開上電過程中的浪涌電流,這種技術(shù)對于采用限流電源供電的應(yīng)用十分有用。 本文討論使用分立器件
2018-09-30 16:01:35
LM3881芯片的在上電后不啟用,在電路某個(gè)點(diǎn)的電壓輸入后再啟用,可以通過控制EN引腳還是別的腳來實(shí)現(xiàn)?該如何實(shí)現(xiàn)芯片的關(guān)斷和打開功能?假如有個(gè)引腳可以控制芯片使能,假如拉低是使芯片無法使用,那上電后還是低,等電路某部分連接后,讓它啟用時(shí)序,改變狀態(tài)。
2019-07-31 11:17:18
如何實(shí)現(xiàn)對DTS中mipi屏幕上電時(shí)序的獲取及其發(fā)送呢?其程序代碼該怎樣去實(shí)現(xiàn)呢?
2022-02-16 07:35:45
按照TAS5711的datasheet中的上電時(shí)序進(jìn)行上電,芯片正常工作,但是無法編輯寄存器,是時(shí)序有問題嗎?
我是按照這個(gè)上電時(shí)序來上電的:AVDD/DVDD上電(3.3V),上電之前A_SEL
2024-10-22 06:58:25
IC的可能性,但它們僅支持各個(gè)電壓的受控斜坡上升,而不支持這種菊花鏈星座中的受控關(guān)斷時(shí)序(即電壓關(guān)斷)。圖3.多個(gè)ADM1186-1器件鏈接在一起,可控制12個(gè)電壓的上電和關(guān)斷時(shí)序可靠且受控的上電
2021-04-12 07:00:00
Hi,你好,想請問下關(guān)于AD2S1210的上電初始化時(shí)序問題,
1、硬件復(fù)位引腳RESET引腳如果在VDD達(dá)到規(guī)定電壓之前沒有存在低電平的時(shí)間,會(huì)出現(xiàn)什么問題?
2、硬件復(fù)位引腳RESET引腳在
2023-12-06 06:55:32
輸出電壓正?!,F(xiàn)在想配置
上電時(shí)序,1V>1.8V>3.3V,按照器件手冊的圖33設(shè)計(jì)的電路原理圖,設(shè)計(jì)原理圖如下
使用電壓跟蹤功能后,1.8V電壓輸出為1.6V,3.3V輸出2.85V。請問這是什么原因?qū)е碌?/div>
2025-04-18 06:22:54
有一個(gè)項(xiàng)目中用到OPA192這個(gè)放大器,有兩個(gè)問題:
1.V+是+12V供電的,V-是-12V供電的,想問下+12V和-12V這兩個(gè)電有沒有什么必須的上電時(shí)序需要控制?
2.還有就是我的項(xiàng)目
2024-07-29 08:30:16
現(xiàn)在的FPGA還嚴(yán)格要求上電時(shí)序嗎?想請教一下大家
2017-09-26 15:39:07
工程師以為是軟件的問題,花費(fèi)了很大的時(shí)間和精力來找BUG,問題仍然沒有很好的得到解決。后來查翻手冊發(fā)現(xiàn),發(fā)現(xiàn)該系列的MCU對于上電時(shí)間是有一定要求的(其實(shí)幾乎所有品牌的MCU都有上下電時(shí)序要求)。圖1
2019-09-01 07:00:00
啟動(dòng)和關(guān)斷這些電源軌。此過程稱為電源時(shí)序控制或電源定序,目前有許多解決方案可以有效實(shí)現(xiàn)定序。對于需要電壓定序的復(fù)雜器件,其內(nèi)核和模擬模塊的電壓軌可能需要在數(shù)字 I/O 電壓軌之前上電。有些設(shè)計(jì)可能會(huì)要求...
2021-11-12 06:01:50
。無論如何,正確的上電和關(guān)斷時(shí)序控制可以防止閂鎖引發(fā)的即時(shí)損壞和ESD造成的長期損害。此外,電源時(shí)序控制可以錯(cuò)開上電過程中的浪涌電流,這種技術(shù)對于采用限流電源供電的應(yīng)用十分有用。 本文討論使用分立器件進(jìn)行
2019-07-03 08:15:19
鉤:和上電時(shí)序有一定關(guān)系... 3. 上電回溝的問題,如果你認(rèn)為你的上電時(shí)序設(shè)計(jì)的沒問題,那么還要考察一下芯片自己的問題,打個(gè)比方,芯片有3.3V和1.5V的輸入,1.5V先上電, 3.3V后上電,現(xiàn)象是 3.3V...
2021-12-31 06:59:38
你好,AD7982的VREF與VDD/VIO之間是否有時(shí)序要求?手冊里沒查到。在目前我們的設(shè)計(jì)中,VREF(5V)先于VDD(2.5V)和VIO(2.5V)上電,不知是否會(huì)有問題。謝謝。
2019-01-08 13:56:41
。2、測量±13V電源的上電時(shí)序,發(fā)現(xiàn)-13V上電略早于+13V幾十ms,調(diào)整-13V上電到略晚于+13V幾十ms后,運(yùn)放初次上電后也輸出為0V左右。綜合以上現(xiàn)象,初步判斷ADA4522-2對電源的上電時(shí)序比較敏感,請問這個(gè)現(xiàn)象是正常的嗎?之前同樣電路用過幾種其他的運(yùn)放,都沒有出現(xiàn)過這樣的問題。
2018-08-14 07:20:54
本帖最后由 一只耳朵怪 于 2018-6-21 11:05 編輯
你好:AM5718上電時(shí)序不對,會(huì)燒AM57188嗎?
2018-06-21 06:39:46
F28377D需要3.3V和1.2V, controlsuite里用 TPS64240為芯片供電,請問這兩個(gè)電壓有沒有上電先后時(shí)序?
2018-11-23 09:42:13
請問fx3有上電時(shí)序要求嗎
2025-05-09 07:29:38
有哪位大神能幫我看看著上電時(shí)序怎么看啊,都看不懂
2018-09-04 22:07:05
我用ucc27324這片驅(qū)動(dòng)芯片給驅(qū)動(dòng),分別給低邊的MOS和高邊的MOS驅(qū)動(dòng)。高邊的MOS和驅(qū)動(dòng)芯片之間已加隔離變壓器和隔直電容,但是占空比很小,所以關(guān)斷時(shí)候負(fù)壓很小,總是會(huì)被誤觸發(fā)。低邊的MOS關(guān)斷時(shí)候是零電壓,也不可靠。有沒有什么辦法在改動(dòng)很少的情況下加上可靠的負(fù)壓關(guān)斷(至少-2V)?
2019-06-27 09:12:37
為什么電源紋波不能直接一鍵捕獲呢?為什么多路上電時(shí)序前后分析對比這么麻煩呢?為什么分析調(diào)制信號(hào)時(shí)波形對比度這么差呢?事實(shí)上,用戶的每一次體驗(yàn)感,都是產(chǎn)品隱形的提升空間。以上這三個(gè)麻煩,現(xiàn)在也許有了
2018-12-03 11:17:59
些設(shè)計(jì)可能需要采用其他序列。無論如何,正確的上電和關(guān)斷時(shí)序控制可以防止閂鎖引發(fā)的即時(shí)損壞和 ESD 造成的長期損害。此外,電源時(shí)序控制可以錯(cuò)開上電過程中的浪涌電流,這種技術(shù)對于采用限流電源供電的應(yīng)用十分
2018-10-23 14:30:34
的行為表現(xiàn)(參見表2),分析可能的問題及原因,并提出一些建議。上電時(shí)序問題多種多樣上電時(shí)序問題可能出現(xiàn)于多種不同情況。例如,在一個(gè)客戶應(yīng)用中,AD8616配置為緩沖器,在電源建立之前輸入為0 V(圖1
2019-06-18 08:30:00
ADM108x簡單時(shí)序控制器可在上電期間對兩個(gè)電壓軌進(jìn)行簡單的時(shí)序控制,時(shí)間延遲可通過電容進(jìn)行編程。利用該系列的兩個(gè)器件可構(gòu)成一個(gè)簡單的電路,從而以各自可編程的時(shí)間延遲對兩
2011-09-01 15:57:19
34 Power on Sequence:主板上的供電,從最開始的電壓適配器電壓輸入,到最后CPU供電的產(chǎn)生,都有嚴(yán)格的開啟順序控制,這個(gè)先后順序,就是上電時(shí)序。
2016-09-01 15:44:10
0 主板開機(jī)原理與上電時(shí)序圖
2016-12-17 21:30:39
0 基于時(shí)序模擬的并網(wǎng)型微網(wǎng)可靠性分析_王玉梅
2017-01-08 10:30:29
0 為什么電源紋波不能直接一鍵捕獲呢?為什么多路上電時(shí)序前后分析對比這么麻煩呢?為什么分析調(diào)制信號(hào)時(shí)波形對比度這么差呢?事實(shí)上,用戶的每一次體驗(yàn)感,都是產(chǎn)品隱形的提升空間。以上這三個(gè)麻煩,現(xiàn)在也許有了新的解決方式。
2017-04-18 14:03:16
12 在這里以ASUS的915主板來描述一下 INTEL主板的上電及工作時(shí)序:
2017-09-20 14:23:27
20 時(shí)序以及各階段I/O 管腳狀態(tài),說明了FPGA上電配置對電路功能的嚴(yán)重影響,最后針對不同功能需求的FPGA外圍電路提出了有效的設(shè)計(jì)建議。
2017-11-22 07:18:34
8500 
時(shí)序圖在有些教材上,又被翻譯為順序圖,兩者在表述上雖然有一些差別,但是大體都是準(zhǔn)確的,可能稱之為時(shí)序圖會(huì)更加書面語話,聽起來高大上的感覺。其實(shí)是一樣的,重在理解,個(gè)人偏向于時(shí)序圖,也就是時(shí)間順序的意思。
2017-12-11 19:31:03
172768 
由上電時(shí)序可知,VDD_SOC_IN上電時(shí)序要遲于VDD_HIGH_IN,因此在電路設(shè)計(jì)中,可使用VDD_HIGH_IN電源芯片的控制信號(hào)使能VDD_SOC_IN的電源,如下圖所示為使用VDD_HIGH_IN供電芯片的PG信號(hào)使能VDD_SOC_IN供電芯片的使能管腳。
2018-04-28 09:57:02
22709 
了解高精度MAX16050/MAX16051多路電壓排序器/監(jiān)測器的能力。利用MAX16050EVKIT,Ahmad和Andrew演示如何配置四路通道的上電和關(guān)斷順序,并介紹如何以菊鏈方式將器件連接在一起。
2018-10-09 03:13:00
5006 幅度。既定的電源系統(tǒng)設(shè)計(jì)可能包括電源時(shí)序控制、電源跟蹤、電源電壓/電流監(jiān)控和控制。有各種各樣的電源管理IC可以執(zhí)行時(shí)序控制、跟蹤、上電和關(guān)斷監(jiān)控等功能。
2019-04-09 08:14:00
4459 
微處理器、FPGA、DSP、模數(shù)轉(zhuǎn)換器 (ADC) 和片上系統(tǒng) (SoC) 器件一般需要多個(gè)電壓軌才能運(yùn)行。為防止出現(xiàn)鎖定、總線爭用問題和高涌流,設(shè)計(jì)人員需要按特定順序啟動(dòng)和關(guān)斷這些電源軌。此過程稱為電源時(shí)序控制或電源定序,目前有許多解決方案可以有效實(shí)現(xiàn)定序。
2019-09-15 09:22:00
1219 
Air機(jī)器的適配器電壓為14.5V,經(jīng)過一個(gè)電源小板到底主板的電源接口J7000,雖然電源小板集合了很多功能,但是買一個(gè)沒多少錢,我再次就不熬贅了,只會(huì)分析主板的上電時(shí)序。
2019-11-15 08:00:00
92 一:供電電源時(shí)序 EMMC 的供電有兩種模式,且分兩路工作,有 VCC 和 VccQ。在規(guī)范上,上電時(shí)序是有要求的,如下圖所示。 EMMC 上電時(shí)序 開始上電時(shí),VCC 或 VccQ 可以第一個(gè)傾斜
2020-10-30 21:29:17
3909 EMMC 的供電有兩種模式,且分兩路工作,有 VCC 和 VccQ。在規(guī)范上,上電時(shí)序是有要求的,如下圖所示。
2020-12-02 23:13:00
23 本文檔的主要內(nèi)容詳細(xì)介紹的是英業(yè)達(dá)上電時(shí)序的詳細(xì)資料說明。
2020-12-04 08:00:00
63 本文檔的主要內(nèi)容詳細(xì)介紹的是電源模塊的上下電時(shí)序介紹免費(fèi)下載。
2020-12-10 08:00:00
12 ,但有些設(shè)計(jì)可能需要采用其他序列。無論如何,正確的上電和關(guān)斷時(shí)序控制可以防止閂鎖引發(fā)的即時(shí)損壞和 ESD 造成的長期損害。此外,電源時(shí)序控制可以錯(cuò)開上電過程中的浪涌電流,...
2021-01-20 16:13:39
8 AN-1080: 利用簡單時(shí)序控制器ADM108x進(jìn)行上電和關(guān)斷時(shí)序控制
2021-03-21 00:41:43
6 啟動(dòng)和關(guān)斷這些電源軌。此過程稱為電源時(shí)序控制或電源定序,目前有許多解決方案可以有效實(shí)現(xiàn)定序。對于需要電壓定序的復(fù)雜器件,其內(nèi)核和模擬模塊的電壓軌可能需要在數(shù)字 I/O 電壓軌之前上電。有些設(shè)計(jì)可能會(huì)要求...
2021-11-07 18:37:03
10 鉤:和上電時(shí)序有一定關(guān)系... 3. 上電回溝的問題,如果你認(rèn)為你的上電時(shí)序設(shè)計(jì)的沒問題,那么還要考察一下芯片自己的問題,打個(gè)比方,芯片有3.3V和1.5V的輸入,1.5V先上電, 3.3V后上電,現(xiàn)象是 3.3V...
2022-01-11 12:02:39
13 豐富的應(yīng)用特性。這些設(shè)備向電源系統(tǒng)提供不同的數(shù)字負(fù)載,要求使用不同功率等級的多種電壓軌,每一種都具有高度個(gè)性化的電壓軌容差。同樣,正確的電源開啟和關(guān)斷時(shí)序也很重要。隨著時(shí)間推移,電路板上電壓軌的數(shù)量成倍增加,使得電源系統(tǒng)的時(shí)序設(shè)計(jì)和調(diào)試變得更加復(fù)雜。
2022-01-21 10:51:46
2624 
Class-D 功放TAS5731M 上電時(shí)序分析
2022-10-31 08:24:00
1 此外,每個(gè)轉(zhuǎn)換器各個(gè)電壓的延遲將不同。這會(huì)導(dǎo)致不同電壓域中不受控制的斜坡上升,從而導(dǎo)致功能問題和系統(tǒng)損壞。
2022-12-16 15:50:07
1819 
進(jìn)行時(shí)序控制和管理的需求。 ? ADI公司的數(shù)據(jù)手冊通常會(huì)提供足夠的信息,指導(dǎo)設(shè)計(jì)工程師針對各IC設(shè)計(jì)正確的上電序列。然而,某些IC明確要求定義恰當(dāng)?shù)?b class="flag-6" style="color: red">上電序列。對于ADI公司的許多IC,情況都是如此。在使用多個(gè)電源的IC中,如轉(zhuǎn)換器(包括模數(shù)
2022-12-19 20:32:18
2392 
電子發(fā)燒友網(wǎng)站提供《IC上電復(fù)位和關(guān)斷功能建議.pdf》資料免費(fèi)下載
2023-11-23 14:36:33
5 筆記本上電時(shí)序
2024-01-09 10:26:36
1 電子發(fā)燒友網(wǎng)站提供《利用關(guān)斷保護(hù)信號(hào)開關(guān)消除電源時(shí)序.pdf》資料免費(fèi)下載
2024-09-23 12:24:26
0
評論